chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于介紹Intel先進工藝細(xì)節(jié)的分析和發(fā)展

lC49_半導(dǎo)體 ? 來源:djl ? 作者:Rick Merritt ? 2019-09-06 15:30 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作為全球技術(shù)最先進的廠商之一,英特爾在10nm工藝上的一再拖延已經(jīng)讓業(yè)界對其Tick-Tock更新頻率的質(zhì)疑,乃至擔(dān)心摩爾定律是否繼續(xù)延續(xù)。但日前,Intel一口氣推出了10nm的各項細(xì)則,并對10nm寄于了厚望,也發(fā)布了22nm FDSOI工藝,叫板Globalfoundries。我們來看一下全球半導(dǎo)體巨頭的“大動作”。

提議的晶體管密度度量方法

英特爾今年將開始制造10nm芯片,它提出了一種引領(lǐng)行業(yè)晶體管密度度量方式,迫使競爭對手采用。另外,它宣布推出一款22nm低功耗FinFET(鰭式場效應(yīng)晶體管)節(jié)點,通過全耗盡型絕緣層上硅技術(shù)(FD-SOI)與Globalfoundries等對手競爭代工業(yè)務(wù)。

英特爾的10nm工藝每平方毫米將封裝10080萬個晶體管。據(jù)估計,目前臺積電和三星生產(chǎn)10nm工藝,晶體管密度只有它的一半。

關(guān)于介紹Intel先進工藝細(xì)節(jié)的分析和發(fā)展

英特爾度量方法的平均密度是指小型和大型邏輯單元的密度。具體而言,它使用的是有兩個有源柵極的雙輸入與非單元,以及一個有多達25個有源柵極的掃描觸發(fā)器單元。

工藝架構(gòu)與整合的資深研究員兼總監(jiān)Mark Bohr說:“我認(rèn)為這是一個全面、量化和誠實的指標(biāo)。我認(rèn)為,臺積電和三星過去曾采用它,但我猜他們不太好再用這個度量了?!?/p>

關(guān)于介紹Intel先進工藝細(xì)節(jié)的分析和發(fā)展

英特爾建議競爭對手重新使用這個密度度量方法來定義節(jié)點。

乘法門間距和單元高度的現(xiàn)有度量體現(xiàn)了節(jié)點相對數(shù)量的增加,而不是節(jié)點能力絕對數(shù)值的提升。此外,它不包括英特爾提出的密度度量方法所包含的各種因素。Bohr補充道。

無論是哪種度量方法,英特爾表示,都將在今年下半年開始制造10nm Cannonlake芯片,這在它推出14nm工藝的三年后。預(yù)計升級10nm工藝將繼續(xù)著為期三年的節(jié)奏,兩次年度升級可稱為10+和10++。

英特爾晶圓廠和銷售團隊執(zhí)行副總裁Stacy Smith表示:“即使節(jié)點之間的升級時間較長,我們也將保持與晶體管曲線相同的成本,我們預(yù)計10nm這一代仍將繼續(xù)這種情況?!?/p>

有趣的是,英特爾的14nm++表現(xiàn)出的性能高于它最初的10nm工藝。然而10nm節(jié)點可以提供低功耗、高密度。

英特爾對于其10nm節(jié)點透露了比以往更多的細(xì)節(jié)。x86巨頭需要通過對比競爭對手臺積電和三星正在進行的10nm工藝,更進一步地展示其優(yōu)勢,

具體而言,英特爾的10nm節(jié)點包括:

34nm鰭片間距

53nm 鰭片高度

36nm 最小金屬間距

272nm 單元高度

54nm 柵極間距

英特爾聲稱,節(jié)點展現(xiàn)了行業(yè)中最緊密的柵極間距和金屬間距,標(biāo)志著行業(yè)首次使用自對準(zhǔn)四重圖案成形技術(shù)(self-align quad patterning)。相比于14nm節(jié)點時,F(xiàn)inFET(鰭式場效應(yīng)晶體管)的高度和密度提高了25%。

英特爾描述了晶體管的兩個創(chuàng)新,以補償更多光刻圖案步驟帶來的成本上漲。有源柵極上接觸(contact-over-active-gate,COAG)有助于提供額外10%的密度;10nm時,單個而不是雙虛擬柵極提供了額外的縮放優(yōu)勢。

關(guān)于介紹Intel先進工藝細(xì)節(jié)的分析和發(fā)展

英特爾聲稱其10nm工藝的節(jié)點密度是其競爭對手的兩倍。(圖片來源:英特爾)

對10nm不吝贊美,對度量方法褒貶不一

分析師對英特爾的10nm節(jié)點印象深刻,但對于晶體管密度是否是衡量競爭節(jié)點的最佳指標(biāo)褒貶不一。他們表示,在28和16nm競爭日益激烈的情況下,現(xiàn)在還不清楚誰會贏得這一重大前沿業(yè)務(wù)。

市場觀察家VLSI研究公司總裁G. Dan Hutcheson表示:“現(xiàn)在是時候擺脫這些利用節(jié)點名稱搞的市場營銷手段了,讓大家看看節(jié)點的真面目……摩爾定律總是關(guān)于密度?!?/p>

他表示,進行芯片級別拆解的獨立分析師能夠使用公式來檢驗芯片密度。但是較大的尺寸(例如cm2)將使得對照更接近真實SoC的大小。

Gartner半導(dǎo)體集團研究副總裁Bob Johnson說:“我們需要客觀地比較節(jié)點名稱的擴展,顯示出與它們的名稱無關(guān)的維度?!?/p>

臺積電的一位發(fā)言人說,先前基于柵極密度的度量方法比現(xiàn)在基于單元高度要好得多。

她表示:“我不知道英特爾如何進行新的計算。它的Broadwell(第一代14nm CPU)每平方毫米有1840萬個晶體管,但在新的度量方法下,每平方毫米突然有了3750萬個晶體管。他們在玩文字游戲嗎?”

臺積電發(fā)言人還注意到,密度本身并不能直接轉(zhuǎn)化為芯片尺寸。她說,布局和其他設(shè)計規(guī)則都是影響芯片尺寸和競爭力的重要因素。

分析師Hutcheson表示:“看到英特爾10nm工藝中的數(shù)字,我震驚了。”

Linley集團的David Kanter同意這種觀點,他表示:“這是令人印象深刻的密度……但英特爾提出的觀點不到生產(chǎn)就無法證實。然而,英特爾的制造工藝會繼續(xù)領(lǐng)先,問題是轉(zhuǎn)化到產(chǎn)品中的是什么。”

Kanter 稱贊英特爾的COAG晶體管進步。然而,直到公司發(fā)布如何制造COAG器件,才能清楚能否將該設(shè)計作為一種優(yōu)化接觸電阻的新方法,進而區(qū)分其工藝。

對于新的22FFL,Hutcheson指出,Globalfoundries 和英特爾的代工團隊都面臨著來自競爭對手在IP(知識產(chǎn)權(quán))方面的挑戰(zhàn),例如臺積電在28nm的IP。

關(guān)于介紹Intel先進工藝細(xì)節(jié)的分析和發(fā)展

英特爾對于其10nm工藝透露了不同以往的大量細(xì)節(jié)。

FinFETs與 FD-SOI之爭

關(guān)于介紹Intel先進工藝細(xì)節(jié)的分析和發(fā)展

英特爾的22FFL相比于平面28nm具有成本和功耗優(yōu)勢

英特爾將在今年年底前啟動22FFL節(jié)點,明確針對來自Globalfoundries等公司利用FD-SOI技術(shù)制造的用于移動設(shè)備和物聯(lián)網(wǎng)的同類芯片。0.5 PDK已經(jīng)準(zhǔn)備就緒,并將出現(xiàn)在6月份的1.0版本中。

相比于同行的28nm,它的工藝包括漏電流小100倍的高性能晶體管和低功耗晶體管。它的目的是通過簡化設(shè)計規(guī)則和用于14nm FinFET的內(nèi)部連接參與28nm的成本競爭。

Intel的首席財務(wù)官Smith最近表示:“我們認(rèn)為這是業(yè)界最簡單易用的FinFET工藝,服務(wù)大眾的FinFET?!?/p>

具體而言,該22FFL工藝支持:

45nm 鰭片間距,

108nm 柵極間距

90nm 采用單一圖案成形技術(shù)的金屬間距

630nm邏輯單元高度

1880 萬晶體管/mm2

0.88mm2 SRAM位單元

英特爾的第一代FinFET 22nm節(jié)點的柵極間距和金屬間距明顯松散,分別為90nm和80nm。

Bohr展示了22FFL的漏電流數(shù)據(jù),他提出的包括亞閾值、柵氧化層和結(jié)漏電流。他表示:“所有三個問題都表明節(jié)點對于任何主流技術(shù)都擁有最小的漏電流?!?/p>

英特爾拒絕提供22FL和22nm FD-SOI之間的具體比較。然而,它的內(nèi)部產(chǎn)品有的已經(jīng)被設(shè)計為22FL,并希望吸引代工客戶。

英特爾客戶和物聯(lián)網(wǎng)業(yè)務(wù)和系統(tǒng)架構(gòu)集團總裁Murthy Renduchintala說:“我們今后的路線圖在物聯(lián)網(wǎng)和網(wǎng)絡(luò)等領(lǐng)域?qū)訌V闊,這使我們能夠獲得差異化的業(yè)績。”

Globalfoundries的產(chǎn)品管理高級副總裁Alain Mutricy回應(yīng)了Intel的22FFL的消息。Mutricy說:“我們的生產(chǎn)過程完全符合生產(chǎn)要求,我們看到客戶需求旺盛,50多個客戶積極參與到諸如移動設(shè)備、物聯(lián)網(wǎng)和汽車等高增長領(lǐng)域?!?/p>

在一篇博客中,Mutricy指出,臺積電和英特爾已經(jīng)宣布了22nm工藝,這發(fā)生在Globalfoundries宣布其FD-SOI計劃的兩年后。他寫道:“這項工作展示了前所未有的創(chuàng)新,它發(fā)生在高級節(jié)點上,相比于最前沿技術(shù)又邁進了一到兩步。”

他補充說:“德國德累斯頓的Fab 1工廠完全符合Globalfoundries的22nm工藝生產(chǎn)要求。公司計劃到2020年將德累斯頓22nm晶圓廠的產(chǎn)能提高40%。”

此外,Globalfoundries于二月份宣布,將于2019年在中國開始合資制造22nm FD-SOI產(chǎn)品,并于去年在德累斯頓進行了后續(xù)的12nm FD-SOI工藝計劃。“我們期望其他公司追隨我們的12FDX領(lǐng)先技術(shù)。”他寫道。

臺積電發(fā)言人說:“臺積電的22ULP節(jié)點將推動更好的RF元件,它在低功耗物聯(lián)網(wǎng)市場非常具有競爭力?!?/p>

14nm的更多詳細(xì)信息,代工廠

最后,英特爾提供了關(guān)于其當(dāng)前14nm工藝(即現(xiàn)在的第三個變種14++)的更多細(xì)節(jié)。英特爾已經(jīng)在14nm節(jié)點生產(chǎn)了三代x86處理器,以及Stratix 10 FPGA。 到今年年底,也將利用14nm節(jié)點生產(chǎn)LTE調(diào)制解調(diào)器。

具體而言,英特爾的14nm節(jié)點使用:

42nm 鰭片間距

52nm 內(nèi)部連接間距

70nm 柵極間距

399nm 單元高度

3750萬晶體管mm2

0.050mm2 SRAM單元

英特爾公司互聯(lián)技術(shù)和集成總監(jiān)Ruth Brain表示,英特爾采用自對準(zhǔn)雙重圖案成形技術(shù),這可以使成本低于使用光刻蝕技術(shù)的其他芯片制造商。

英特爾并沒有公布任何新客戶的新生代工服務(wù)。不過,英特爾在代工廠主管領(lǐng)導(dǎo)的活動上,在IP和EDA專家小組中間獲得了好評。

Synopsys首席執(zhí)行官Aart De Geus表示,英特爾的定制代工廠擁有多個回頭客戶,如果你不能成功交付產(chǎn)品,就永遠(yuǎn)不會得到它。

“代工廠現(xiàn)在準(zhǔn)備好了迎接黃金時間”,ARM公司銷售和聯(lián)盟高級副總裁Will Abbey說,該公司與英特爾的代工廠合作了大約10個月。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 英特爾
    +關(guān)注

    關(guān)注

    61

    文章

    10316

    瀏覽量

    181032
  • 摩爾定律
    +關(guān)注

    關(guān)注

    4

    文章

    640

    瀏覽量

    81138
  • 晶體管
    +關(guān)注

    關(guān)注

    78

    文章

    10432

    瀏覽量

    148524
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    數(shù)控車削加工工藝分析要點

    數(shù)控車削加工工藝分析要點加工工藝分析是數(shù)控車削的核心環(huán)節(jié),直接影響加工效率、精度及成本。以下是關(guān)鍵分析步驟:零件圖紙
    發(fā)表于 04-11 09:35

    用于3D集成的精細(xì)節(jié)距Cu/Sn微凸點倒裝芯片互連工藝研究

    工藝存在的問題,分析 Cu/Sn 微凸點鍵合界面金屬間的化合物,實現(xiàn)了精細(xì)節(jié)距和高質(zhì)量的 Cu/Sn 微凸點互連,獲得了節(jié)距為8 μm、微凸點數(shù)為 1 900 個、總面積為 3 mm×3 mm 的不均勻微凸點陣列,該陣列互連對準(zhǔn)
    的頭像 發(fā)表于 04-09 11:07 ?823次閱讀
    用于3D集成的精<b class='flag-5'>細(xì)節(jié)</b>距Cu/Sn微凸點倒裝芯片互連<b class='flag-5'>工藝</b>研究

    蔚來全新ES8 M42星云紅顏色背后的工藝細(xì)節(jié)

    從實驗室開發(fā),到量產(chǎn)上車,星云紅的「耀眼抓睛」背后,是那些「看不見」的精確數(shù)字和和反復(fù)打磨。接下來讓我們以數(shù)字為尺,細(xì)數(shù)M42星云紅從實驗室到車身的每一步工藝細(xì)節(jié)
    的頭像 發(fā)表于 03-16 14:43 ?357次閱讀

    集成電路制造工藝中的刻蝕技術(shù)介紹

    本文系統(tǒng)梳理了刻蝕技術(shù)從濕法到等離子體干法的發(fā)展脈絡(luò),解析了物理、化學(xué)及協(xié)同刻蝕機制差異,闡明設(shè)備與工藝演進對先進制程的支撐作用,并概述國內(nèi)外產(chǎn)業(yè)格局,體現(xiàn)刻蝕在高端芯片制造中的核心地位與技術(shù)挑戰(zhàn)。
    的頭像 發(fā)表于 02-26 14:11 ?989次閱讀
    集成電路制造<b class='flag-5'>工藝</b>中的刻蝕技術(shù)<b class='flag-5'>介紹</b>

    濕法清洗和干法清洗,哪種工藝更適合先進制程的硅片

    、核心優(yōu)劣勢三個維度,結(jié)合先進制程的核心需求,對兩種工藝進行系統(tǒng)對比分析:技術(shù)特性與核心能力對比濕法清洗技術(shù)原理:以液體化學(xué)試劑為核心,通過氧化、溶解、蝕刻等化學(xué)反應(yīng)
    的頭像 發(fā)表于 02-25 15:04 ?325次閱讀
    濕法清洗和干法清洗,哪種<b class='flag-5'>工藝</b>更適合<b class='flag-5'>先進</b>制程的硅片

    NTC熱敏芯片鍵合工藝介紹

    隨著半導(dǎo)體技術(shù)的持續(xù)創(chuàng)新及進步,NTC熱敏芯片鍵合工藝也不斷發(fā)展。目前,芯片鍵合工藝為順應(yīng)行業(yè)發(fā)展需求,正逐步往高度集成、低功耗、高可靠的方向前進。為了讓大家更充分地了解NTC芯片鍵合
    的頭像 發(fā)表于 02-24 15:42 ?381次閱讀

    關(guān)于MT6901的直線DEMO介紹

    關(guān)于MT6901的直線DEMO介紹
    的頭像 發(fā)表于 01-30 10:54 ?725次閱讀
    <b class='flag-5'>關(guān)于</b>MT6901的直線DEMO<b class='flag-5'>介紹</b>

    半導(dǎo)體制造中刻蝕工藝技術(shù)介紹

    多項目圓片(MPW)與多層光掩模(MLR)顯著降低了掩模費用,而無掩模光刻技術(shù)如電子束與激光直寫,在提升分辨率與產(chǎn)能的同時推動原型驗證更經(jīng)濟高效。刻蝕工藝則向原子級精度發(fā)展,支撐先進制程與三維集成,共同助力集成電路研發(fā)與應(yīng)用降本
    的頭像 發(fā)表于 01-27 11:05 ?738次閱讀
    半導(dǎo)體制造中刻蝕<b class='flag-5'>工藝</b>技術(shù)<b class='flag-5'>介紹</b>

    PCB打樣特殊工藝介紹「沉金工藝

    PCB 打樣特殊工藝介紹:沉金工藝(ENIG) 沉金工藝(Electroless Nickel Immersion Gold,ENIG)是PCB表面處理中最常用的
    的頭像 發(fā)表于 01-14 11:04 ?893次閱讀
    PCB打樣特殊<b class='flag-5'>工藝</b><b class='flag-5'>介紹</b>「沉金<b class='flag-5'>工藝</b>」

    關(guān)于NFC鎳鋅鐵氧體片的介紹

    關(guān)于NFC鎳鋅鐵氧體片的介紹
    的頭像 發(fā)表于 12-04 10:52 ?532次閱讀
    <b class='flag-5'>關(guān)于</b>NFC鎳鋅鐵氧體片的<b class='flag-5'>介紹</b>

    芯片鍵合工藝技術(shù)介紹

    在半導(dǎo)體封裝工藝中,芯片鍵合(Die Bonding)是指將晶圓芯片固定到封裝基板上的關(guān)鍵步驟。鍵合工藝可分為傳統(tǒng)方法和先進方法:傳統(tǒng)方法包括芯片鍵合(Die Bonding)和引線鍵合(Wire
    的頭像 發(fā)表于 10-21 17:36 ?3011次閱讀
    芯片鍵合<b class='flag-5'>工藝</b>技術(shù)<b class='flag-5'>介紹</b>

    目前最先進的半導(dǎo)體工藝水平介紹

    當(dāng)前全球半導(dǎo)體工藝水平已進入納米級突破階段,各大廠商在制程節(jié)點、材料創(chuàng)新、封裝技術(shù)和能效優(yōu)化等方面展開激烈競爭。以下是目前最先進的半導(dǎo)體工藝水平的詳細(xì)介紹: 一、制程
    的頭像 發(fā)表于 10-15 13:58 ?2459次閱讀

    不同的PCB制作工藝的流程細(xì)節(jié)

    半加成法雙面 PCB 工藝具有很強的代表性,其他類型的 PCB 工藝可參考該工藝,并通過對部分工藝步驟和方法進行調(diào)整而得到。下面以半加成法雙面 PCB
    的頭像 發(fā)表于 08-12 10:55 ?7485次閱讀
    不同的PCB制作<b class='flag-5'>工藝</b>的流程<b class='flag-5'>細(xì)節(jié)</b>

    芯片制造的四大工藝介紹

    這一篇文章介紹幾種芯片加工工藝,在Fab里常見的加工工藝有四種類型,分別是圖形化技術(shù)(光刻)?摻雜技術(shù)?鍍膜技術(shù)和刻蝕技術(shù)。
    的頭像 發(fā)表于 07-16 13:52 ?4264次閱讀
    芯片制造的四大<b class='flag-5'>工藝</b><b class='flag-5'>介紹</b>

    焊點裂紋、虛焊頻發(fā)?揭秘DIP后焊工藝中藏得最深的‘隱形殺手’!

    實際生產(chǎn)中,后焊工藝中一些關(guān)鍵細(xì)節(jié)往往被忽視,從而導(dǎo)致產(chǎn)品問題和返工率上升。本文將針對這些易被忽視的細(xì)節(jié)展開分析,幫助員工提升工藝質(zhì)量。 D
    的頭像 發(fā)表于 05-20 09:41 ?921次閱讀