chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

串擾問題產(chǎn)生的機理

h1654155971.8456 ? 來源:YXQ ? 2019-08-14 11:52 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

隨著電子技術的不斷發(fā)展,在高速電路中信號的頻率的變高、邊沿變陡、電路板的尺寸變小、布線的密度變大,這些因素使得在高速數(shù)字電路的設計中,信號完整性問題越來越突出,其已經(jīng)成為高速電路設計工程師不可避免的問題。

串擾是指有害信號從一個網(wǎng)絡轉移到另一個網(wǎng)絡,它是信號完整性問題中一個重要問題,在數(shù)字設計中普遍存在,有可能出現(xiàn)在芯片、PCB板、連接器、芯片封裝和連接器電纜等器件上。

如果串擾超過一定的限度就會引起電路的誤觸發(fā),導致系統(tǒng)無法正常工作。因此了解串擾問題產(chǎn)生的機理并掌握解決串擾的設計方法,對于工程師來說是相當重要的。

串擾問題產(chǎn)生的機理

串擾是信號在傳輸線上傳播時,由于電磁耦合而在相鄰的傳輸線上產(chǎn)生不期望的電壓或電流噪聲干擾,信號線的邊緣場效應是導致串擾產(chǎn)生的根本原因。

為了便于分析,下面介紹幾個有關的概念。

如圖1所示,假設位于A點的驅動器是干擾源,而位于D點的接受器為被干擾對象,那么驅動器A所在的傳輸線被稱之為干擾源網(wǎng)絡或侵害網(wǎng)絡(Agreessor),相應的接收器D所在的傳輸線網(wǎng)絡被稱之為靜態(tài)網(wǎng)絡或受害網(wǎng)絡。

靜態(tài)網(wǎng)絡靠近干擾源一端的串擾稱為近端串擾(也稱后向串擾),而遠離干擾源一端的串擾稱為遠端串擾(或稱前向串擾)。由于產(chǎn)生的原因不同將串擾可分為容性耦合串擾和感性耦合串擾兩類。

圖1:兩條傳輸線的耦合

1.1容性耦合機制

當干擾線上有信號傳輸時,由于信號邊沿電壓的變化,在信號邊沿附近的區(qū)域,干擾線上的分布電容會感應出時變的電場,而受害線處于這個電場里面,所以變化的電場會在受害線上產(chǎn)生感應電流。

可以把信號的邊沿看成是沿干擾線移動的電流源,在它移動的過程中,通過電容耦合不斷地在受害線上產(chǎn)生電流噪聲。

由于在受害線上每個方向的阻抗都是相同的,所以50%的容性耦合電流流向近端而另50 9/6則傳向遠端。

此外,容性耦合電流的流向都是從信號路徑到返回路徑的,所以向近端和遠端傳播的耦合電流都是正向的。

對于近端容性耦合串擾,隨著驅動器輸出信號出現(xiàn)上升沿脈沖,流向近端的電流將從零開始迅速增加,當邊沿輸入了一個飽和長度以后,近端電流將達到一個固定值。

另外,流向近端的耦合電流將以恒定的速度源源不斷地流向近端,當上升沿到達干擾線的接收端,此上升沿會被接受吸收,不再產(chǎn)生耦合電流信號,但是受害線上還有后向電流流向受害線的近端,所以近端的耦合電流將持續(xù)兩倍的傳輸延遲。

對于遠端容性耦合串擾,由于信號的邊沿可看成是移動的電流源,它將在邊沿的附近區(qū)域產(chǎn)生經(jīng)互容流進受害線的耦合電流,而產(chǎn)生的耦合電流將有50%與干擾線上的信號同向而且速度相同地流人遠端,因此隨著干擾線上信號的傳輸,在受害線上將不斷地產(chǎn)生的前向耦合電流而且和已經(jīng)存在的前向耦合電流不斷地疊加,并一同傳向遠端。

由于串擾只在信號的邊沿附近區(qū)域產(chǎn)生,流向遠端的耦合電流的持續(xù)時間等于信號的躍變時間。具體的容性耦合如圖2所示。

圖2:前向傳播和后向傳播的互容耦合

1.2感性耦合機制

當信號在于擾線上傳播時,由于信號電流的變化,在信號躍變的附近區(qū)域,通過分布電感的作用將產(chǎn)生時變的磁場,變化的磁場在受害線上將感應出噪聲電壓,進而形成感性的耦合電流,并分別向近端和遠端傳播。

與容性耦合電流不一樣的是,感性耦合電流的方向與干擾線上信號傳播的方向是反向的,向近端傳輸時,電流回路是從信號路徑到返回路徑,而向遠端傳輸時,電流回路則是從返回路徑到信號路徑。

對于近端感性耦合串擾,其特征與近端容性耦合串擾非常相似,也是從零開始迅速增加,當傳輸長度大于等于飽和長度以后,將穩(wěn)定在一個固定值,持續(xù)時間是兩倍的傳輸延遲。

因為流向近端的感性耦合電流與容性耦合電流同向,所以兩者將疊加在一起。

對于遠端感性耦合串擾,感性耦合噪聲與干擾線上信號邊沿的傳播速度相同,而且在每一步將會耦合出越來越多的噪聲電流,持續(xù)的時間等于信號躍變的時間。

但是由于電流流向與遠端容性耦合電流是反向的,所以到達受害線遠端接收器的耦合電流是兩者之差,具體的感性耦合如圖3所示。

圖3:前向和后向傳播的互感耦合

1.3互感和互容的混合效應

一般地,在完整的地平面上,容性和感性的耦合產(chǎn)生的串擾電壓大小相等,因此遠端串擾的總噪聲由于容性和感性耦合的極性不一樣而相互抵消。

在帶狀線電路更能夠顯示兩者之間很好的平衡,其遠端耦合系數(shù)極小,但是對于微帶線路,由于與串擾相關的電場大部分穿過的是空氣,而不是其他的絕緣材料,因此容性串擾比感性串擾小,導致其遠端串擾系數(shù)是一個小的負數(shù)。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電子技術
    +關注

    關注

    19

    文章

    930

    瀏覽量

    59946
  • 串擾
    +關注

    關注

    4

    文章

    196

    瀏覽量

    27823

原文標題:西安站 || EDA365電子硬件技術研討會重要通知

文章出處:【微信號:eda365wx,微信公眾號:EDA365電子論壇】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    解決的設計方法

    因此了解問 題產(chǎn)生機理并掌握解決的設計方法,對于工程師來說是相當重要的,如果處理不好可
    的頭像 發(fā)表于 09-28 09:41 ?2803次閱讀

    什么是?如何減少?

    01 . 什么是? ? 是 PCB 的走線之間產(chǎn)生的不需要的噪聲 (電磁耦合)。
    的頭像 發(fā)表于 05-23 09:25 ?8977次閱讀
    什么是<b class='flag-5'>串</b><b class='flag-5'>擾</b>?如何減少<b class='flag-5'>串</b><b class='flag-5'>擾</b>?

    高速數(shù)字電路設計問題產(chǎn)生機理原因

    在電子產(chǎn)品的設計中普遍存在,通過以上的分析與仿真,了解了的特性,總結出以下減少的方法
    發(fā)表于 06-13 10:41 ?2461次閱讀
    高速數(shù)字電路設計<b class='flag-5'>串</b><b class='flag-5'>擾</b>問題<b class='flag-5'>產(chǎn)生</b>的<b class='flag-5'>機理</b>原因

    高速電路中產(chǎn)生機理和解決方法

    隨著電子技術的不斷發(fā)展,在高速電路中信號的頻率的變高、邊沿變陡、電路板的尺寸變小、布線的密度變大,這些因素使得在高速數(shù)字電路的設計中,信號完整性問題越來越突出,其已經(jīng)成為高速電路設計工程師不可避免的問題。
    的頭像 發(fā)表于 10-26 10:01 ?5704次閱讀
    高速電路中<b class='flag-5'>串</b><b class='flag-5'>擾</b><b class='flag-5'>產(chǎn)生</b>的<b class='flag-5'>機理</b>和解決方法

    高速PCB布局的分析及其最小化

    機理,并且在設計中應用恰當?shù)姆椒?,?b class='flag-5'>串產(chǎn)生的負面影響最小化。         2.高頻數(shù)字信號
    發(fā)表于 03-20 13:56

    原創(chuàng)|SI問題之

    。隨著系統(tǒng)向更小型化及更高速度方向發(fā)展,對系統(tǒng)設計的影響也顯著加大了,設計工程師必須了解產(chǎn)生
    發(fā)表于 10-10 18:00

    基于高速PCB分析及其最小化

    變小,布線密度加大等都使得在高速PCB設計中的影響顯著增加。問題是客觀存在,但超過一定的界限可能引起電路的誤觸發(fā),導致系統(tǒng)無法正常工作。設計者必須了解
    發(fā)表于 09-11 15:07

    高速數(shù)字系統(tǒng)的問題怎么解決?

    問題產(chǎn)生機理是什么高速數(shù)字系統(tǒng)的問題怎么解決?
    發(fā)表于 04-25 08:56

    在高速PCB設計中的影響分析

    信號頻率變高,邊沿變陡,印刷電路板的尺寸變小,布線密度加大等都使得在高速PCB設計中的影響顯著增加。問題是客觀存在,但超過一定的界限可能引起電路的誤觸發(fā),導致系統(tǒng)無法正常工作。
    發(fā)表于 05-29 14:09 ?1323次閱讀
    <b class='flag-5'>串</b><b class='flag-5'>擾</b>在高速PCB設計中的影響分析

    問題產(chǎn)生機理及解決方法

    今天該聊聊——!
    的頭像 發(fā)表于 08-14 09:12 ?2.6w次閱讀
    <b class='flag-5'>串</b><b class='flag-5'>擾</b>問題<b class='flag-5'>產(chǎn)生機理</b>及解決方法

    淺談溯源,是怎么產(chǎn)生

    文章——溯源。 提到,防不勝防,令人煩惱。不考慮,仿真波形似乎一切正常,考慮了
    的頭像 發(fā)表于 03-29 10:26 ?4279次閱讀

    的類型,產(chǎn)生的原因?

    當信號通過電纜發(fā)送時,它們面臨兩個主要的通信影響因素:EMI和。EMI和嚴重影響信噪比。通過容易產(chǎn)生EMI 和
    的頭像 發(fā)表于 07-06 10:07 ?3604次閱讀

    問題產(chǎn)生機理和解決方法

    隨著電子技術的不斷發(fā)展,在高速電路中信號的頻率的變高、邊沿變陡、電路板的尺寸變小、布線的密度變大,這些因素使得在高速數(shù)字電路的設計中,信號完整性問題越來越突出,其已經(jīng)成為高速電路設計工程師不可避免的問題。
    的頭像 發(fā)表于 09-04 09:47 ?2184次閱讀
    <b class='flag-5'>串</b><b class='flag-5'>擾</b>問題<b class='flag-5'>產(chǎn)生</b>的<b class='flag-5'>機理</b>和解決方法

    什么是crosstalk?它是如何產(chǎn)生的?

    是芯片后端設計中非常普遍的現(xiàn)象,它會造成邏輯信號的預期之外的變化。消除的影響是后端的一個重要課題。
    的頭像 發(fā)表于 12-06 15:38 ?2503次閱讀

    PCB產(chǎn)生的原因及解決方法

    PCB產(chǎn)生的原因及解決方法? PCB(印刷電路板)是電子產(chǎn)品中非常重要的組成部分,它連接著各種電子元件,并提供電氣連接和機械支撐。在 PCB 設計和制造過程中,
    的頭像 發(fā)表于 01-18 11:21 ?3228次閱讀