chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCB板敷銅要注意哪一些問題

PCB線路板打樣 ? 來源:pcb論壇網(wǎng) ? 作者:pcb論壇網(wǎng) ? 2020-05-01 11:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PCB板敷銅的9個注意點

所謂覆銅,就是將PCB板上閑置的空間作為基準面,然后用固體銅填充,這些銅區(qū)又稱為灌銅。敷銅的意義在于,減小地線阻抗,提高抗干擾能力;降低壓降,提高電源效率;與地線相連,還可以減小環(huán)路面積。

敷銅方面需要注意那些問題:

1.如果PCB板的地較多,有SGND、AGND、GND,等等,就要根據(jù)PCB板面位置的不同,分別以最主要的“地”作為基準參考來獨立覆銅,數(shù)字地和模擬地分開來敷銅自不多言,同時在覆銅之前,首先加粗相應的電源連線:5.0V、3.3V等等,這樣一來,就形成了多個不同形狀的多變形結構。

2.對不同地的單點連接,做法是通過0歐電阻或者磁珠或者電感連接;

3.晶振附近的覆銅,電路中的晶振為一高頻發(fā)射源,做法是在環(huán)繞晶振敷銅,然后將晶振的外殼另行接地。

4.孤島(死區(qū))問題,如果覺得很大,那就定義個地過孔添加進去也費不了多大的事。

5.在開始布線時,應對地線一視同仁,走線的時候就應該把地線走好,不能依靠于覆

銅后通過添加過孔來消除為連接的地引腳,這樣的效果很不好。

6.在PCB板子上最好不要有尖的角出現(xiàn)(《=180度),因為從電磁學的角度來講,這就構成的一個發(fā)射天線!對于其他總會有一影響的只不過是大還是小而已,我建議使用圓弧的邊沿線。

7.多層板中間層的布線空曠區(qū)域,不要敷銅。因為你很難做到讓這個敷銅“良好接地”

8.設備內部的金屬,例如金屬散熱器、金屬加固條等,一定要實現(xiàn)“良好接地”。

9.三端穩(wěn)壓器的散熱金屬塊,一定要良好接地。 晶振附近的接地隔離帶,一定要良好接地??傊篜CB板上的敷銅,如果接地問題處理好了,肯定是“利大于弊”,它能減少信號線的回流面積,減小信號對外的電磁干擾。

責任編輯:ct

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4415

    文章

    23955

    瀏覽量

    426018
  • 華強pcb線路板打樣

    關注

    5

    文章

    14629

    瀏覽量

    44706
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    07. 如何在Allegro中設置可以走線但不能鋪的區(qū)域?| 芯巧Allegro PCB 設計小訣竅

    背景介紹:我們在進行PCB設計時,經常需要繪制一些禁止鋪但是允許走線的區(qū)域,如果我們直接使用Route Keepout繪制的話,雖然可以實現(xiàn)在此區(qū)域內禁止鋪的效果,但是走線在此區(qū)域
    發(fā)表于 04-09 17:23

    物鏡搭配筒鏡使用時需要注意什么

    在半導體檢測的應用中,由于有高精度的需求,筒鏡+高倍物鏡是種常見的搭配,但在使用過程中,也有很多人向我們詢問種種問題。今天這篇文章里,我們會解釋一些基本的應用注意點,希望可以為大家提供一些
    的頭像 發(fā)表于 03-20 09:18 ?718次閱讀
    物鏡搭配筒鏡使用時需<b class='flag-5'>要注意</b>什么

    高速PCB打樣必知:細節(jié)決定成敗,這些點你不能忽視!

    23年PCBA站式行業(yè)經驗PCBA加工廠家今天為大家講講高速pcb打樣需要注意什么細節(jié)?高速pcb打樣需要注意的細節(jié)。在高速
    的頭像 發(fā)表于 12-16 09:19 ?437次閱讀
    高速<b class='flag-5'>PCB</b>打樣必知:細節(jié)決定成敗,這些點你不能忽視!

    在并聯(lián)使用MOS存在一些問題,要怎樣做才能避免這些問題?

    在并聯(lián)使用MOS存在一些問題,那我們要怎樣做才能避免這些問題? 首先,器件的致性定要好。 在功率MOSFET多管并聯(lián)時,器件內部參數(shù)的微小差異就會引起并聯(lián)各支路電流的不平衡而導致單管過流損壞。 其次是功率。如果功率高于25%
    發(fā)表于 12-10 08:19

    關于六類網(wǎng)線一些問題的解答

    今天我們就圍繞網(wǎng)友一些常見的關于六類網(wǎng)線的問題進行下匯總式解答: 問 六類網(wǎng)線可以當電源用嗎? 答 六類網(wǎng)線并不是設計用于傳輸電力的電纜,因此般不建議將其用于電源傳輸。 盡管六類網(wǎng)線的線芯可以
    的頭像 發(fā)表于 12-09 11:13 ?744次閱讀

    PCB打樣前必看:如何像老手樣,精準選擇厚?

    23年PCBA站式行業(yè)經驗PCBA加工廠家今天為大家講講PCB厚對電路性能有什么影響?PCB
    的頭像 發(fā)表于 12-09 09:17 ?973次閱讀
    <b class='flag-5'>PCB</b>打樣前必看:如何像老手<b class='flag-5'>一</b>樣,精準選擇<b class='flag-5'>銅</b>厚?

    PCB打樣避坑指南:PCB打樣全流程解析

    站式PCBA加工廠家今天為大家講講PCB打樣需要注意哪些問題?PCB打樣
    的頭像 發(fā)表于 11-04 09:23 ?1122次閱讀
    <b class='flag-5'>PCB</b>抄<b class='flag-5'>板</b>打樣避坑指南:<b class='flag-5'>PCB</b>抄<b class='flag-5'>板</b>打樣全流程解析

    對浮點指令擴展中一些問題的解決與分享

    出現(xiàn)無法寫的情況。 結論 以上就是我們組在擴展浮點指令中出現(xiàn)的一些問題,這些問題總體上歸結于對蜂鳥的代碼沒有整體性的把握,對內容的掌握程度還不夠。在后續(xù)的工作中應注意理清功能的整體架構而對所有的相關部分進行修改。
    發(fā)表于 10-24 11:47

    PCB設計避坑指南:死殘留的危害與實戰(zhàn)處理技巧

    站式PCBA加工廠家今天為大家講講PCB設計中的死是什么?PCB設計中死的隱患與處理方案。在多層電路
    的頭像 發(fā)表于 09-18 08:56 ?1174次閱讀
    <b class='flag-5'>PCB</b>設計避坑指南:死<b class='flag-5'>銅</b>殘留的危害與實戰(zhàn)處理技巧

    多層PCB在醫(yī)療領域的應用

    ? 多層PCB在醫(yī)療領域有著廣泛的應用,其獨特的設計和性能優(yōu)勢使其成為醫(yī)療設備中不可或缺的核心組件。以下是多層PCB在醫(yī)療領域的一些具體
    的頭像 發(fā)表于 08-08 09:38 ?3442次閱讀

    高速PCB到底怎么鋪

    在日常PCB設計中,我們經常會看到整版大面積鋪,看起來既專業(yè)又美觀,好像已經成了“默認操作”。但你真的了解這樣做的后果嗎?尤其是在電源類板子和高速信號中,鋪可不是越多越好,處理不
    的頭像 發(fā)表于 07-24 16:25 ?3577次閱讀
    高速<b class='flag-5'>PCB</b>鋪<b class='flag-5'>銅</b>到底怎么鋪

    請問工程移植都有哪些需要注意的地方?

    ST的固件庫還是挺豐富的,有時候我們直接移植工程還是挺方便的,不過總是會有各種各樣的報錯存在,在移植的時候有哪些需要注意的嗎?或者一些常見的報錯如何解決?
    發(fā)表于 07-11 06:50

    電路上助焊劑殘留的處理方法

    焊錫是在焊接線路中連接電子元器件的重要工業(yè)原材料,在pcb線路上錫的工藝中有浸錫,印刷過回焊爐,還有種是機器焊錫機焊接或手工烙鐵焊接這幾種,但不管是哪一些工藝焊接后的
    的頭像 發(fā)表于 06-19 15:36 ?2364次閱讀

    有償請教容性負載的放大電路的一些問題

    (有償求解決)如圖所示這樣個電路,我在multisim上仿真是正常的,但是我pcb設計好測試完發(fā)現(xiàn)輸出對不上(比如C1比Cp等于10,我輸入為3V,放大器輸出應該是33V【30.5v】,C1兩端
    發(fā)表于 05-29 20:06

    在FX2LP USB上配置GPIF中斷時遇到一些問題,求解決

    你好,我在 FX2LP USB 上配置 GPIF 中斷時遇到一些問題。 我啟用了 INT4 中斷并從 GPIF 中選擇了源 INT4,然后啟用了 GPIF 完成中斷,但我看不到中斷 4 工作。 我該如何做呢?
    發(fā)表于 05-06 08:00