chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

pcb設(shè)計要遵循怎樣的規(guī)范要求

PCB線路板打樣 ? 來源:物聯(lián)之家網(wǎng) ? 作者:Katherine Lazarevich ? 2020-03-26 16:28 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PCB設(shè)計不是一件隨心所欲的事,有很多的規(guī)范要求需要設(shè)計者遵守,以下是板兒妹收集的一些常用的[url=http://www.cnmaxwell.com/]PCB設(shè)計[/url]規(guī)范,值得大家學(xué)習(xí)哦~

布局的基本原則

1、與相關(guān)人員溝通以滿足結(jié)構(gòu)、SI、DFM、DFT、EMC方面的特殊要求。

2、根據(jù)結(jié)構(gòu)要素圖,放置接插件、安裝孔、指示燈等需要定位的器件,并給這些器件賦予不可移動屬性,并進行尺寸標注。

3、根據(jù)結(jié)構(gòu)要素圖和某些器件的特殊要求,設(shè)置禁止布線區(qū)、禁止布局區(qū)域。

4、綜合考慮[url=http://www.cnmaxwell.com/]PCB[/url]性能和加工的效率選擇工藝加工流程(優(yōu)先為單面SMT;單面SMT+插件;雙面SMT;雙面SMT+插件),并根據(jù)不同的加工工藝特點布局。

5、布局時參考預(yù)布局的結(jié)果,根據(jù)“先大后小,先難后易”的布局原則。

6、布局應(yīng)盡量滿足以下要求:總的連線盡可能短,關(guān)鍵信號線最短;高電壓、大電流信號與低電壓、小電流信號的弱信號完全分開;模擬信號與數(shù)字信號分開;高頻信號與低頻信號分開;高頻元器件的間距要充分。在滿足仿真和時序分析要求的前提下,局部調(diào)整。

7、相同電路部分盡可能采用對稱式模塊化布局。

8、布局設(shè)置建議柵格為50mil,IC器件布局,柵格建議為25 25 25 25 mil。布局密度較高時,小型表面貼裝器件,柵格設(shè)置建議不少于5mil。

9、布局時,考慮fanout和測試點的位置,以器件中心點參考移動,考慮在兩個過孔中間走兩根走線,如下圖FANOUT示例1、FANOUT示例2所示:

FANOUT示例1

FANOUT示例2

PCB布線一般應(yīng)遵循的規(guī)則

1、印制導(dǎo)線布線層數(shù)根據(jù)需要確定。布線占用通道比一般應(yīng)在50%以上;

2、根據(jù)工藝條件和布線密度,合理選用導(dǎo)線寬度和導(dǎo)線間距,力求層內(nèi)布線均勻,各層布線密度相近,必要時缺線區(qū)應(yīng)加輔助非功能連接盤或印制導(dǎo)線;

3、相鄰兩層導(dǎo)線應(yīng)布成相互垂直斜交或彎曲走線,以減小寄生電容

4、印制導(dǎo)線布線應(yīng)盡可能短,特別是高頻信號和高敏感信號線;對時鐘等重要信號線,必要時還應(yīng)考慮等延時布線;

5、同層上布設(shè)多種電源(層)或地(層)時,分隔間距應(yīng)不小于1mm;

6、對大于5×5mm2的大面積導(dǎo)電圖形,應(yīng)局部開窗口;

7、電源層、地層大面積圖形與其連接盤之間應(yīng)進行熱隔離設(shè)計,如圖10所示,以免影響焊接質(zhì)量。

走線的線寬/線距

1、[url=http://www.cnmaxwell.com/]PCB加工[/url]推薦使用的線寬/間距≥5mil/5mil,最小可使用的線寬/間距為4mil/4mil。

2、走線和焊盤的距離:外層走線和焊盤的距離與內(nèi)層走線距離孔環(huán)的距離要求一致。

3、外層走線和焊盤的距離必需滿足走線距離焊盤阻焊開窗邊緣≥2mil。

走線的安全距離

1、走線距板邊距離>20mil。內(nèi)層電源/地距板邊距離>20mil。

2、接地匯流線及接地銅箔距離板邊須>20mil。

3、在有金屬殼體(如:散熱器、電源模塊、金屬拉手條、臥裝電壓調(diào)整器、晶振、鐵氧 體電感等)直接與PCB接觸的區(qū)域不允許有走線。器件金屬外殼與PCB接觸區(qū)域向外延伸 1.5mm區(qū)域為表層走線禁布區(qū)。

走線距非金屬化孔的最近距離

多層PCB層排布的一般原則

1、器件面下面(第二層)為地平面,提供器件屏蔽層以及為器件面布線提供參考平面;

2、所有信號層盡可能與地平面相鄰;

3、盡量避免兩信號層直接相鄰;

4、主電源盡可能與其對應(yīng)地相鄰;

5、原則上應(yīng)該采用對稱結(jié)構(gòu)設(shè)計。對稱的含義包括:介質(zhì)層厚度及種類、銅箔厚度、圖形

分布類型(大銅箔層、線路層)的對稱。

絲印設(shè)計通用要求

1、為了確保所有字母、數(shù)字和符號在PCB上便于識別, 絲印的線寬必須大于5mil,絲印高度至少為50mil。

2、絲印不允許與焊盤、基準點重疊。

3、白色是默認的絲印油墨顏色,如有特殊需求,需要在PCB鉆孔圖文件中說明。

4、在高密度PCB設(shè)計中,可根據(jù)需要選擇絲印的內(nèi)容。

5、絲印字符串的排列方向從左至右、從下往上。

責(zé)任編輯:ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCB設(shè)計
    +關(guān)注

    關(guān)注

    396

    文章

    4937

    瀏覽量

    95726
  • 華強pcb線路板打樣
    +關(guān)注

    關(guān)注

    5

    文章

    14629

    瀏覽量

    44706
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    PCB設(shè)計與工藝規(guī)范 PCB Layout工程師一次講透

    作為一名PCB Layout工程師,印制電路板(PCB)設(shè)計是吃飯的本事。不僅兢兢業(yè)業(yè)“拉線”,而且要有“全局意識”,清楚整個流程是怎么樣的。通常來說,電路板的設(shè)計主要包含前期準備、PCB設(shè)
    的頭像 發(fā)表于 04-10 15:20 ?2769次閱讀
    <b class='flag-5'>PCB設(shè)計</b>與工藝<b class='flag-5'>規(guī)范</b> <b class='flag-5'>PCB</b> Layout工程師一次講透

    射頻PCB設(shè)計實戰(zhàn)指南

    說實話,射頻PCB設(shè)計真不是什么高深莫測的玄學(xué),但確實有很多細節(jié)容易讓人掉坑里。這些年做過不少項目,從2.4G到28GHz毫米波,每一塊板子都讓我對"細節(jié)決定成敗"有了更深的理解
    的頭像 發(fā)表于 04-09 15:24 ?1492次閱讀
    射頻<b class='flag-5'>PCB設(shè)計</b>實戰(zhàn)指南

    EMC PCB設(shè)計總結(jié)

    EMC PCB設(shè)計總結(jié)
    發(fā)表于 03-23 14:52 ?12次下載

    PCB設(shè)計中元件錯位的具體原因和解決方法

    隨著電子設(shè)備持續(xù)小型化,PCB設(shè)計師面臨著前所未有的精度要求。然而,ECAD與MCAD流程之間的脫節(jié)仍然導(dǎo)致代價高昂的錯位問題。
    的頭像 發(fā)表于 01-12 10:26 ?3559次閱讀
    <b class='flag-5'>PCB設(shè)計</b>中元件錯位的具體原因和解決方法

    PCB設(shè)計 | AI如何顛覆PCB設(shè)計?從手動布線到智能自動化的30年演進

    BarryOlney任澳大利亞In-CircuitDesignPtyLtd(iCD)公司執(zhí)行董事。該公司深耕PCB設(shè)計服務(wù)領(lǐng)域,專門研究電路板級仿真技術(shù)。其開發(fā)的iCDDesignIntegrity
    的頭像 發(fā)表于 11-27 18:30 ?5150次閱讀
    <b class='flag-5'>PCB設(shè)計</b> | AI如何顛覆<b class='flag-5'>PCB設(shè)計</b>?從手動布線到智能自動化的30年演進

    深度解讀PCB設(shè)計布局準則

    。專業(yè)設(shè)計可能需要遵循額外的板級布局準則,但此處展示的PCB設(shè)計和布局準則,是大多數(shù)板設(shè)計的一個良好起點。
    的頭像 發(fā)表于 09-01 14:24 ?7690次閱讀
    深度解讀<b class='flag-5'>PCB設(shè)計</b>布局準則

    上海圖元軟件國產(chǎn)高端PCB設(shè)計解決方案

    在當今快速發(fā)展的電子行業(yè)中,高效、精確的PCB(印刷電路板)設(shè)計工具是確保產(chǎn)品競爭力的關(guān)鍵。為滿足市場對高性能、多功能PCB設(shè)計工具的需求,上海圖元軟件推薦一款專為專業(yè)人士打造的國產(chǎn)高端PCB設(shè)計解決方案。
    的頭像 發(fā)表于 08-08 11:12 ?4462次閱讀
    上海圖元軟件國產(chǎn)高端<b class='flag-5'>PCB設(shè)計</b>解決方案

    PCB設(shè)計與工藝規(guī)范

    作為一名PCB Layout工程師,印制電路板(PCB)設(shè)計是吃飯的本事。不僅兢兢業(yè)業(yè)“拉線”,而且要有“全局意識”,清楚整個流程是怎么樣的。通常來說,電路板的設(shè)計主要包含前期準備、PCB設(shè)
    的頭像 發(fā)表于 08-04 17:22 ?1569次閱讀
    <b class='flag-5'>PCB設(shè)計</b>與工藝<b class='flag-5'>規(guī)范</b>

    PCB設(shè)計中過孔為什么錯開焊盤位置?

    PCB設(shè)計中,過孔(Via)錯開焊盤位置(即避免過孔直接放置在焊盤上)是出于電氣性能、工藝可靠性及信號完整性的綜合考量,具體原因如下: 1. 防止焊料流失,確保焊接質(zhì)量 焊盤作用 :焊盤是元件引腳
    的頭像 發(fā)表于 07-08 15:16 ?1297次閱讀

    技術(shù)資訊 I 面向初級工程師的 PCB 設(shè)計規(guī)范

    工程師和電路板設(shè)計新手而言,掌握PCB設(shè)計規(guī)范至關(guān)重要。本文將深入解析常見的PCB設(shè)計規(guī)范和制造商要求,并概括介紹PCB設(shè)計規(guī)范中的關(guān)鍵基礎(chǔ)知識。線距和線寬是實現(xiàn)
    的頭像 發(fā)表于 06-13 16:28 ?1782次閱讀
    技術(shù)資訊 I 面向初級工程師的 <b class='flag-5'>PCB</b> 設(shè)計<b class='flag-5'>規(guī)范</b>

    PCB設(shè)計,輕松歸檔,效率倍增!

    PCB設(shè)計一鍵歸檔簡化流程,提升效率,一鍵歸檔,盡在掌握!在電子產(chǎn)品設(shè)計領(lǐng)域,PCB設(shè)計工作完成后,需要輸出不同種類的文件給到PCB生產(chǎn)商,產(chǎn)線制造部門,測試部門,同時還需將設(shè)計文件進行歸檔管理
    的頭像 發(fā)表于 05-26 16:17 ?864次閱讀
    <b class='flag-5'>PCB設(shè)計</b>,輕松歸檔,效率倍增!

    符合EMC的PCB設(shè)計準則

    時源芯微專業(yè)EMC/EMI/EMS整改 EMC防護器件 就ESD問題而言,設(shè)計上需要注意的地方很多,尤其是關(guān)于GND布線的設(shè)計及線距,PCB設(shè)計中應(yīng)該注意的要點: (1) PCB板邊間距規(guī)范
    的頭像 發(fā)表于 05-15 16:42 ?1042次閱讀

    原理圖和PCB設(shè)計中的常見錯誤

    在電子設(shè)計領(lǐng)域,原理圖和PCB設(shè)計是產(chǎn)品開發(fā)的基石,但設(shè)計過程中難免遇到各種問題,若不及時排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設(shè)計中的常見錯誤,整理成一份實用的速查清單,以供參考。
    的頭像 發(fā)表于 05-15 14:34 ?1385次閱讀

    DDR模塊的PCB設(shè)計要點

    在高速PCB設(shè)計中,DDR模塊是絕對繞不過去的一關(guān)。無論你用的是DDR、DDR2還是DDR3,只要設(shè)計不規(guī)范,后果就是——信號反射、時序混亂、系統(tǒng)頻繁死機。
    的頭像 發(fā)表于 04-29 13:51 ?3149次閱讀
    DDR模塊的<b class='flag-5'>PCB設(shè)計</b>要點

    技術(shù)資料—PCB設(shè)計規(guī)范

    PCB 設(shè)計規(guī)范包括:PCB 布線與布局、電路設(shè)計、機殼、器件選型、系統(tǒng)、線纜與接插件。 按部位分類 技術(shù)規(guī)范內(nèi)容 1 PCB
    發(fā)表于 04-25 17:24