chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速電路板設(shè)計(jì)的時(shí)候需要注意哪一些點(diǎn)

PCB線路板打樣 ? 來(lái)源:維庫(kù)電子市場(chǎng)網(wǎng) ? 作者:維庫(kù)電子市場(chǎng)網(wǎng) ? 2019-11-11 17:22 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

我最近針對(duì)一篇關(guān)于PCB特性阻抗的文章寫(xiě)了封信。該文闡述了工藝過(guò)程的變化是怎樣引起實(shí)際阻抗發(fā)生變化的,以及怎樣用精確的現(xiàn)場(chǎng)解決工具(field solver)來(lái)預(yù)見(jiàn)這種現(xiàn)象。我在信中指出,即使沒(méi)有工藝的變化,其它因素也會(huì)引起實(shí)際阻抗很大的不同。在設(shè)計(jì)高速電路板時(shí),自動(dòng)化設(shè)計(jì)工具有時(shí)不能發(fā)現(xiàn)這種不很明顯但卻非常重要的問(wèn)題。然而,只要在設(shè)計(jì)的早期步驟當(dāng)中采取一些措施就可以避免這種問(wèn)題。我把這種技術(shù)稱(chēng)做“防衛(wèi)設(shè)計(jì)”(defensive design)。

疊層數(shù)問(wèn)題

一個(gè)好的疊層結(jié)構(gòu)是對(duì)大多數(shù)信號(hào)整體性問(wèn)題和EMC問(wèn)題的最好防范措施,同時(shí)也最易被人們誤解。這里有幾種因素在起作用,能解決一個(gè)問(wèn)題的好方法可能會(huì)導(dǎo)致其它問(wèn)題的惡化。很多系統(tǒng)設(shè)計(jì)供應(yīng)商會(huì)建議電路板中至少應(yīng)該有一個(gè)連續(xù)平面以控制特性阻抗和信號(hào)質(zhì)量,只要成本能承受得起,這是個(gè)很好的建議。EMC咨詢(xún)專(zhuān)家時(shí)常建議在外層上放置地線填充(ground fill)或地線層來(lái)控制電磁輻射和對(duì)電磁干擾的靈敏度,在一定條件下這也是一種好建議。

然而,由于瞬態(tài)電流的原因,在某些普通設(shè)計(jì)中采用這種方法可能會(huì)遇到麻煩。首先,我們來(lái)看一對(duì)電源層/地線層這種簡(jiǎn)單的情況:它可看作為一個(gè)電容(圖1)??梢哉J(rèn)為電源層和地線層是電容的兩個(gè)極板。要想得到較大的電容值,就需將兩個(gè)極板靠得更近(距離D),并增大介電常數(shù)(εr)。電容越大則阻抗越低,這是我們所希望的,因?yàn)檫@樣可以抑制噪聲。不管其它層怎樣安排,主電源層和地線層應(yīng)相鄰,并處于疊層的中部。如果電源層和地線層間距較大,就會(huì)造成很大的電流環(huán)并帶來(lái)很大的噪聲。如果對(duì)一個(gè)8層板,將電源層放在一側(cè)而將地線層放在另一側(cè),將會(huì)導(dǎo)致如下問(wèn)題:

1、最大的串?dāng)_。由于交互電容增大,各信號(hào)層之間的串?dāng)_比各層本身的串?dāng)_還大。

2、最大的環(huán)流。電流圍繞各電源層流動(dòng)且與信號(hào)并行,大量電流進(jìn)入主電源層并通過(guò)地線層返回。EMC特性會(huì)由于環(huán)流的增大而惡化。

3、失去對(duì)阻抗的控制。信號(hào)離控制層越遠(yuǎn),由于周?chē)衅渌鼘?dǎo)體,因此阻抗控制的精度就越低。

4、由于容易造成焊錫短路,可能會(huì)增加產(chǎn)品的成本。

我們必須在性能和成本之間進(jìn)行折衷選擇,為此,我在這里對(duì)怎樣安排數(shù)字電路板以獲得最好的SI和EMC特性,談?wù)勛约旱囊?jiàn)解。

PCB的各層分布一般是對(duì)稱(chēng)的。依筆者拙見(jiàn),不應(yīng)將多于兩個(gè)的信號(hào)層相鄰放置;否則,很大程度上將失去對(duì)SI的控制。最好將內(nèi)部信號(hào)層成對(duì)地對(duì)稱(chēng)放置。除非有些信號(hào)需要連線到SMT器件,我們應(yīng)盡量減少外層的信號(hào)布線。

對(duì)層數(shù)較多的電路板,我們可將這種放置方法重復(fù)很多次。也可以增加額外的電源層和地線層;只要保證在兩個(gè)電源層之間沒(méi)有成對(duì)的信號(hào)層即可。

高速信號(hào)的布線應(yīng)安排在同一對(duì)信號(hào)層內(nèi);除非遇到因SMT器件的連接而不得不違反這一原則。一種信號(hào)的所有走線都應(yīng)有共同的返回路徑(即地線層)。有兩種思路和方法來(lái)判斷什么樣的兩個(gè)層能看成一對(duì):

1、保證在相等距離的位置返回信號(hào)完全相等。這就是說(shuō),應(yīng)將信號(hào)對(duì)稱(chēng)地布線在內(nèi)部地線層的兩側(cè)。這樣做的優(yōu)點(diǎn)是容易控制阻抗和環(huán)流;缺點(diǎn)是地線層上有很多過(guò)孔,而且有一些無(wú)用的層。

2、相鄰布線的兩個(gè)信號(hào)層。優(yōu)點(diǎn)是地線層中的過(guò)孔可控制到最少(用埋式過(guò)孔);缺點(diǎn)是對(duì)某些關(guān)鍵信號(hào)這種方法的有效性下降。

我喜歡采用第二種方法。元件驅(qū)動(dòng)和接收信號(hào)的接地連接最好能夠直接連接到與信號(hào)布線層相鄰的層面。作為一個(gè)簡(jiǎn)單的布線原則,表層布線寬度按英寸計(jì)應(yīng)小于按毫微妙計(jì)的驅(qū)動(dòng)器上升時(shí)間的三分之一(例如:高速TTL的布線寬度為1英寸)。

如果是多電源供電,在各個(gè)電源金屬線之間必須鋪設(shè)地線層使它們隔開(kāi)。不能形成電容,以免導(dǎo)致電源之間的AC耦合。

上述措施都是為了減少環(huán)流和串?dāng)_,并增強(qiáng)阻抗控制能力。地線層還會(huì)形成一個(gè)有效的 EMC“屏蔽盒”。在考慮對(duì)特性阻抗的影響的前提下,不用的表層區(qū)域都可以做成地線層。

特性阻抗

一種好的疊層結(jié)構(gòu)就能夠作到對(duì)阻抗的有效控制,其走線可形成易懂和可預(yù)測(cè)的傳輸線結(jié)構(gòu)。現(xiàn)場(chǎng)解決工具能很好地處理這類(lèi)問(wèn)題,只要將變量數(shù)目控制到最少,就可以得到相當(dāng)精確的結(jié)果。

但是,當(dāng)三個(gè)以上的信號(hào)層疊在一起時(shí),情況就不一定是這樣了,其理由很微妙。目標(biāo)阻抗值取決于器件的工藝技術(shù)。高速CMOS技術(shù)一般能達(dá)到約70Ω;高速TTL器件一般能達(dá)到約80Ω至100Ω。因?yàn)樽杩怪低ǔ?duì)噪聲容限和信號(hào)切換有很大的影響,所以進(jìn)行阻抗選擇時(shí)需要非常仔細(xì);產(chǎn)品說(shuō)明書(shū)對(duì)此應(yīng)當(dāng)給出指導(dǎo)。

現(xiàn)場(chǎng)解決工具的初始結(jié)果可能會(huì)遇到兩種問(wèn)題。首先是視野受到限制的問(wèn)題,現(xiàn)場(chǎng)解決工具只對(duì)附近走線的影響做分析,而不考慮影響阻抗的其它層上的非平行走線?,F(xiàn)場(chǎng)解決工具在布線前,即分配走線寬度時(shí)無(wú)法知道細(xì)節(jié),但上述成對(duì)安排的方法可使這個(gè)問(wèn)題變得最小。

值得一提的是不完全電源層(partial power planes)的影響。外層電路板上在布線后經(jīng)常擠滿了接地銅線,這樣就有利于抑制EMI和平衡涂敷(balance plating)。如果只對(duì)外層采取這樣的措施,則本文所推薦的疊層結(jié)構(gòu)對(duì)特性阻抗的影響非常微小。

大量采用相鄰信號(hào)層的效果是非常顯著的。某些些現(xiàn)場(chǎng)解決工具不能發(fā)現(xiàn)銅箔的存在,因?yàn)樗荒軝z查印制線和整個(gè)層面,所以對(duì)阻抗的分析結(jié)果是不正確的。當(dāng)鄰近的層上有金屬時(shí),它就象一個(gè)不太可靠的地線層一樣。如果阻抗過(guò)低,瞬時(shí)電流就會(huì)很大,這是一個(gè)實(shí)際而且敏感的EMI問(wèn)題。

導(dǎo)致阻抗分析工具失敗的另一個(gè)原因是分布式電容。這些分析工具一般不能反映引腳和過(guò)孔的影響(這種影響通常用仿真器來(lái)進(jìn)行分析)。這種影響可能會(huì)很大,特別是在背板上。其原因非常簡(jiǎn)單:

特性阻抗通??捎孟率龉接?jì)算: √L/C

其中,L和C分別是單位長(zhǎng)度的電感和電容。

如果引腳是均勻排布的,附加的電容將大大影響這個(gè)計(jì)算結(jié)果。公式將變成:

√L/(C+C‘)

C’是單位長(zhǎng)度的引腳電容。

如果象在背板上那樣連接器之間用直線相連,就可用總線路電容以及除了第一和最后一個(gè)引腳之外的總引腳電容。這樣,有效阻抗就就會(huì)降低,甚至可能從80Ω降到8Ω。為了求得有效值,需將原阻抗值除以:

√(1+C‘/C)

這種計(jì)算對(duì)于元件選擇是很重要的。

延遲

模擬時(shí),應(yīng)該考慮元件和封裝的電容(有時(shí)還應(yīng)包括電感)。要注意兩個(gè)問(wèn)題。首先,仿真器可能不能正確模擬分布式電容;其次,還要注意不同生產(chǎn)情況對(duì)不完全層面和非平行走線的影響。許多現(xiàn)場(chǎng)解決工具都不能分析沒(méi)有全電源或地線層的疊層分布。然而,如果與信號(hào)層相鄰的是一個(gè)地線層,那么計(jì)算出的延遲會(huì)相當(dāng)糟糕,比如電容,會(huì)有最大的延遲;如果一個(gè)雙面板的兩層都布有許多地線和VCC銅箔,這種情況就更嚴(yán)重。如果過(guò)程不是自動(dòng)化的話,在一個(gè)CAD系統(tǒng)中設(shè)置這些東西將會(huì)是很繁亂的。

EMC

EMC的影響因素很多,其中許多因素通常都沒(méi)能得到分析,即使得到分析,也往往是在設(shè)計(jì)完成以后,這就太遲了。下面是一些影響EMC的因素:

電源層的槽縫會(huì)構(gòu)成了四分之一波長(zhǎng)的天線。對(duì)于金屬容器上需開(kāi)安裝槽的場(chǎng)合,應(yīng)采用鉆孔方法來(lái)代替。

感性元件。我曾碰到過(guò)一位設(shè)計(jì)人員,他遵循了所有的設(shè)計(jì)規(guī)則,也作了仿真,但他的電路板仍然有很多輻射信號(hào)。原因是:在頂層有兩個(gè)電感相互平行放置,構(gòu)成了變壓器。

由于不完全接地層的影響,內(nèi)層低阻抗引起外層較大的瞬態(tài)電流。

采用防衛(wèi)設(shè)計(jì)可以避免這些問(wèn)題中的大多數(shù)。首先應(yīng)該作出正確的疊層結(jié)構(gòu)和布線方略,這樣就有了好的開(kāi)始。

這里沒(méi)有涉及某些基本問(wèn)題,比如網(wǎng)絡(luò)拓?fù)?、信?hào)失真原因和串?dāng)_計(jì)算方法;只是分析了一些敏感的問(wèn)題,以幫助讀者應(yīng)用從EDA系統(tǒng)得到的結(jié)果。任何分析都要依賴(lài)于所采用的模型,分析不到的因素也會(huì)對(duì)結(jié)果產(chǎn)生影響。過(guò)于復(fù)雜就象太不精確一樣,避免過(guò)多參量的變化,如印制線寬度等,有助于整齊、一致的設(shè)計(jì)。

責(zé)任編輯:ct

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 電路板
    +關(guān)注

    關(guān)注

    140

    文章

    5308

    瀏覽量

    107938
  • 華強(qiáng)pcb線路板打樣

    關(guān)注

    5

    文章

    14629

    瀏覽量

    44611
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    變頻器清灰需要注意什么

    時(shí)需要注意的要點(diǎn),結(jié)合技術(shù)規(guī)范和實(shí)踐經(jīng)驗(yàn),為操作人員提供全面指導(dǎo)。 、清灰前的準(zhǔn)備工作 1. 斷電與放電 必須確保變頻器完全斷電,并等待至少10分鐘以上,使內(nèi)部電容充分放電。高壓電容殘留的電能可能高達(dá)數(shù)百伏,直接接
    的頭像 發(fā)表于 02-20 07:38 ?25次閱讀
    變頻器清灰<b class='flag-5'>需要注意</b>什么

    電路板三防漆有毒嗎

    三防漆(防潮、防霉、防鹽霧)是保護(hù)電路板不可或缺的材料。然而無(wú)論是工程師、愛(ài)好者還是普通消費(fèi)者,心中常有個(gè)疑慮:電路板三防漆有毒嗎?三防漆的安全性取決于產(chǎn)品類(lèi)型、使用狀態(tài)和操作方式。今天,我們就來(lái)
    的頭像 發(fā)表于 01-16 16:43 ?230次閱讀
    <b class='flag-5'>電路板</b>三防漆有毒嗎

    芯源MCU開(kāi)發(fā)需要注意什么?

    芯源MCU開(kāi)發(fā)需要注意什么
    發(fā)表于 01-04 12:04

    高速PCB打樣必知:細(xì)節(jié)決定成敗,這些點(diǎn)你不能忽視!

    23年P(guān)CBA站式行業(yè)經(jīng)驗(yàn)PCBA加工廠家今天為大家講講高速pcb打樣需要注意什么細(xì)節(jié)?高速pcb打樣需要注意的細(xì)節(jié)。在
    的頭像 發(fā)表于 12-16 09:19 ?289次閱讀
    <b class='flag-5'>高速</b>PCB打樣必知:細(xì)節(jié)決定成敗,這些<b class='flag-5'>點(diǎn)</b>你不能忽視!

    Vivado浮點(diǎn)數(shù)IP核的一些設(shè)置注意點(diǎn)

    Vivado浮點(diǎn)數(shù)IP核的一些設(shè)置注意點(diǎn) 我們?cè)趘ivado2018.3中使用了Floating-point(7.1)IP核,可以自定義其計(jì)算種類(lèi)及多模式選擇。有時(shí)多種計(jì)算可以用同
    發(fā)表于 10-24 06:25

    高速數(shù)字電路設(shè)計(jì)與安裝技巧

    特性,旁路電容器的作用及其最佳容量,布線電感的降低方法.傳輸線路的阻抗調(diào)整方法.印制電路板圖形的阻抗設(shè)計(jì).不產(chǎn)生噪聲的高速電路及印制電路板的設(shè)計(jì)等。 獲取完整文檔資料可下載附件哦??!
    發(fā)表于 09-06 15:21

    高速背板連接器的組裝需要注意什么

    高速背板連接器用于設(shè)備背板與子卡間傳輸高速信號(hào)(≥10Gbps)。其組裝質(zhì)量直接影響信號(hào)完整性與設(shè)備可靠性。本文簡(jiǎn)述其定義、特征、主要應(yīng)用場(chǎng)景,重點(diǎn)說(shuō)明組裝注意事項(xiàng),并推薦主流品牌。
    的頭像 發(fā)表于 08-08 14:39 ?1252次閱讀

    AN 224:高速電路板指南

    電子發(fā)燒友網(wǎng)站提供《AN 224:高速電路板指南.pdf》資料免費(fèi)下載
    發(fā)表于 07-14 15:45 ?2次下載

    請(qǐng)問(wèn)工程移植都有哪些需要注意的地方?

    ST的固件庫(kù)還是挺豐富的,有時(shí)候我們直接移植工程還是挺方便的,不過(guò)總是會(huì)有各種各樣的報(bào)錯(cuò)存在,在移植的時(shí)候有哪些需要注意的嗎?或者一些常見(jiàn)的報(bào)錯(cuò)如何解決?
    發(fā)表于 07-11 06:50

    電路板上助焊劑殘留的處理方法

    焊錫是在焊接線路中連接電子元器件的重要工業(yè)原材料,在pcb線路上錫的工藝中有浸錫,印刷過(guò)回焊爐,還有種是機(jī)器焊錫機(jī)焊接或手工烙鐵焊接這幾種,但不管是哪一些工藝焊接后的PCB上或多
    的頭像 發(fā)表于 06-19 15:36 ?1894次閱讀

    使用STM32CubeMX進(jìn)行配置USB的時(shí)候,有哪些小的需要注意的細(xì)節(jié)?

    在使用STM32CubeMX進(jìn)行配置USB的時(shí)候,是參照例程進(jìn)行的配置,自己配置的就是沒(méi)有成功,例程就滅有問(wèn)題,總感覺(jué)哪里沒(méi)有打開(kāi)?有人遇到過(guò)需要注意的小細(xì)節(jié)嗎?
    發(fā)表于 04-23 06:54

    開(kāi)關(guān)電源設(shè)計(jì)中PCB各環(huán)節(jié)需要注意的問(wèn)題

    , 在設(shè)計(jì)印制電路板時(shí)候, 應(yīng)注意采用正確的方法。每個(gè)開(kāi)關(guān)電源都有四個(gè)電流回路: ?。? )電源開(kāi)關(guān)交流回路  (2 )輸出整流交流回路 ?。? )輸入信號(hào)源電流回路 ?。? )輸
    發(fā)表于 04-09 15:13

    穩(wěn)壓器在安裝接線前需要注意哪些

    穩(wěn)壓器是種非常重要的電氣設(shè)備,它可以有效地解決電壓不穩(wěn)定、波動(dòng)過(guò)大等問(wèn)題,保證設(shè)備的正常運(yùn)行,然而,穩(wěn)壓器接線并非簡(jiǎn)單地將線接好就行,而是需要注意一些事項(xiàng),以確保其能夠安全、有效地發(fā)揮應(yīng)有的作用,下面小編來(lái)說(shuō)說(shuō)穩(wěn)壓器在安裝接線
    的頭像 發(fā)表于 04-03 15:20 ?849次閱讀
    穩(wěn)壓器在安裝接線前<b class='flag-5'>需要注意</b>哪些

    射頻電路板設(shè)計(jì)技巧

    在現(xiàn)代電子系統(tǒng)中,射頻(RF)電路板設(shè)計(jì)已變得越來(lái)越復(fù)雜和關(guān)鍵。隨著通信技術(shù)的快速發(fā)展,從5G移動(dòng)通信到衛(wèi)星通信、雷達(dá)系統(tǒng),射頻電路的性能直接影響整個(gè)系統(tǒng)的質(zhì)量和可靠性。射頻電路板設(shè)計(jì)是
    的頭像 發(fā)表于 03-28 18:31 ?1029次閱讀
    射頻<b class='flag-5'>電路板</b>設(shè)計(jì)技巧

    【PCB】四層電路板的PCB設(shè)計(jì)

    摘要 詳細(xì)介紹有關(guān)電路板的PCB設(shè)計(jì)過(guò)程以及應(yīng)注意的問(wèn)題。在設(shè)計(jì)過(guò)程中針對(duì)普通元器件及一些特殊元器件采用不同的布局原則;比較手工布線、自動(dòng)布線及交互式 布線的優(yōu)點(diǎn)及不足之處;介紹PCB電路
    發(fā)表于 03-12 13:31