chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

簡單邏輯門與電路的介紹

454398 ? 來源:網(wǎng)絡(luò)整理 ? 作者:佚名 ? 2019-11-08 11:12 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

步驟1:AND Gates

簡單邏輯門與電路的介紹

我們要看的第一種門是AND門。雙輸入AND門的電路符號是有趣的子彈形狀的東西。標記為A和B的端子是輸入,標記為F的端子是輸出。

AND門通過以下規(guī)則確定其輸出:如果兩個輸入均為1,則輸出為1;如果兩個輸入中的一個或兩個均為0,則輸出為0(請注意,0和1分別是“低”和“高”電壓)。 AND操作通常稱為布爾乘法,因為結(jié)果就好像您“乘以”兩個輸入,并且也寫為 F = AB ,類似于乘法。圖下方的表稱為真值表。這種表列出了所有可能的輸入組合,并顯示了它們相應的輸出。這個特殊的真值表用于AND操作;注意,只有當兩個輸入都是1時,輸出才為1,正如您所期望的那樣。

大多數(shù)邏輯門可以很容易地用晶體管制作。在上面的電路圖中,您可以看到使用兩個晶體管構(gòu)建的簡單AND門。是的,我意識到我的藝術(shù)技能從未離開過二年級。從本質(zhì)上講,這就像將兩個開關(guān)串聯(lián)起來。除非兩個開關(guān)都閉合,否則電流不會流到輸出。使用晶體管作為開關(guān),可以完全用電子方式控制該電路。

現(xiàn)在看一下123D電路(單擊此處)。您應該看到三個帶有萬用表的面包板。每個都是不同邏輯門的電路,每個萬用表測量輸出端的電壓。第一個電路是我們要在這里查看的電路。按下“模擬”按鈕,您會注意到一個很小的電壓讀數(shù),約為幾毫伏。這是正常的,并且小到可以忽略不計。朝向電路底部的兩個開關(guān)就像輸入一樣。嘗試先撥動其中一個開關(guān),然后再撥動另一個。只需一個開關(guān),您就會注意到電壓稍微增加,但同樣可以忽略不計。只有當兩個開關(guān)都打開時,電壓才會跳到任何可觀的水平。這是AND邏輯門的基本工作。

步驟2:OR門

另一種類型的邏輯門是OR門。電路符號是箭頭形狀,輸入和輸出的標記方式與“與”門相同。

讓我們看看OR門的真值圖。如您所見,只要任何一個輸入為1,輸出將為1,并且只有當所有輸入都為0時,結(jié)果才為0. OR運算也稱為布爾加法,并相應地寫入,如 F = A + B 。請注意,只有“高”和“低”電壓,而沒有“高”電壓。因此1 + 1仍然等于1而不是2.請記住,所有這些操作都類似于數(shù)學運算,但不是嚴格相同的事情。

可以看到OR門相當于在輸入和輸出之間并聯(lián)連接兩個開關(guān)的電路。只要一個或兩個開關(guān)都閉合,電流就會流動。

現(xiàn)在,讓我們看一下123D電路中的第二個試驗板。玩一下你會注意到晶體管按照提供的電路圖并聯(lián)連接。撥動任何一個開關(guān)后,您應該會看到電壓立即躍升至7伏。僅當兩個開關(guān)都關(guān)閉時,輸出才會像您期望的那樣下降。

步驟3:非門與組合

“非”門為比較簡單。它只有一個輸入,它所做的就是獲取輸入的值并將其取反。它有一個非常簡單的真值表來說明這一點。輸出為 F = A?(讀取A-bar)。條形圖表示反轉(zhuǎn),因此A?只是 A 反轉(zhuǎn)。

現(xiàn)在讓我們回到123D電路,將注意力轉(zhuǎn)移到最后的實驗板上。打開時,輸出將為低電平,關(guān)閉輸出時輸出將為高電平?,F(xiàn)在讓我們嘗試一些不同的東西。取下AND門輸出電阻和面包板接地之間的連接,然后將電阻連接到開關(guān)正上方的NOT門輸入端(確保NOT門的開關(guān)關(guān)閉)。注意這是什么?現(xiàn)在,“與”門的輸出是“非”門的輸入,而“與”門將使“與”門的輸出反相。您可以使用OR和NOT門,甚至AND和OR門執(zhí)行類似的操作?;诰w管的邏輯門可以像這樣幾乎無限地串在一起。隨意玩一下,使用123D電路的最好之處在于,您可以進行實驗而無需花費成本,也不會損壞實際零件。

在下一節(jié)中,我們將采用進一步組合的想法,討論基于所需真值表設(shè)計特定邏輯電路,并結(jié)束使用目前所討論的所有內(nèi)容的詳細示例。

第4步:邏輯電路綜合

邏輯門可以用許多不同的方式串聯(lián)起來。每個組合為您提供不同的布爾“函數(shù)”。在這里,我們概述了兩種設(shè)計邏輯電路的簡單方法,該邏輯電路產(chǎn)生了我們想要得到的確切真值表,在本例中是上面顯示的表。

產(chǎn)品總和(SOP)

在這種方法中,我們專注于真值表的行,這些行需要產(chǎn)生1的輸出?,F(xiàn)在,讓我們看第一行。請注意,如果我們將0個輸入(在此行中的所有輸入)取反并將它們相乘(這將通過3個輸入的AND門完成),則當且僅當條件滿足時,我們將得到一個為1的函數(shù)。滿足第一行:僅當 A = B = C = 0時,A?B?C?為1。該產(chǎn)品將成為我們“產(chǎn)品總和”中的條款之一。讓我們看下一行 F = 1,這是第三行。當它們相乘時,我們需要將哪些輸入反轉(zhuǎn)以確保值為1? A 和 C 為零,因此必須取反。結(jié)果為A?BC?,這將是我們總和的第二項。以同樣的方式,第七行和第八行給我們ABC?和 ABC 作為第三和第四項。請注意,當我們將所有條款加在一起并設(shè)置 F = A?B?C? + A?BC? + ABC? + ABC 即可。這些術(shù)語中的每一項只有一組特定的輸入才為1。通過將它們加在一起,當其中任何一項為1時, F 將為1;如果它們都不為1,則為0(上圖)。因此, F 符合我們的真值表?,F(xiàn)在我們只需要構(gòu)建函數(shù) F 描述的邏輯電路。您可以在上面找到電路圖。

求和產(chǎn)品(POS)

第二種設(shè)計邏輯電路的方法與第一種方法非常相似。已經(jīng)討論過您可能已經(jīng)猜到了,當使用乘積法時,我們不將乘積相加,而是乘以和。

我們而不是看結(jié)果為1的真值表的行,而是看結(jié)果為0的行。讓我們看第二行。這些輸入將產(chǎn)生多少總和?如果將C取反,然后將其加到A和B,我們將得到0 + 0 + 0 = 0。因此,此行的術(shù)語是 A + B + C?,僅在第二行的情況下等于0。轉(zhuǎn)到第四行,很明顯,我們需要反轉(zhuǎn) B 和 C ,為我們提供 A + B? + C?。繼續(xù)進行第六行,我們得到了四個術(shù)語: A + B + C?, A + B? + C?,A? + B + C ,A? + B + C?。注意如果將它們相乘會發(fā)生什么: F =(A + B + C?)(A + B? + C?)(A? + B + C)(A? + B + C?)。只要我們的總和中的任何一個等于0, F 將等于0.只有當它們?nèi)康扔?時, F 等于1.這完全符合真值表。上圖中給出了該電路的一種可能的實現(xiàn)方式。

簡化

很明顯,真值表的兩個電路非常復雜,比他們需要的更多。邏輯表達式可以簡化很多,大致相同,如果它們純粹是數(shù)學表達式,它們可以被簡化。

與基本代數(shù)一樣,一些屬性適用:

AB = BA

A(BC) = (AB)C = ABC

A + B + C = A + (B + C) = (A + B) + C

A(B + C) = AB + AC

由于我們正在處理布爾代數(shù),因此我們還有一些其他屬性,我相信它們是相當不錯的直觀:

AA = A

AA? = 0

A + A = A

A + A? = 1

一旦完成這些簡化就是小菜一碟。這是一個簡單的示例。

說 F = A?B?D + A?BD + BCD + ABC 即可。如果直接實施,該電路將相當復雜,需要七個門來完成。讓我們簡化一下。

請注意,A?D可以在第一學期和第二學期中計算出來,給我們 F = A?D(B? + B) + BCD + ABC

自B? + B 總是等于1,它掉出來,剩下 F = A?D + BCD + ABC

下一步更直觀一點。 BCD 僅在B,C和D均為1時等于1。但是在這種情況下,A?D等于1或 ABC 等于1(檢查一下)。此外,如果任何一項為1,則結(jié)果為1,因此 BCD 項完全多余,可以刪除。這樣我們得到的最終結(jié)果為 F = A?D + ABC 。這是設(shè)計電路要容易得多的表達,并且只需四個組件即可完成,這是一個巨大的改進!如果您感到好奇,可以為初始表達式和最終表達式編寫真值表,并查看它們是否相同。

接下來,讓我們把目前為止學到的所有內(nèi)容都用在一個真實世界的大例子中!

第5步:最后的例子

作為此Instructable的宏大結(jié)尾,我們將嘗試將前面步驟中的所有內(nèi)容組合成一個巨大的示例。如果您掌握了目前為止涵蓋的所有內(nèi)容,那么它應該相對容易一些,并且如果仍然有一個或兩個概念對您而言還不十分清楚,那么您應該可以澄清這個示例。

您的任務是設(shè)計控制牙膏旋蓋機開機機制的電路。電路應根據(jù)以下規(guī)則確定機器是否通電:

除非安全已脫離,否則機器不會通電。

除非已將牙膏蓋裝入機器,否則機器無法開機。

如果發(fā)生錯誤或故障,機器無法啟動。

有一個手動超控功能,可在不考慮操作蓋和警告的情況下打開機器。

我們有四個輸入: S 在安全性打開時為1,在安全性關(guān)閉時為0。加載所有大寫字母后,輸入 C 變?yōu)?。如果出現(xiàn)任何錯誤或故障,輸入 E 變?yōu)?.輸入 O 由手動超控開關(guān)控制,如果打開則為1。僅當滿足給定條件時,輸出 P 才打開(1)。我們需要做的第一件事是制作一個真值表,讓我們看看如何做。

真相表

這部分可能是在鉛筆和紙上更容易,所以去抓一些自己?,F(xiàn)在繪制您在所有真實圖中看到的表格,并標記輸入S,C,O和W以及輸出P.下一步是記下每個可能的輸入組合;因為我們有4個輸入,所以我們應該得到總共2 ^ 4 = 16個組合。一旦完成,我們必須弄清楚每組的輸出。如果我們暫時考慮一下,我們可以大幅減少所需的工作量。從規(guī)則中注意,如果安全裝置仍處于打開狀態(tài),則機器將永遠不會開機。這表示 S = 1, P = 0的任何地方。就像完成了一半的輸出一樣。接下來讓我們看一下手動覆蓋。對于其余的八個組合,只要啟用了覆蓋,無論其他兩個輸入如何,輸出都將為1。那應該再減少四個,再減半!現(xiàn)在讓我們系統(tǒng)地看看其余四個。請注意,真相表中的順序可能會有所不同,具體取決于輸入的順序。在我的桌子上,下一個空白是 S C O E 等于0 1 0 1.由于 E = 1,輸出將為0(規(guī)則3)。接下來,當 SCOE 等于0 1 0 0時,我們發(fā)現(xiàn) P = 1是因為安全性已關(guān)閉,瓶蓋已裝入,并且未發(fā)生符合所有規(guī)則的錯誤。繼續(xù) S C O E 等于0 0 0 1.我們從輸入中看到尚未加載上限(規(guī)則2)并且已檢測到某些錯誤或故障(規(guī)則3)。由于尚未啟用手動優(yōu)先功能,因此機器不應啟動并且 P = 0。最后,最后一個空白是所有輸入均為0的地方。顯然沒有再次加載大寫字母,所以 P = 0。

現(xiàn)在,您的真值表應該已經(jīng)完成,您可以對照上面提供的內(nèi)容進行檢查。同樣,您的訂單可能會有所不同,但相同的輸入應該產(chǎn)生相同的輸出。下一步是提出一個滿足真值表的函數(shù)。

電路設(shè)計

在這里,我們可以選擇使用POS還是SOP。查看輸出列,我們看到很多很多0,但只有幾個1。使用SOP方法似乎更簡單,因為這樣我們的函數(shù)中要處理的術(shù)語就會減少。

我們有五行輸出為1。它們是:(按 SCOW的順序) 0111、0110、0100、0011和0010。比較容易發(fā)現(xiàn)我們的產(chǎn)品總和是 P = S?COW + S?COW? + S?CO?W? + S? C?OW + S?C?OW? 》

這是嘗試構(gòu)建的相當復雜的電路,所以讓我們看看如何簡化。顯然我們可以拿出S?,如果我們在可能的情況下拿出 CO 和C?O,我們會得到 P = S? [ CO ( W + W?)+ C?O( W + W?)+ CO?W?]

記住添加到其反向的輸入始終等于1(檢查上一頁的標識),我們可以從頭開始( W + W?),然后留下 P = S?( CO + C?O + CO?W?)。最后,如果我們拔出 O 并劃出最終的 C + C?術(shù)語,我們的結(jié)果將為 P = S?O + S? CO?W?。這可能是我們在數(shù)學上所能達到的最大范圍,但是仍然可以進行進一步的簡化。兩個術(shù)語中都有 O ,一個是倒置的,一個是非。這通常表明我們可以嘗試進一步簡化。讓我們看看是否可以。顯然 O 是1或0。如果它是1,并且S?也是1,則左項將是1,使 P 1。如果 O 為0且S?CW? = 1,則再次 P = 1.但請注意,如果S?, C ,W?均等于1,然后 P = 1,無論 O 。在這種情況下,如果 O = 1則第一項將等于1(S? O = 1),如果它等于0則第二項term等于1(S?CO?W? = 1)。因此,我們發(fā)現(xiàn)如果S?, C 和W?為1則 O 無關(guān)緊要,可以從那個詞。實際上,這意味著如果安全開關(guān)已關(guān)閉,安全帽已裝上且沒有任何警告有效,則無論手動超控功能是否打開,機器都可以開機(查看真值表,您會發(fā)現(xiàn)這是真正)?,F(xiàn)在,我們的最終結(jié)果是 P = S?O + S?CW?,更實際的不是它。上面顯示了此功能的一種可能的實現(xiàn)方式。請注意,與我們開始使用的原始SOP相比,它使用的組件很少。

那里有!在幾分鐘的時間內(nèi),我們解決了一個問題,找到了解決方案,對其進行了優(yōu)化并實現(xiàn)了結(jié)果。這本Instructable幾乎無法觸及數(shù)字電子技術(shù)的奇跡,但希望您對它有了基本的了解和贊賞。然后,這就是Instructable的結(jié)論,我希望它能啟發(fā)您設(shè)計和制作自己的東西。
責任編輯:wv

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電路
    +關(guān)注

    關(guān)注

    173

    文章

    6074

    瀏覽量

    178238
  • 邏輯門
    +關(guān)注

    關(guān)注

    1

    文章

    157

    瀏覽量

    26285
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    【「龍芯之光 自主可控處理器設(shè)計解析」閱讀體驗】--LoongArch邏輯綜合、芯片設(shè)計

    TransferLevel,RTL)描述轉(zhuǎn)換為滿足功能、時序和面積要求的級網(wǎng)表的過程。 按照流程,邏輯綜合通??煞譃槊嫦驊玫膶S眉?b class='flag-5'>電路(Application-Specific
    發(fā)表于 01-18 14:15

    基于onsemi HCPL2601M系列高速邏輯光耦合器的技術(shù)解析與應用指南

    安森美HCPL2601M邏輯光耦合器是一款單通道、10Mb/s高速光耦合器,由850nm鋁砷化鎵 (AlGaAs) LED組成。此光耦合器與極高速的集成光電探測器邏輯進行光電耦合,
    的頭像 發(fā)表于 11-25 11:31 ?745次閱讀
    基于onsemi HCPL2601M系列高速<b class='flag-5'>邏輯</b><b class='flag-5'>門</b>光耦合器的技術(shù)解析與應用指南

    NL27WZ32雙路2輸入或邏輯技術(shù)深度解析

    安森美 NL27WZ32雙路2輸入或是高性能雙路2輸入或,工作采用1.65V至5.5V的電源,工作在-55°C至+125°C的寬溫度范圍內(nèi)。這些器件具有幾乎為零的靜態(tài)供電電流,降低了系統(tǒng)的功率要求。安森美NL27WZ32雙路緩沖器提供可靠的
    的頭像 發(fā)表于 11-25 11:15 ?487次閱讀
    NL27WZ32雙路2輸入或<b class='flag-5'>邏輯</b><b class='flag-5'>門</b>技術(shù)深度解析

    光耦合器數(shù)據(jù)手冊深度解析:高速10MBit/s邏輯光耦技術(shù)文章

    安森美 (onsemi) HCPL2x高速10MBit/s邏輯光耦合器設(shè)計用于需要電氣隔離和快速數(shù)據(jù)傳輸?shù)?b class='flag-5'>邏輯應用。這些安森美 (onsemi) 光耦合器由一個850nm的AlGa
    的頭像 發(fā)表于 11-21 16:16 ?1009次閱讀
    光耦合器數(shù)據(jù)手冊深度解析:高速10MBit/s<b class='flag-5'>邏輯</b><b class='flag-5'>門</b>光耦技術(shù)文章

    長晶科技邏輯芯片產(chǎn)品矩陣介紹

    邏輯IC是用于實現(xiàn)基本邏輯運算和復合邏輯運算的集成電路, 廣泛應用于各種電子設(shè)備和系統(tǒng)中,成為現(xiàn)代電子設(shè)備智能化、高效化的關(guān)鍵所在。
    的頭像 發(fā)表于 11-04 17:47 ?1272次閱讀
    長晶科技<b class='flag-5'>邏輯</b>芯片產(chǎn)品矩陣<b class='flag-5'>介紹</b>

    咨詢符合國標GB/T 4728.12-2022的邏輯電路設(shè)計軟件

    不正確呀。 咨詢 1、開源免費的軟件,能夠繪制符合國家標準GB/T 4728.12-2022的邏輯電路,繪制和驗證簡單邏輯電路,最好提供74LS系列等常用的芯片,以及基本門
    發(fā)表于 09-09 09:46

    高 CMR、高速邏輯密封表面貼裝光耦合器 skyworksinc

    電子發(fā)燒友網(wǎng)為你提供()高 CMR、高速邏輯密封表面貼裝光耦合器相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有高 CMR、高速邏輯密封表面貼裝光耦合器的引腳圖、接線圖、封裝手冊、中文資料、英文資料,
    發(fā)表于 07-07 18:33
    高 CMR、高速<b class='flag-5'>邏輯</b><b class='flag-5'>門</b>密封表面貼裝光耦合器 skyworksinc

    密封表面貼裝高 CMR、高速邏輯光耦合器 skyworksinc

    電子發(fā)燒友網(wǎng)為你提供()密封表面貼裝高 CMR、高速邏輯光耦合器相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有密封表面貼裝高 CMR、高速邏輯光耦合器的引腳圖、接線圖、封裝手冊、中文資料、英文資料,
    發(fā)表于 07-04 18:36
    密封表面貼裝高 CMR、高速<b class='flag-5'>邏輯</b><b class='flag-5'>門</b>光耦合器 skyworksinc

    高 CMR、高速邏輯密封光耦合器 skyworksinc

    電子發(fā)燒友網(wǎng)為你提供()高 CMR、高速邏輯密封光耦合器相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有高 CMR、高速邏輯密封光耦合器的引腳圖、接線圖、封裝手冊、中文資料、英文資料,高 CMR、高速
    發(fā)表于 07-03 18:33
    高 CMR、高速<b class='flag-5'>邏輯</b><b class='flag-5'>門</b>密封光耦合器 skyworksinc

    Texas Instruments CD74HC32雙輸入或數(shù)據(jù)手冊

    Texas Instruments CD74HC32雙輸入或包含四個獨立的雙輸入或。每個邏輯以正邏輯執(zhí)行布爾函數(shù)Y = A + B。T
    的頭像 發(fā)表于 07-03 15:37 ?765次閱讀
    Texas Instruments CD74HC32雙輸入或<b class='flag-5'>門</b>數(shù)據(jù)手冊

    發(fā)明邏輯的人真是個天才啊,一分鐘帶你輕松搞懂七個基礎(chǔ)邏輯

    邏輯
    英銳恩科技
    發(fā)布于 :2025年06月23日 16:23:58

    CMOS的邏輯如何應用在電路

    CMOS的邏輯如何應用在電路中 前言 在如今的電子電路中,CMOS邏輯有著接近零靜態(tài)功耗和超
    的頭像 發(fā)表于 06-19 16:07 ?1753次閱讀
    CMOS的<b class='flag-5'>邏輯</b><b class='flag-5'>門</b>如何應用在<b class='flag-5'>電路</b>中

    中微愛芯推出可配置多功能邏輯電路AiP74LVC1G99

    中微愛芯推出可配置多功能邏輯電路AiP74LVC1G99,該電路可配置為多種三態(tài)邏輯,如“與門”、“與非門”、“或
    的頭像 發(fā)表于 06-17 10:52 ?1212次閱讀
    中微愛芯推出可配置多功能<b class='flag-5'>邏輯</b>門<b class='flag-5'>電路</b>AiP74LVC1G99

    實用電子電路設(shè)計(全6本)——數(shù)字邏輯電路的ASIC設(shè)計

    由于資料內(nèi)存過大,分開上傳,有需要的朋友可以去主頁搜索下載哦~ 本文以實現(xiàn)高速高可靠性的數(shù)字系統(tǒng)設(shè)計為目標,以完全同步式電路為基礎(chǔ),從技術(shù)實現(xiàn)的角度介紹ASIC邏輯電路設(shè)計技術(shù)。內(nèi)容包括:
    發(fā)表于 05-15 15:22

    邏輯集成電路制造中良率提升與缺陷查找

    本文介紹邏輯集成電路制造中有關(guān)良率提升以及對各種失效的分析。
    的頭像 發(fā)表于 02-26 17:36 ?2115次閱讀
    <b class='flag-5'>邏輯</b>集成<b class='flag-5'>電路</b>制造中良率提升與缺陷查找