chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

談一談CPU緩存和緩存一致性

汽車玩家 ? 來源:簡(jiǎn)書 ? 作者:habit_learning ? 2020-05-03 17:51 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

左圖為最簡(jiǎn)單的高速緩存的配置,數(shù)據(jù)的讀取和存儲(chǔ)都經(jīng)過高速緩存,CPU核心與高速緩存有一條特殊的快速通道;主存與高速緩存都連在系統(tǒng)總線上(BUS)這條總線還用于其他組件的通信

在高速緩存出現(xiàn)后不久,系統(tǒng)變得越來越復(fù)雜,高速緩存與主存之間的速度差異被拉大,直到加入了另一級(jí)緩存,新加入的這級(jí)緩存比第一緩存更大,并且更慢,而且經(jīng)濟(jì)上不合適,所以有了二級(jí)緩存,甚至是三級(jí)緩存

談一談CPU緩存和緩存一致性

1.為什么需要CPU cache?

CPU的頻率太快了,快到主存跟不上,這樣在處理器時(shí)鐘周期內(nèi),CPU常常需要等待主存,浪費(fèi)資源。 所以cache的出現(xiàn),是為了緩解CPU和內(nèi)存之間速度的不匹配問題(結(jié)構(gòu):cpu->cache->memory)。

2.CPU cache 存在的原理?

局部性原理:CPU 訪問存儲(chǔ)器時(shí),無論是存取指令還是存取數(shù)據(jù),所訪問的存取單元都趨于聚集在一個(gè)較小的連續(xù)區(qū)域中。

時(shí)間局部性:如果某個(gè)數(shù)據(jù)被訪問,那么在不久的將來他很可能被再次訪問。

空間局部性:如果某個(gè)數(shù)據(jù)被訪問,那么與他相鄰的數(shù)據(jù)很快也可能被訪問。

3.緩存一致性(MESI)

MESI協(xié)議中cache line數(shù)據(jù)狀態(tài)有4種,引起數(shù)據(jù)狀態(tài)轉(zhuǎn)換的CPU cache操作也有4種,因此要理解MESI協(xié)議,就要將這16種狀態(tài)轉(zhuǎn)換的情況討論清楚。

談一談CPU緩存和緩存一致性

初始場(chǎng)景:在最初的時(shí)候,所有的CPU中都沒有數(shù)據(jù),其中一個(gè)CPU發(fā)生讀操作,此時(shí)發(fā)生RR(數(shù)據(jù)從主內(nèi)存中讀取到當(dāng)前CPU的cache),狀態(tài)為E(獨(dú)占,只有當(dāng)前CPU有數(shù)據(jù),并且和主存一致)。此時(shí),如果有其他CPU也讀取主存數(shù)據(jù),則狀態(tài)修改為S(共享,多個(gè)CPU之間擁有相同數(shù)據(jù),并且和主存保持一致),如果其中一個(gè)CPU發(fā)生數(shù)據(jù)修改,那么該CPU中數(shù)據(jù)狀態(tài)修改為M(擁有最新數(shù)據(jù),和主存不一致,但是以當(dāng)前CPU中的數(shù)據(jù)為準(zhǔn)),并通知其他擁有該數(shù)據(jù)的CPU數(shù)據(jù)失效,其他CPU中的cache line狀態(tài)修改為I(失效,和主存中的數(shù)據(jù)被認(rèn)為不一致,數(shù)據(jù)不可用應(yīng)該重新獲?。?/p>

modify

場(chǎng)景:當(dāng)前CPU中數(shù)據(jù)狀態(tài)是modify,表示當(dāng)前CPU中擁有最新數(shù)據(jù),雖然主存中的數(shù)據(jù)和當(dāng)前CPU中的數(shù)據(jù)不一致,但是以當(dāng)前CPU中的數(shù)據(jù)為準(zhǔn);

LR:此時(shí)如果發(fā)生local read,即當(dāng)前CPU讀數(shù)據(jù),直接從cache中獲取數(shù)據(jù),擁有最新數(shù)據(jù),因此狀態(tài)不變;

LW:直接修改本地cache數(shù)據(jù),修改后也是當(dāng)前CPU擁有最新數(shù)據(jù),因此狀態(tài)不變;

RR:因?yàn)楸镜貎?nèi)存中有最新數(shù)據(jù),因此當(dāng)前CPU不會(huì)發(fā)生RR和RW,當(dāng)本地cache控制器監(jiān)聽到總線上有RR發(fā)生的時(shí),必然是其他CPU發(fā)生了讀主存的操作,此時(shí)為了保證一致性, 當(dāng)前CPU應(yīng)該將數(shù)據(jù)寫回主存,而隨后的RR將會(huì)使得其他CPU和當(dāng)前CPU擁有共同的數(shù)據(jù),因此狀態(tài)修改為S;

RW(將當(dāng)前CPU緩存中的數(shù)據(jù)寫入到主內(nèi)存里面):同RR,當(dāng)cache控制器監(jiān)聽到總線發(fā)生RW,當(dāng)前CPU會(huì)將數(shù)據(jù)寫回主存,因?yàn)殡S后的RW將會(huì)導(dǎo)致主存的數(shù)據(jù)修改,因此狀態(tài)修改成I;

exclusive

場(chǎng)景:當(dāng)前CPU中的數(shù)據(jù)狀態(tài)是exclusive,表示當(dāng)前CPU獨(dú)占數(shù)據(jù)(其他CPU沒有數(shù)據(jù)),并且和主存的數(shù)據(jù)一致;

LR:從本地cache中直接獲取數(shù)據(jù),狀態(tài)不變;

LW:修改本地cache中的數(shù)據(jù),狀態(tài)修改成M(因?yàn)槠渌鸆PU中并沒有該數(shù)據(jù),因此不存在共享問題,不需要通知其他CPU修改cache line的狀態(tài)為I);

RR:因?yàn)楸镜豤ache中有最新數(shù)據(jù),因此當(dāng)前CPU cache操作不會(huì)發(fā)生RR和RW,當(dāng)cache控制器監(jiān)聽到總線上發(fā)生RR的時(shí)候,必然是其他CPU發(fā)生了讀取主存的操作,而RR操作不會(huì)導(dǎo)致數(shù)據(jù)修改,因此兩個(gè)CPU中的數(shù)據(jù)和主存中的數(shù)據(jù)一致,此時(shí)cache line狀態(tài)修改為S;

RW:同RR,當(dāng)cache控制器監(jiān)聽到總線發(fā)生RW,發(fā)生其他CPU將最新數(shù)據(jù)寫回到主存,此時(shí)為了保證緩存一致性,當(dāng)前CPU的數(shù)據(jù)狀態(tài)修改為I;

shared

場(chǎng)景:當(dāng)前CPU中的數(shù)據(jù)狀態(tài)是shared,表示當(dāng)前CPU和其他CPU共享數(shù)據(jù),且數(shù)據(jù)在多個(gè)CPU之間一致、多個(gè)CPU之間的數(shù)據(jù)和主存一致;

LR:直接從cache中讀取數(shù)據(jù),狀態(tài)不變;

LW:發(fā)生本地寫,并不會(huì)將數(shù)據(jù)立即寫回主存,而是在稍后的一個(gè)時(shí)間再寫回主存,因此為了保證緩存一致性,當(dāng)前CPU的cache line狀態(tài)修改為M,并通知其他擁有該數(shù)據(jù)的CPU該數(shù)據(jù)失效,其他CPU將cache line狀態(tài)修改為I;

RR:狀態(tài)不變,因?yàn)槎鄠€(gè)CPU中的數(shù)據(jù)和主存一致;

RW:當(dāng)監(jiān)聽到總線發(fā)生了RW,意味著其他CPU發(fā)生了寫主存操作,此時(shí)本地cache中的數(shù)據(jù)既不是最新數(shù)據(jù),和主存也不再一致,因此當(dāng)前CPU的cache line狀態(tài)修改為I;

invalid

場(chǎng)景:當(dāng)前CPU中的數(shù)據(jù)狀態(tài)是invalid,表示當(dāng)前CPU中是臟數(shù)據(jù),不可用,其他CPU可能有數(shù)據(jù)、也可能沒有數(shù)據(jù);

LR:因?yàn)楫?dāng)前CPU的cache line數(shù)據(jù)不可用,因此會(huì)發(fā)生RR操作,此時(shí)的情形如下。

A. 如果其他CPU中無數(shù)據(jù)則狀態(tài)修改為E;

B. 如果其他CPU中有數(shù)據(jù)且狀態(tài)為S或E則狀態(tài)修改為S;

C. 如果其他CPU中有數(shù)據(jù)且狀態(tài)為M,那么其他CPU首先發(fā)生RW將M狀態(tài)的數(shù)據(jù)寫回主存并修改狀態(tài)為S,隨后當(dāng)前CPU讀取主存數(shù)據(jù),也將狀態(tài)修改為S;

LW:因?yàn)楫?dāng)前CPU的cache line數(shù)據(jù)無效,因此發(fā)生LW會(huì)直接操作本地cache,此時(shí)的情形如下。

A. 如果其他CPU中無數(shù)據(jù),則將本地cache line的狀態(tài)修改為M;

B. 如果其他CPU中有數(shù)據(jù)且狀態(tài)為S或E,則修改本地cache,通知其他CPU將數(shù)據(jù)修改為I,當(dāng)前CPU中的cache line狀態(tài)修改為M;

C. 如果其他CPU中有數(shù)據(jù)且狀態(tài)為M,則其他CPU首先將數(shù)據(jù)寫回主存,并將狀態(tài)修改為I,當(dāng)前CPU中的cache line狀態(tài)修改為M;

RR:監(jiān)聽到總線發(fā)生RR操作,表示有其他CPU讀取內(nèi)存,和本地cache無關(guān),狀態(tài)不變;

RW:監(jiān)聽到總線發(fā)生RW操作,表示有其他CPU寫主存,和本地cache無關(guān),狀態(tài)不變;

總結(jié)

MESI協(xié)議為了保證多個(gè)CPU cache中共享數(shù)據(jù)的一致性,定義了cache line的四種狀態(tài),而CPU對(duì)cache的4種操作可能會(huì)產(chǎn)生不一致狀態(tài),因此cache控制器監(jiān)聽到本地操作和遠(yuǎn)程操作的時(shí)候, 需要對(duì)地址一致的cache line狀態(tài)做出一定的修改,從而保證數(shù)據(jù)在多個(gè)cache之間流轉(zhuǎn)的一致性。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    11268

    瀏覽量

    224675
  • 緩存
    +關(guān)注

    關(guān)注

    1

    文章

    248

    瀏覽量

    27741
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    比斯特通用分選機(jī)四線制測(cè)試技術(shù)保障電芯性能一致性

    電芯的性能一致性直接決定了終端產(chǎn)品的安全、續(xù)航能力與使用壽命,然而,受制于原材料差異、制造工藝波動(dòng)等因素,即使是同批次生產(chǎn)的電芯,其電壓、內(nèi)阻等關(guān)鍵參數(shù)仍存在微小偏差。深圳比斯特自動(dòng)化設(shè)備
    的頭像 發(fā)表于 01-29 16:20 ?126次閱讀
    比斯特通用分選機(jī)四線制測(cè)試技術(shù)保障電芯性能<b class='flag-5'>一致性</b>

    以太網(wǎng)一致性測(cè)試全解析:保障高性能網(wǎng)絡(luò)的關(guān)鍵技術(shù)

    在高速網(wǎng)絡(luò)設(shè)備的設(shè)計(jì)與制造中,以太網(wǎng)一致性測(cè)試是確保產(chǎn)品性能穩(wěn)定、符合行業(yè)標(biāo)準(zhǔn)的關(guān)鍵環(huán)節(jié)。我們能夠?yàn)榭蛻籼峁臏y(cè)試標(biāo)準(zhǔn)解讀到實(shí)際問題排查的全方位支持。本文將以100Base-TX和1000Base-T為例,系統(tǒng)介紹以太網(wǎng)一致性測(cè)試的核心內(nèi)容與標(biāo)準(zhǔn)依據(jù),幫助客戶理解測(cè)試的重
    的頭像 發(fā)表于 01-20 17:42 ?1075次閱讀
    以太網(wǎng)<b class='flag-5'>一致性</b>測(cè)試全解析:保障高性能網(wǎng)絡(luò)的關(guān)鍵技術(shù)

    儲(chǔ)能電池一致性,已成核心競(jìng)爭(zhēng)力

    電子發(fā)燒友網(wǎng)報(bào)道(文/黃山明)隨著新型儲(chǔ)能以及長(zhǎng)時(shí)儲(chǔ)能在儲(chǔ)能中占比越來越多,儲(chǔ)能電池的一致性問題開始凸顯。而所謂的一致性,是指同規(guī)格型號(hào)的電池在容量、內(nèi)阻、電壓、自放電率、溫度特性和衰減速度等關(guān)鍵
    的頭像 發(fā)表于 01-08 16:37 ?2435次閱讀

    比斯特1810B自動(dòng)分選機(jī)實(shí)現(xiàn)電池性能一致性的保障設(shè)備

    在動(dòng)力電池和儲(chǔ)能系統(tǒng)快速發(fā)展的當(dāng)下,電池性能一致性已成為衡量產(chǎn)品質(zhì)量的關(guān)鍵指標(biāo)。一致性將直接影響電池組的整體性能發(fā)揮,更關(guān)乎產(chǎn)品的安全可靠和使用壽命。深圳比斯特自動(dòng)化設(shè)備有限公司推出的1810B
    的頭像 發(fā)表于 01-06 17:06 ?483次閱讀
    比斯特1810B自動(dòng)分選機(jī)實(shí)現(xiàn)電池性能<b class='flag-5'>一致性</b>的保障設(shè)備

    有關(guān)100M、1000M以太網(wǎng)一致性測(cè)試問題探討交流

    100M、1000M以太網(wǎng)一致性測(cè)試
    的頭像 發(fā)表于 12-14 10:42 ?473次閱讀
    有關(guān)100M、1000M以太網(wǎng)<b class='flag-5'>一致性</b>測(cè)試問題探討交流

    電纜組件相位一致性的意義

    、技術(shù)本質(zhì):定義與量化指標(biāo) 相位一致性描述的是多通道電纜組件在相同頻率與輸入信號(hào)下,各通道輸出信號(hào)相位差的穩(wěn)定程度。核心衡量指標(biāo)包括: 相位偏差 :?jiǎn)瓮ǖ老辔坏牟▌?dòng)范圍 通道間相位差 :多通道之間
    的頭像 發(fā)表于 11-27 13:41 ?293次閱讀
    電纜組件相位<b class='flag-5'>一致性</b>的意義

    請(qǐng)教大家下DP一致性測(cè)試問題

    請(qǐng)教大家下,DP的Vbios中已經(jīng)固定了預(yù)加重和Swing的值,DP的TX信號(hào)一致性測(cè)試項(xiàng)中Non Pre-Emphasis Level Test(Swing2/Swing0)-PLTPAT,這個(gè)測(cè)試項(xiàng)意思是Swing2與Swing0偏差嗎?已經(jīng)固定了Swing中,這
    發(fā)表于 11-12 15:57

    解決鋰電池一致性難題!景鋰新能源電池均衡儀為儲(chǔ)能安全/電動(dòng)車?yán)m(xù)航保駕護(hù)航

    解決鋰電池一致性難題!景鋰新能源電池均衡儀為儲(chǔ)能/電動(dòng)車電池續(xù)航保駕護(hù)航
    的頭像 發(fā)表于 11-06 11:00 ?633次閱讀

    鏡頭不一致的問題原因分析

    在機(jī)器視覺系統(tǒng)的視界,鏡頭一致性猶如維系整個(gè)生態(tài)的隱形生命線,貫穿于光學(xué)成像、圖像處理到智能決策的全鏈路,其細(xì)微波動(dòng)足以顛覆整個(gè)檢測(cè)系統(tǒng)的可靠。當(dāng)工業(yè)界熱衷于討論算法精度與算力突破時(shí),鏡頭這基礎(chǔ)光學(xué)元件的
    的頭像 發(fā)表于 09-11 09:45 ?1163次閱讀

    高性能緩存設(shè)計(jì):如何解決緩存偽共享問題

    在多核高并發(fā)場(chǎng)景下, 緩存偽共享(False Sharing) 是導(dǎo)致性能驟降的“隱形殺手”。當(dāng)不同線程頻繁修改同緩存行(Cache Line)中的獨(dú)立變量時(shí),CPU
    的頭像 發(fā)表于 07-01 15:01 ?729次閱讀
    高性能<b class='flag-5'>緩存</b>設(shè)計(jì):如何解決<b class='flag-5'>緩存</b>偽共享問題

    車用鋰離子電池機(jī)理建模與并聯(lián)模組不一致性研究

    車用鋰離子電池機(jī)理建模與并聯(lián)模組不一致性研究
    發(fā)表于 05-16 21:02

    MCU緩存設(shè)計(jì)

    MCU 設(shè)計(jì)通過優(yōu)化指令與數(shù)據(jù)的訪問效率,顯著提升系統(tǒng)性能并降低功耗,其核心架構(gòu)與實(shí)現(xiàn)策略如下: 、緩存類型與結(jié)構(gòu) 指令緩存(I-Cache)與數(shù)據(jù)緩存(D-Cache)? I-Ca
    的頭像 發(fā)表于 05-07 15:29 ?1082次閱讀

    Nginx緩存配置詳解

    Nginx 是個(gè)功能強(qiáng)大的 Web 服務(wù)器和反向代理服務(wù)器,它可以用于實(shí)現(xiàn)靜態(tài)內(nèi)容的緩存,緩存可以分為客戶端緩存和服務(wù)端緩存。
    的頭像 發(fā)表于 05-07 14:03 ?1235次閱讀
    Nginx<b class='flag-5'>緩存</b>配置詳解

    堆焊熔池輪廓實(shí)時(shí)監(jiān)控,實(shí)現(xiàn)工藝穩(wěn)定性與焊縫一致性

    及稀釋程度等關(guān)鍵參數(shù)對(duì)焊層質(zhì)量有直接影響,實(shí)時(shí)監(jiān)控熔池輪廓和溫度分布可及時(shí)預(yù)警缺陷并指導(dǎo)參數(shù)優(yōu)化,以保證焊層一致性與工藝穩(wěn)定性。今天起了解堆焊熔池輪廓實(shí)時(shí)監(jiān)控,實(shí)現(xiàn)工藝穩(wěn)定性與焊縫一致性。 堆焊簡(jiǎn)介 堆焊,又
    的頭像 發(fā)表于 04-24 17:15 ?640次閱讀
    堆焊熔池輪廓實(shí)時(shí)監(jiān)控,實(shí)現(xiàn)工藝穩(wěn)定性與焊縫<b class='flag-5'>一致性</b>

    一致性校正與邊緣融合拼接

    電子發(fā)燒友網(wǎng)站提供《差一致性校正與邊緣融合拼接.pdf》資料免費(fèi)下載
    發(fā)表于 04-10 18:02 ?0次下載