SoC 設(shè)計(jì)與應(yīng)用技術(shù)領(lǐng)導(dǎo)廠商Socionext Inc.(以下“公司”)近日宣布成功開發(fā)了基于FPGA和ASIC電路的時(shí)間敏感網(wǎng)絡(luò)(Time Sensitive Network, TSN)IP。該IP符合下一代以太網(wǎng)TSN(通信標(biāo)準(zhǔn)IEEE 802.1 Subset)及其評(píng)估環(huán)境,旨在為工業(yè)應(yīng)用提供具有確定性的以太網(wǎng)。
TSN IP 評(píng)估板
Socionext在高速網(wǎng)絡(luò)SoC及IP的設(shè)計(jì)開發(fā)方面擁有30多年的經(jīng)驗(yàn),期望通過提供最新的工業(yè)以太網(wǎng)解決方案助力推進(jìn)工業(yè)物聯(lián)網(wǎng)。公司最新開發(fā)的高性能TSN IP展現(xiàn)出了卓越的性能,其主要包括支持適用于工業(yè)設(shè)備之間通信的雙口菊花鏈拓?fù)洹? Gbps高速操作、400 ns以下低延遲,及0.1微秒(μs)以下低抖動(dòng)。
除了支持TSN外,該IP技術(shù)還可支持需要快速響應(yīng)控制的運(yùn)動(dòng)控制器,以及應(yīng)用于網(wǎng)絡(luò)通信中確保帶寬和低延遲的遠(yuǎn)程I / O等,滿足各類工業(yè)設(shè)備要求。TSN支持在信息技術(shù)(IT)和操作技術(shù)(OT)之間進(jìn)行無縫連接互操作,提升工廠整體效率和產(chǎn)能,推進(jìn)實(shí)現(xiàn)智慧工廠。
在產(chǎn)品交付方面,Socionext將提供用于IP測(cè)試的FPGA評(píng)估板、啟動(dòng)手冊(cè)和Linux開源驅(qū)動(dòng)程序,幫助用戶快速評(píng)估和開發(fā)。Socionext在工業(yè)ASIC開發(fā)領(lǐng)域擁有豐厚的設(shè)計(jì)開發(fā)經(jīng)驗(yàn),公司期望通過提供IP組合,助力客戶開發(fā)設(shè)計(jì)屬于他們自己的ASIC芯片。
產(chǎn)品特色:
Ethernet: 2ch
Link Speed: 1Gbps
Port Transfer Delay: ~ 400ns (cut through latency)
Low Jitter: +/- 0.1us
Queuing Priority: 8 Level
AMBA: Internal Data & Control
Linux Open Source Driver
交付產(chǎn)品:
IP Core Libraries
Linux Kernel Driver
Comprehensive Documentation
Evaluation Board and Reference Design based on XILINX Kintex-7 XC7K325T FPGA
TSN IP Block Diagram
關(guān)于索喜科技有限公司
富士通電子旗下代理品牌 Socionext Inc. (索喜科技),是一家創(chuàng)新型企業(yè),為全球客戶設(shè)計(jì)、開發(fā)和提供片上系統(tǒng)(System-on-chip)產(chǎn)品。Socionext 整合了富士通(Fujitsu Limited)與松下(Panasonic Corporation)的片上系統(tǒng)半導(dǎo)體事業(yè),專注于圖像、網(wǎng)絡(luò)、電腦運(yùn)算與其他尖端技術(shù)之發(fā)展及應(yīng)用。Socionext 集世界一流的專業(yè)知識(shí)、經(jīng)驗(yàn)和豐富的IP 產(chǎn)品組合于一身,致力于提供高效益的解決方案與更佳的客戶體驗(yàn)。
-
FPGA
+關(guān)注
關(guān)注
1656文章
22308瀏覽量
630949 -
以太網(wǎng)
+關(guān)注
關(guān)注
41文章
5934瀏覽量
179727 -
soc
+關(guān)注
關(guān)注
38文章
4522瀏覽量
227783
原文標(biāo)題:助力智慧工廠加速上線,索喜科技最新時(shí)間敏感網(wǎng)絡(luò)IP了解一下
文章出處:【微信號(hào):Fujitsu_Semi,微信公眾號(hào):加賀富儀艾電子】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
【新品速遞】面向時(shí)間敏感網(wǎng)絡(luò)的模塊化測(cè)試?yán)鳌猅SN CoreSolution 4.0
FPGA利用DMA IP核實(shí)現(xiàn)ADC數(shù)據(jù)采集
AI芯片,需要ASIC
西門子桌面級(jí)原型驗(yàn)證系統(tǒng)Veloce proFPGA介紹
車載網(wǎng)絡(luò)測(cè)試技術(shù)的進(jìn)化之路#CAN #車載以太網(wǎng) #TSN #時(shí)間敏感網(wǎng)絡(luò)
TSN(時(shí)間敏感網(wǎng)絡(luò))是什么
FPGA的定義和基本結(jié)構(gòu)
ADIN3310/ADIN6310工業(yè)以太網(wǎng)時(shí)間敏感網(wǎng)絡(luò)交換機(jī)技術(shù)手冊(cè)
FPGA芯片的概念和結(jié)構(gòu)
JESD204B有專用于ADC/DAC和FPGA或ASIC的接口嗎?
CPLD 與 ASIC 的比較
使用IP核和開源庫減少FPGA設(shè)計(jì)周期
ALINX發(fā)布100G以太網(wǎng)UDP/IP協(xié)議棧IP核
ASIC和GPU的原理和優(yōu)勢(shì)
大多數(shù)FPGA的程序存儲(chǔ)器(FLASH)為什么都放在外面呢?FPGA的主要應(yīng)用

基于FPGA和ASIC電路的時(shí)間敏感網(wǎng)IP
評(píng)論