chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

上拉電阻為何能上拉?下拉電阻為何能下拉?答案在此

貿(mào)澤電子設(shè)計圈 ? 來源:貿(mào)澤電子設(shè)計圈 ? 作者:貿(mào)澤電子設(shè)計圈 ? 2020-09-03 14:56 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在上拉電阻和下拉電阻的電路中,經(jīng)常有的疑問是:上拉電阻為何能上拉?下拉電阻為何能下拉?下拉電阻旁邊為何經(jīng)常會串一個電阻?

簡單概括為:電源到器件引腳上的電阻叫上拉電阻,作用是平時使該引腳為高電平,地到器件引腳上的電阻叫下拉電阻,作用是平時使該引腳為低電平。低電平引腳在IC內(nèi)部與GND相連接;高電平引腳在IC內(nèi)部與超大電阻相連接。 上拉就是將不確定的信號通過一個電阻鉗位在高電平,電阻同時起限流作用,下拉同理。對于非集電極(或漏極)開路輸出型電路(如普通門電路),其提升電流和電壓的能力是有限的,上拉和下拉電阻的主要功能是為集電極開路輸出型電路提供輸出電流通道。上拉是對器件注入電流,下拉是輸出電流;強弱只是上拉或下拉電阻的阻值不同,沒有什么嚴格區(qū)分。 當(dāng)IC的I/O端口,節(jié)點為高電平時,節(jié)點處和GND之間的阻抗很大,可以理解為無窮大,這個時候通過上拉電阻(如4.7KΩ,10KΩ電阻)接到VCC上,上拉電阻的分壓幾乎可以忽略不計;當(dāng)I/O端口節(jié)點需要為低電平時,直接接GND就可以了,這個時候VCC與GND是通過剛才的上拉電阻(如4.7KΩ,10KΩ電阻)連接的,通過的電流很小,可以忽略不計。 本文轉(zhuǎn)載自:電子發(fā)燒友網(wǎng) 免責(zé)聲明:本文為轉(zhuǎn)載文章,轉(zhuǎn)載此文目的在于傳遞更多信息,版權(quán)歸原作者所有。本文所用視頻、圖片、文字如涉及作品版權(quán)問題,請聯(lián)系小編進行處理。 關(guān)于【M博士問答

關(guān)于貿(mào)澤

貿(mào)澤電子設(shè)計圈由貿(mào)澤電子(Mouser Electronics)開發(fā)和運營,服務(wù)全球廣大電子設(shè)計群體。貿(mào)澤電子原廠授權(quán)分銷超過800家知名品牌,可訂購500多萬種在線產(chǎn)品,為客戶提供一站式采購平臺,歡迎關(guān)注我們,獲取第一手的設(shè)計與產(chǎn)業(yè)資訊信息!

原文標(biāo)題:上拉電阻為什么能上拉?看完恍然大悟

文章出處:【微信公眾號:貿(mào)澤電子設(shè)計圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電阻
    +關(guān)注

    關(guān)注

    88

    文章

    5749

    瀏覽量

    178727

原文標(biāo)題:上拉電阻為什么能上拉?看完恍然大悟

文章出處:【微信號:Mouser-Community,微信公眾號:貿(mào)澤電子設(shè)計圈】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    EMMC電阻需要規(guī)律放置嗎?

    一般情況,電阻都是放在EMMC側(cè)打孔連接,但是我的主控和EMMC不在同一層,電阻有的放在
    發(fā)表于 12-10 15:49

    請問CW32F003內(nèi)部電阻是多少?

    最近在調(diào)試DS18B20,用寄生電源,所以需要電阻,如果不接外部電阻,芯片內(nèi)部的
    發(fā)表于 11-21 06:15

    CYW5557x 的內(nèi)部/下拉電阻值是多少?

    CYW5557x 的內(nèi)部/下拉電阻值是多少? 我想知道的值是帶引腳(GPIO_1 和 GPIO_12)的
    發(fā)表于 07-17 07:03

    電路設(shè)計基礎(chǔ):電阻、下拉電阻分析

    電阻下拉電阻在電子元器件間中,并不存在上電阻
    的頭像 發(fā)表于 05-22 11:45 ?1692次閱讀
    電路設(shè)計基礎(chǔ):<b class='flag-5'>上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b>、<b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>分析

    浮思特 | 電子電路下拉電阻詳解:原理、計算與應(yīng)用指南

    下拉電阻是電子電路設(shè)計中的重要組成部分,尤其在處理數(shù)字邏輯、晶體管和通信接口時。本教程將系統(tǒng)講解其基本原理、計算方式、應(yīng)用場景、選型要點、功耗考量,以及在晶體管和串行通信線路中的實際應(yīng)用。什么是下拉
    的頭像 發(fā)表于 05-19 11:29 ?971次閱讀
    浮思特 | 電子電路<b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>詳解:原理、計算與應(yīng)用指南

    CYUSB3065 (CX3) GPIO 所有輸出都是推挽還是開漏? 需要配置外部/下拉電阻嗎?

    CYUSB3065 (CX3) GPIO 所有輸出都是推挽還是開漏? 需要配置外部/下拉電阻嗎?
    發(fā)表于 05-12 07:42

    一次性說清電阻下拉電阻

    在電子元件領(lǐng)域,電阻下拉電阻并非獨立的物理實體,而是依據(jù)電阻在不同電路場景中的功能定義。它
    的頭像 發(fā)表于 04-03 19:34 ?1510次閱讀
    一次性說清<b class='flag-5'>上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b>和<b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>

    三極管下拉電阻設(shè)計:穩(wěn)定與效率的平衡藝術(shù)

    在智能門鎖的無線控制模塊中,一枚未被正確配置下拉電阻的三極管因靜電干擾誤觸發(fā)開鎖指令,這個真實案例揭示了外圍電阻設(shè)計對三極管電路可靠性的決定性影響。作為三極管應(yīng)用的"守門人"
    的頭像 發(fā)表于 02-28 10:41 ?1283次閱讀
    三極管<b class='flag-5'>下拉</b><b class='flag-5'>電阻</b>設(shè)計:穩(wěn)定與效率的平衡藝術(shù)

    ADS6442想使用serial 1-wire輸出,如何配置SCLK,SDATA,SEN,通過上電阻還是下拉電阻,多大的電阻值?

    (1)我想采用單端輸入,VCM是1.5v,單端輸入范圍是0.5-2.5v,是不是接一個5 歐姆的電阻到IN_P,然后VCM接5 歐姆到IN_M,當(dāng)然VCM接0.1u的電容到地? (2)我想使用serial1-wire輸出,如何配置SCLK,SDATA,SEN,通過上
    發(fā)表于 02-08 07:01

    電阻的工作原理詳解

    在電子電路中,電阻起著非常重要的作用,其工作原理基于基本的電學(xué)定律,主要用于在特定的電路場景下將信號電平拉高。 首先,需要了解電路中的電平概念。在數(shù)字電路中,信號電平通常分為高電平和低電平,它們
    的頭像 發(fā)表于 02-05 17:40 ?1384次閱讀

    電阻阻值怎么選擇

    在電子電路設(shè)計中,電阻是一種常用的元件,它的阻值選擇至關(guān)重要,需要綜合考慮多個因素來確定合適的阻值。 一、功耗因素 功耗是選擇
    的頭像 發(fā)表于 02-05 17:25 ?1365次閱讀

    請問ADS1278配置管腳的下拉電阻阻值選擇多少?

    請問ADS1278的配置管腳的下拉電阻阻值選擇多少? 拉到 3.3v 下拉到 gnd 對了 數(shù)字地和模擬地可以公用么? 謝謝~
    發(fā)表于 01-23 08:29

    cd14538b的輸出結(jié)構(gòu)后面接MCU,MCU的輸入是配置為,還是下拉,還是不下拉

    請教下cd14538b的輸出結(jié)構(gòu),后面接MCU。MCU的輸入是配置為,還是下拉,還是不下拉。
    發(fā)表于 12-31 07:46

    I2C總線上電阻阻值如何確定?

    導(dǎo)讀I2C總線在產(chǎn)品設(shè)計中被廣泛應(yīng)用,盡管其結(jié)構(gòu)簡單,但經(jīng)常發(fā)生電阻設(shè)計不合理的問題。本文將對I2C
    的頭像 發(fā)表于 12-27 11:34 ?2477次閱讀
    I2C總線上<b class='flag-5'>拉</b><b class='flag-5'>電阻</b>阻值如何確定?

    請問AD輸入端是否應(yīng)該加下拉電阻?

    AD輸入端是否應(yīng)該加下拉電阻
    發(fā)表于 12-19 09:16