chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于WLAN芯片的PCB layout的設(shè)計要點

PCB線路板打樣 ? 來源:EDA365電子 ? 作者:EDA365電子 ? 2020-12-14 12:39 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

射頻PCB板設(shè)計是開發(fā)中關(guān)鍵一環(huán),這里我們以WLAN芯片的PCB為例來具體談一下PCB layout的設(shè)計要點。

WLAN和藍牙芯片的開發(fā)板的設(shè)計重點,可以分為電源部分,晶振部分,射頻部分及接口(I/F)部分。下面我們分布談一下各部分的設(shè)計思想和注意點。

一、首先是電源部分

著手設(shè)計PCB之前,首先需要仔細查看SOC的電源拓撲結(jié)構(gòu),比如常見的40nm/28nm的WLAN芯片,它的電源常分為1.2V Buck Regulator,2.5V Regulator,3.3V Regulator。低電壓Reg主要供數(shù)字及PLL部分使用,高電壓Reg主要供射頻PA使用。各Buck輸出部分,一般都有輸出物理端口, 這是因為輸出端口接各個block是采用星型拓撲結(jié)構(gòu),在下一級有物理輸入接口,應(yīng)用中需要接旁路電容。電源部分的layout設(shè)計主要有兩大問題,Cbuck的輸出電感,旁路電容的選取及設(shè)置,還有電源走線的設(shè)計。

旁路電容的選取對各Buck輸入/輸出 noise,輸出電壓性能有重要影響。現(xiàn)在的Buck DC regulator采用PFM (Pulse Frequency Modulation)方式的較多。相比以前的方式,PFM一般有更小的Vout Ripple電壓。輸出一般都串接大電感后在接去耦電容。

電感的選取,建議參考各家SOC Vendor推薦的型號。如果考慮成本選取其他Local廠商時,務(wù)必要check DCR(影響定格電流,效率),ACR(影響AC Loss)還有最大定格電流和電感&DC電流的profile圖。這幾個參數(shù)對電感來說都是相互關(guān)聯(lián)的,一般DCR高的話,定格電流就低。有條件的話,可以之間測一下Ind端AC信號,看看Peak-peak電壓變化情況。

下面是一例實測CBuck的輸出電壓,電流波形,輸出波形(藍色)相對穩(wěn)定,電感上的電流波形保持穩(wěn)定的線性特性,600mA的DC偏置輸出,AC電流變化差不多380mA 。 設(shè)計問題不大。

去耦電容的選取要考慮到電流capacity,定格最大電壓及誤差。要確保實際有效去耦電容的設(shè)置,要盡量靠近Reg輸入輸出端,在星型拓撲結(jié)構(gòu)里,電容要安置在星型節(jié)點附近。 這是因為每個拓展出去的電源trace都會產(chǎn)生電感效應(yīng)。主節(jié)點放置大容量的電容可以起到高頻噪聲濾波功能。 電源的布線,要重點考慮2點:1)避開對其他對noise敏感的布線的coupling;2)降低電源EMI loop的影響。先談?wù)劦?點,對noise敏感的布線,比如SOC的一些總線,RF相關(guān)端口,還需要查看datasheet的keep out區(qū)域。對一些功耗大的Reg電源布線要充分考慮到散熱設(shè)計。一般來說SOC的主Buck的輸入輸出pin也常分布在芯片的轉(zhuǎn)角附近,這樣的Pin布局,有利于PCB設(shè)計,電源的布線考慮到散熱效應(yīng),一般在layer1,layer2上的較多。電源的接地設(shè)計,依據(jù)PCB層數(shù), 有條件的話, 可以單獨設(shè)置一層放PMU布線。在WLAN設(shè)計里,一般性都采用4層以上的PCB,第一層(top)一般設(shè)計成PMU的GND island,與周邊的其他布線加強隔離度。第2點是 EMI loop, 現(xiàn)代SOC的switching 電源本身就是個noise源,如何優(yōu)化EMI Loop是個必須關(guān)心的問題。Cbuck的輸入側(cè)的Loop和輸出側(cè)的loop,每個loop經(jīng)電源輸入或輸出端口,經(jīng)過旁路電容,再到ground。每個Loop都要設(shè)計成盡可能短的物理layout,確保noise不會干擾的其他布線。電源走線在上下層改變時,要盡可能設(shè)計多的過孔。

二、談?wù)劸д瘢╔tal)部分。隨著SOC設(shè)計及工藝提高,以前常見的PLL LPF外接,最近一般都完全設(shè)計在芯片里面了。 所以晶振部分成了PLL這一環(huán)主要care的問題。一般現(xiàn)在的mobile應(yīng)用, 常用到19.2MHz, 26MHz,及37.4MHz的頻率。Xtal 電容值的選取超過了本文的scope,這里略過主要談?wù)剎tal的布線。常見的xtal都是帶輸入,輸出的端子。 曾經(jīng)有遇到過最深刻的一個問題就是Xtal對RF端口之間產(chǎn)生影響,晶振頻率的諧波能量導(dǎo)致了認證測試失敗。后來吸取教訓(xùn),在xtal的top layer布線(輸入,輸出及xtal cap的布線)設(shè)計成獨立的island。(參考下圖)如果space不允許的話,至少簡易在xtal靠近RF一層,在GND里加一條Slot, 也可以降低xtal諧波干擾的風(fēng)險。

o4YBAF_W7AyAVz5iAAI9RkHIWCQ094.png

Xtal布線的下面一層,建議不要設(shè)計其他敏感的走線(比如I/F,其他電源走線等)。

三、談一下射頻部分的走線要點。

總的來說,現(xiàn)在主流的WLAN SOC芯片,Rx的性能相比Tx性能,spec上余量更多,所以布線的時候,一般常優(yōu)先考慮Tx側(cè)的布線。比如FEM可以設(shè)計在離Tx近一點的地方。RF走線(50歐)設(shè)計,常用的方法是:1 )挖空下面一層的metal,使50ohm線寬變粗,減少走線和元件pad的不連續(xù)性。2 )RF走線兩端的GND一定要設(shè)計盡可能多的GND via。特別是在最后接ANT的地方, GND via過少直接會影響到RF loss。 3 )RF走線一般盡量少彎曲90度以上,space余度不多的地方,可以90度彎曲。4 )注意Tx和Rx之間的isolation,現(xiàn)在的WLAN芯片,很多都是2x2以上的MIMO,射頻部分的走線變得愈加復(fù)雜。雖然WLAN采用的是TDM方式,但是在FEM的layout pattern設(shè)計,還是兼顧電源,Tx和Rx的coupling影響。

四、接口部分的走線設(shè)計。

作者接觸到SDIO,SPI及PCIE的I/F較多。接口bus速度越快,對layout設(shè)計要求越高。 SDIO 3.0的話,保證每個走線都是50ohm并且長度要小于10cm,確保各數(shù)據(jù)線間的走線長度差要小于100mil (2.54mm 相當(dāng)于17.5ps jitter)。 走線一般滿足thumb of rule即2:1的經(jīng)驗公式,比如trace width=4mil, 則gap最好8mil以上。另外clock走線最容易產(chǎn)生noise,所以clock走線要與其他數(shù)據(jù)線隔開,最好加入gnd glitch。接口的走線一般都是比較noise敏感的,盡量避開和電源走線layer的交迭重合。 比如下面一例,電源層(藍色)和數(shù)據(jù)接口層(黃線)在層與層上面盡量做到?jīng)]有交迭重合。主要電源走線的下面layer一般布置了GND走線。

在實際應(yīng)用中, 常常會首先遇到是單面PCB設(shè)計還是雙面PCB設(shè)計。如果是單面PCB設(shè)計的話,各路元件的布置需要遠近取舍,考慮優(yōu)先度。 還有部分朋友接觸的可能不是SOC芯片,而是集成了SOC芯片的模塊,比如Murata, TDK等廠商的WLAN模塊。這些模板因為內(nèi)部完成了對Xtal,RF FEM/Trace的集成,進一步降低了PCB的設(shè)計,但是對電源走線,還是需要PCB板級設(shè)計的注意。 小結(jié)此文主要介紹了射頻SOC芯片的PCB板設(shè)計的4大要點,其實每個要點都離不開GND的配置設(shè)計。 在客戶的設(shè)計案例中,我們也遇到不少因為layout設(shè)計缺陷而改版的案子,很多問題我們在上面都已談到,相信不少同領(lǐng)域的朋友應(yīng)該會有同感。
編輯:hfy

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • WLAN
    +關(guān)注

    關(guān)注

    2

    文章

    667

    瀏覽量

    76585
  • 藍牙芯片
    +關(guān)注

    關(guān)注

    17

    文章

    450

    瀏覽量

    47903
  • Pcb layout
    +關(guān)注

    關(guān)注

    6

    文章

    102

    瀏覽量

    30061
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    PCB拼板三大細節(jié)要點

    PCB設(shè)計到量產(chǎn),任何環(huán)節(jié)都需被細心對待,千萬別小心翼翼畫板,隨隨便便拼板。本文聚焦三大核心拼板問題,帶您精準避坑,讓量產(chǎn)過程更順暢。 要點一:拼版款數(shù)需準確 雖然多拼板是PCB生產(chǎn)時的常見操作
    發(fā)表于 01-23 14:00

    PCB拼版三大細節(jié)要點

    PCB設(shè)計到量產(chǎn),任何環(huán)節(jié)都需被細心對待,千萬別小心翼翼畫板,隨隨便便拼板。本文聚焦三大核心拼板問題,帶您精準避坑,讓量產(chǎn)過程更順暢。要點一:拼版款數(shù)需準確雖然多拼板是PCB生產(chǎn)時的常見操作,但不
    的頭像 發(fā)表于 01-14 07:36 ?1518次閱讀
    <b class='flag-5'>PCB</b>拼版三大細節(jié)<b class='flag-5'>要點</b>

    深入探討PCB布局布線的專業(yè)設(shè)計要點與常見挑戰(zhàn)

    本文深入探討PCB布局布線的專業(yè)設(shè)計要點與常見挑戰(zhàn),并介紹上海創(chuàng)馨科技如何憑借資深團隊與豐富經(jīng)驗,為客戶提供從精密布局、優(yōu)化布線到生產(chǎn)制造的一站式高可靠性PCB解決方案。
    的頭像 發(fā)表于 01-04 15:29 ?234次閱讀

    SAW 濾波器 PCB Layout 與 ESD 小技巧總結(jié)

    技術(shù)資料來自 FCom Fuji Crystal: SAW Filter PCB Layout and ESD Protection Guide 下面是我按自己理解總結(jié)出來的幾個要點,更多細節(jié)可以
    發(fā)表于 11-27 10:51

    PCB設(shè)計中單點接地與多點接地的區(qū)別與設(shè)計要點

    一站式PCBA加工廠家今天為大家講講PCB設(shè)計中的單點接地與多點接地有什么區(qū)別?單點接地與多點接地區(qū)別與設(shè)計要點。在PCB設(shè)計中,接地系統(tǒng)的設(shè)計是影響電路性能的關(guān)鍵因素之一。單點接地和多點接地是兩種
    的頭像 發(fā)表于 10-10 09:10 ?1849次閱讀
    <b class='flag-5'>PCB</b>設(shè)計中單點接地與多點接地的區(qū)別與設(shè)計<b class='flag-5'>要點</b>

    為什么PCB Layout設(shè)計不可忽視?影響電子設(shè)備的關(guān)鍵因素

    一站式PCBA加工廠家今天為大家講講為何重視PCB Layout設(shè)計?PCB Layout設(shè)計核心流程。PCB
    的頭像 發(fā)表于 07-31 09:22 ?909次閱讀

    PCB抄板全流程解析:從拆解到測試,技術(shù)要點全揭秘!

    一站式PCBA加工廠家今天為大家講講PCB抄板的完整流程是什么?PCB抄板的完整流程與技術(shù)要點PCB抄板(又稱電路板克隆、逆向工程)是通過反向技術(shù)手段對現(xiàn)有電路板進行解析,實現(xiàn)1:1
    的頭像 發(fā)表于 07-26 16:22 ?1583次閱讀

    電源管理升壓芯片選型指南;分類、特性與設(shè)計要點

    電源管理升壓芯片選型指南;分類、特性與設(shè)計要點
    的頭像 發(fā)表于 07-18 17:41 ?1363次閱讀

    2.4 GHz WLAN 前端模塊 skyworksinc

    電子發(fā)燒友網(wǎng)為你提供()2.4 GHz WLAN 前端模塊相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有2.4 GHz WLAN 前端模塊的引腳圖、接線圖、封裝手冊、中文資料、英文資料,2.4 GHz WLAN 前端模塊真值表,2.4 GHz
    發(fā)表于 06-17 18:35
    2.4 GHz <b class='flag-5'>WLAN</b> 前端模塊 skyworksinc

    WLAN 802.11,b,g 前端模塊 skyworksinc

    電子發(fā)燒友網(wǎng)為你提供()WLAN 802.11,b,g 前端模塊相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有WLAN 802.11,b,g 前端模塊的引腳圖、接線圖、封裝手冊、中文資料、英文資料,WLAN
    發(fā)表于 06-16 18:34
    <b class='flag-5'>WLAN</b> 802.11,b,g 前端模塊 skyworksinc

    PCB Layout熱設(shè)計指導(dǎo)

    PCB熱設(shè)計學(xué)習(xí)資料搬運……
    發(fā)表于 06-06 16:52 ?8次下載

    5 GHz WLAN 前端模塊 skyworksinc

    電子發(fā)燒友網(wǎng)為你提供()5 GHz WLAN 前端模塊相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有5 GHz WLAN 前端模塊的引腳圖、接線圖、封裝手冊、中文資料、英文資料,5 GHz WLAN 前端模塊真值表,5 GHz
    發(fā)表于 05-27 18:32
    5 GHz <b class='flag-5'>WLAN</b> 前端模塊 skyworksinc

    PCB Layout 約束管理,助力優(yōu)化設(shè)計

    本文重點PCBlayout約束管理在設(shè)計中的重要性Layout約束有助避免一些設(shè)計問題設(shè)計中可以使用的不同約束在PCB設(shè)計規(guī)則和約束管理方面,許多設(shè)計師試圖采用“一刀切”的方法,認為同樣的規(guī)則設(shè)定
    的頭像 發(fā)表于 05-16 13:02 ?1023次閱讀
    <b class='flag-5'>PCB</b> <b class='flag-5'>Layout</b> 約束管理,助力優(yōu)化設(shè)計

    PCB布局優(yōu)化:HT4088電源管理芯片的設(shè)計要點

    學(xué)習(xí)如何通過優(yōu)化PCB布局來充分發(fā)揮HT4088電源管理芯片的性能和穩(wěn)定性。
    的頭像 發(fā)表于 03-08 15:09 ?1481次閱讀

    pcb上DLPC3438芯片能否直接替換DLPC3478芯片

    請問,如果只用光顯示部分,不使用光控制,不使用pattern模式,在pcb上3438芯片能否直接替換3478芯片,而不考慮3dr,triger in等信號,不改變layout
    發(fā)表于 02-25 06:43