chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

一文解讀Digilent DVI-to-RGB視頻解碼器

電子設計 ? 來源:CSDN 博主 ? 作者:言人善友 ? 2020-12-30 17:19 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1、介紹
本用戶指南介紹了Digilent DVI-to-RGB視頻解碼器知識產權。 該IP直接連接到Sink器件的DVI 1.0規(guī)范中定義的原始轉換最小化差分信號(TMDS)時鐘和數(shù)據通道輸入。 它解碼視頻流并輸出24位RGB視頻數(shù)據以及從TMDS鏈路恢復的像素時鐘和同步信號。

2、特性
?直接連接到頂級數(shù)字視頻接口(DVI)端口
?24位視頻(帶同步信號的時鐘并行視頻數(shù)據)輸出
?帶有內置EDID ROM的顯示數(shù)據通道接口
?支持的分辨率:1920x1080 / 60Hz至800x600 / 60Hz(148.5 MHz - 40 MHz)
?EDID中可選的首選分辨率
?使用Xilinx接口:IIC,vid_io
?使用Digilent接口:TMDS

3、性能
IP將TMDS_Clk限制在165 MHz,這是DVI 1.0規(guī)范中列出的最大頻率。 但是,根據實際的FPGA部件或速度等級,最大支持頻率可能較低。 如果頂層設計在IP實例內的脈沖寬度檢查上沒有約束,TMDS_Clk需要(重新)限制到項目部分支持的最大頻率。 檢查FMAX_BUFIO部分的數(shù)據表,這是定時失敗的最可能原因。 TMDS_Clk應該限制在FMAX_BUFIO / 5。 因此,這是FPGA系列和速度等級支持的最大像素時鐘頻率。

4、 概覽

o4YBAF9uKF-AdvUBAAEtbM_HqR4912.png

IP由多個模塊構成:一個時鐘恢復模塊,每個數(shù)據通道一個數(shù)據解碼器模塊(參見[3],[4]),一個可選的DDC(顯示數(shù)據通道)模塊和一個控制/復位模塊。

4.1、時鐘復位

時鐘通道載有一個字符速率頻率參考。 一個字符(或10比特)在每個數(shù)據信道的每個周期傳輸。 專用解串器原語(需要快速串行時鐘)將用于對串行數(shù)據流進行采樣。 時鐘恢復模塊從時鐘通道產生一個串行時鐘和一個像素時鐘。 兩個時鐘之間的頻率比是5:1。

由于時鐘頻率相對較高并且恢復的時鐘具有嚴格的相位要求,因此在該塊內部實例化專用時鐘基元。 這些可以在圖2中看到。MMCM原始設備包含一個壓控振蕩器(VCO),其具有FPGA數(shù)據手冊中指定的工作范圍。 由于沒有一組MMCM參數(shù)可將整個DVI像素時鐘頻率范圍映射到VCO范圍,因此可以使用IP定制參數(shù)來優(yōu)化預期的分辨率和像素時鐘頻率。

4.2、數(shù)據解碼

恢復的像素時鐘或串行時鐘與數(shù)據通道之間不存在相位關系。 此外,數(shù)據通道本身在它們之間允許相當大的偏差。 所以解碼器塊需要將串行時鐘的相位與數(shù)據位對齊,并在每個數(shù)據流中找到字符邊界。 由于這必須在三個數(shù)據通道中的每一個上獨立完成,因此在保持時鐘相位固定的同時改變數(shù)據流的相位是有意義的。

4.2.1、同步

為了幫助同步,DVI協(xié)議規(guī)定了要發(fā)送的周期線索(控制令牌)。這些控制令牌與數(shù)據的其余部分充分不同,它們的繼承可用于同步。當檢測到并恢復穩(wěn)定的時鐘時,同步會自動(重新)開始。鎖定所需的時間取決于時鐘和數(shù)據流的相位關系。它不應該持續(xù)超過1分鐘。

DVI字符的長度為10位,因此需要對數(shù)據流進行10:1的反序列化。這可以通過級聯(lián)DDR配置中的兩個ISERDESE2原語來實現(xiàn)。在這種配置中,主機和從機ISERDESE2接收串行數(shù)據流并在串行時鐘的兩個邊沿對其進行采樣。因此,對于每五個串行時鐘周期,十個數(shù)據位被采樣。這個10位數(shù)據然后與一個分頻時鐘同步輸出,這是我們來自時鐘恢復模塊的像素時鐘。雖然這可以從數(shù)據流中恢復10位字,并且頻率可以傳遞給FPGA內部的通用邏輯,但確實保證字實際上始于字符邊界,或者數(shù)據穩(wěn)定時采樣數(shù)據流。

為了找到采樣數(shù)據流的最佳時刻(即,睜眼的中間),在ISERDESE2之前插入IDELAYE2基元。該原語能夠以分接增量來延遲數(shù)據信號。在這個IP中,一個78ps的增量用于總共32個增量。對于支持的最高像素時鐘頻率(165 MHz),以7個抽頭增量覆蓋一個位周期。目標是找到抽頭延遲值,將數(shù)據移動到足夠的位置,以便在穩(wěn)定區(qū)域的中間進行采樣。相位對齊模塊將10位字與四個特殊控制令牌進行比較。如果在超時時段內未識別出連續(xù)的令牌,則我們處于抖動區(qū)域,并且會增加抽頭延遲。這一直重復進行,直到控制令牌被可靠地識別并且算法穩(wěn)定在穩(wěn)定位周期(開放眼睛)的中間。一個“開放的眼睛”是由一系列最小數(shù)量的抽頭值(3)定義的,其中控制令牌可以被可靠地檢測到,并且它在兩端由一個抽頭值定界,但不能。但是,使用此定義將會漏掉開始或結束于分接延遲范圍(0或31)末端的睜眼,因為不會找到兩個抖動分隔符。所以即使睜開的眼睛在四肢開始或結束,如果它足夠長(16次增量),它將被視為有效的眼睛。但是,IDELAYE2原語僅在位級別上提供了精細的相位調整,而不是覆蓋整個字符。為了找到字符邊界,需要粗略的相位調整。這是通過ISERDESE2原語的“bitslip”功能實現(xiàn)的。如果所有的分接增量都已經嘗試過,并且控制標記還沒有被檢測到,那么就認為我們不在正確的字符邊界。在這種情況下,調用“bitslip”會導致在10位字中右移一位或在hree中左移一位。 “bitslip”完成后,相位對齊再次開始,循環(huán)通過抽頭增量。直到找到令牌。當在所有數(shù)據通道上可靠地檢測到連續(xù)的控制令牌時,認為相位對齊完成。此時所有三個數(shù)據通道都被認為是有效的。

然而,由于對間信道時滯不可忽略且信道獨立對齊,所恢復的數(shù)據流可能具有不同的延遲。為了消除這種偏差,通道通過在FIFO存儲器中緩沖并獨立保持它們直到視頻消隱周期同時在所有三個時間同時開始而被結合。在這個階段,所有三個數(shù)據通道都是有效的并且是同步的。

4.2.2、 解碼

TMDS標準對數(shù)據進行編碼,以便串行數(shù)據流包含很少的轉換(0到1或1到0)和一個DC平衡(長時間內相同數(shù)量的零和1)。 每個10位字符實際上封裝了8位有用數(shù)據。 這個例外是控制令牌,它封裝了2位控制數(shù)據。 數(shù)據解碼器模塊應用DVI 1.0規(guī)范中規(guī)定的解碼算法。 在解碼之后,我們在消隱期間留下控制數(shù)據或者在有效期內保留像素數(shù)據。 由于每個數(shù)據通道攜帶一種顏色,因此從IP輸出一個24位RGB像素總線。

4.3、 EDID ROM(數(shù)據顯示通道)

DDC模塊模擬包含缺省Digilent品牌擴展顯示標識數(shù)據(EDID)的只讀存儲器。 有四種變體只在首選分辨率上有所不同。 該參數(shù)是用戶可在IP自定義向導中選擇的。 EDID在與IP捆綁在一起的src / *。data文件中定義(參見第6.4節(jié))。 合成后,對應于首選分辨率的文件將被納入網表。 允許修改這些文件,只要它與DDC規(guī)范兼容即可。

5、端口描述

表1列出了DVI至VGA內核的信號。

pIYBAF9uKGGACCCzAAEd-mUCy3Q766.jpg

6、 圍繞IP核設計

6.1、 約束

TMDS時鐘輸入Clk_p / n被限制在最大DVI時鐘頻率165 MHz的IP中。 在某些體系結構中,這可能導致無法實現(xiàn)。 根據應用的不同,如果較低的像素時鐘頻率可以接受,則時鐘可以被限制在頂層,這將覆蓋IP內部約束。
例如,要限制720p分辨率(74.25 MHz)的設計,計算de clock period(13.468ns),并將以下內容添加到項目XDC文件中,以約束頂層輸入端口上的時鐘:
create_clock -period 13.468 -waveform {0.000 5.000} [get_ports hdmi_rx_clk_p]

6.2、 定制

IP提供以下可自定義的參數(shù):復位信號的極性,PixelClk時鐘緩沖器類型,TMDS時鐘的頻率范圍,調試邏輯的實例化,要在捆綁的EDID中聲明的首選分辨率,DDC通道的可用性,和串行時鐘輸出。啟用DDC通道和串行時鐘將會將相應端口添加到IP中,并可用于用戶邏輯。并行像素時鐘(PixelClk)通過使用BUFR緩沖器進行恢復。由于BUFR僅限于一個時鐘區(qū)域,并且從內核輸出的視頻數(shù)據與PixelClk同步,因此任何下游消耗視頻數(shù)據的邏輯也都受限于此時鐘區(qū)域。重新緩沖PixelClk的選項在BUFR之后引入BUFG,并將視頻數(shù)據重新注冊到BUFG域。這將允許下游邏輯放置在設備的任何位置。通過設置預期的TMDS時鐘頻率,IP可以實例化符合時鐘恢復邏輯中時序要求的FPGA原語。如果從流中恢復的實際像素時鐘落在此處設置的范圍之外,F(xiàn)PGA的VCO工作范圍可能不受尊重,并且在極端情況下,時鐘恢復可能會失敗,并且視頻流將無法正確解碼。

如果啟用了DDC通道,則可以設置首選分辨率。 此處設置的分辨率將為模擬的EDID ROM選擇正確的初始化文件。 這個EDID將被連接的數(shù)據源讀出,并可能選擇以這個分辨率傳輸。
調試模塊可以通過啟用向導中的選項來實例化。 啟用它將導致合成兩個ILA內核,這些內核可用于Vivado硬件管理器來分析一些幫助調試的內部狀態(tài)信號。

6.3、SerialClk的使用

雖然快速串行時鐘通常僅用于內部反序列化,但在其他有限的情況下它可用并且有用。 這個限制源于這樣一個事實,即該時鐘的頻率通常太大(PixelClk頻率的五倍),無法為用戶邏輯提供時鐘。 例如,1080p將導致742.5 MHz SerialClk。 BUFIO原語驅動這個時鐘網絡以適應大的頻率,這只能在相同的存儲區(qū)/時鐘區(qū)域為I / O列提供時鐘。 一種情況是使用此時鐘驅動Digilent RGB2DVI內核,共享兩個內核之間的時鐘邏輯。

6.4、 EDID捆綁

IP帶有幾個EDID文件,每個EDID文件聲明不同的首選/原生分辨率。 名為* .data的文件包含Vivado合成可讀格式的256個字節(jié)的EDID數(shù)據。 每行只有一個二進制格式的字節(jié)。 字節(jié)0是文件中的第一個字節(jié)。 下表總結了人類可讀格式的EDID。 您也可以在您可以在EDID編輯器工具中打開的docs /目錄中找到* .dat文件。

7、 調試

當啟用調試模塊時,將添加兩個ILA內核,每個時鐘域一個:RefClk和PixelClk。 即使TMDS接口上沒有接收到時鐘,RefClk域也包含活動的控制邏輯。 與重置和時鐘恢復有關的信號與該ILA相關聯(lián)。

編輯:hfy


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1656

    文章

    22308

    瀏覽量

    630949
  • 壓控振蕩器
    +關注

    關注

    10

    文章

    174

    瀏覽量

    30386
  • DDC
    DDC
    +關注

    關注

    2

    文章

    99

    瀏覽量

    38122
  • 視頻解碼器
    +關注

    關注

    0

    文章

    83

    瀏覽量

    20267
  • 差分信號
    +關注

    關注

    4

    文章

    405

    瀏覽量

    28883
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    LM567C 音調解碼器技術手冊

    LM567 和 LM567C 是通用音調解碼器,設計用于在通帶內存在輸入信號時提供飽和晶體管對地開關。該電路由個 I 和 Q 檢測組成,該檢測由壓控振蕩
    的頭像 發(fā)表于 09-24 10:00 ?810次閱讀
    LM567C 音調<b class='flag-5'>解碼器</b>技術手冊

    增強T-BOX設計,新唐編解碼器的重要作用

    、遠程異常維護和更新。 數(shù)據收集和傳輸:安全保護和隱私加密。 多接口擴展:可定制的功能和軟件應用程序。 在T-BOX中,編解碼器(編碼-解碼器)起著至關重要的作用,充當主要的通信橋梁。其基本功能包括
    發(fā)表于 09-05 06:26

    0.1-2.7 GHz SP4T 開關,帶集成邏輯解碼器 skyworksinc

    電子發(fā)燒友網為你提供()0.1-2.7 GHz SP4T 開關,帶集成邏輯解碼器相關產品參數(shù)、數(shù)據手冊,更有0.1-2.7 GHz SP4T 開關,帶集成邏輯解碼器的引腳圖、接線圖、封裝手冊、中文
    發(fā)表于 08-08 18:32
    0.1-2.7 GHz SP4T 開關,帶集成邏輯<b class='flag-5'>解碼器</b> skyworksinc

    解碼器的 20 MHz-3.0 GHz 高功率 SP4T 開關 skyworksinc

    電子發(fā)燒友網為你提供()帶解碼器的 20 MHz-3.0 GHz 高功率 SP4T 開關相關產品參數(shù)、數(shù)據手冊,更有帶解碼器的 20 MHz-3.0 GHz 高功率 SP4T 開關的引腳圖、接線圖
    發(fā)表于 08-08 18:32
    帶<b class='flag-5'>解碼器</b>的 20 MHz-3.0 GHz 高功率 SP4T 開關 skyworksinc

    0.25 - 2.15 GHz 4x2 開關矩陣,帶音調/電壓解碼器 skyworksinc

    電子發(fā)燒友網為你提供()0.25 - 2.15 GHz 4x2 開關矩陣,帶音調/電壓解碼器相關產品參數(shù)、數(shù)據手冊,更有0.25 - 2.15 GHz 4x2 開關矩陣,帶音調/電壓解碼器的引腳圖
    發(fā)表于 08-07 18:35
    0.25 - 2.15 GHz 4x2 開關矩陣,帶音調/電壓<b class='flag-5'>解碼器</b> skyworksinc

    4 x 2 開關矩陣,帶音調/電壓解碼器 250 MHz–2.15 GHz skyworksinc

    電子發(fā)燒友網為你提供()4 x 2 開關矩陣,帶音調/電壓解碼器 250 MHz–2.15 GHz相關產品參數(shù)、數(shù)據手冊,更有4 x 2 開關矩陣,帶音調/電壓解碼器 250 MHz–2.15
    發(fā)表于 08-06 18:30
    4 x 2 開關矩陣,帶音調/電壓<b class='flag-5'>解碼器</b> 250 MHz–2.15 GHz skyworksinc

    OT82111_VC1:USB OTG音頻解碼器固件技術解析

    引言隨著移動設備對高品質音頻輸出的需求不斷提升,支持USBOTG和I2S輸出的音頻解碼器成為便攜音頻領域的重要解決方案。本文將介紹款專為移動設備設計、具備ASRC采樣率轉換功能的USBOTG音頻
    的頭像 發(fā)表于 07-25 15:23 ?593次閱讀
    OT82111_VC1:USB OTG音頻<b class='flag-5'>解碼器</b>固件技術解析

    Texas Instruments TAC5x42接口編解碼器數(shù)據手冊

    Texas Instruments TAC5x42接口編解碼器包括低功耗立體聲音頻模數(shù)轉換 (ADC) 和音頻數(shù)模轉換 (DAC),集成了豐富的功能。這些支持時分復用 (TDM)、左對齊 (LJ
    的頭像 發(fā)表于 07-14 14:43 ?589次閱讀
    Texas Instruments TAC5x42接口編<b class='flag-5'>解碼器</b>數(shù)據手冊

    Transformer架構中解碼器的工作流程

    解碼器的作用主要是制作文本序列。與編碼類似,解碼器也配備了組類似的子層。它具有兩個Multi-Head attention層,個點前饋
    的頭像 發(fā)表于 06-10 14:32 ?938次閱讀
    Transformer架構中<b class='flag-5'>解碼器</b>的工作流程

    芯原發(fā)布高效的VC9000D_LCEVC視頻解碼器,支持8K超高清

    芯原股份今日宣布推出其新代低復雜度增強視頻編碼(LCEVC)視頻解碼器IP——VC9000D_LCEVC。其與芯原的VC9000D基礎視頻
    的頭像 發(fā)表于 04-10 12:35 ?726次閱讀

    DM5885視頻解碼器英文手冊

    電子發(fā)燒友網站提供《DM5885視頻解碼器英文手冊.pdf》資料免費下載
    發(fā)表于 04-02 14:42 ?1次下載

    HT1002D 16路視頻解碼器規(guī)格書

    監(jiān)控網絡高清視頻解碼器支持0NVIF 輪巡16路監(jiān)控解碼兼容??荡笕A支持1-4-9-16畫面分割模式◆支持H.264/H.265網絡攝像機800萬像素解碼16分割支持D1像素
    發(fā)表于 02-20 15:50 ?0次下載

    監(jiān)控網絡高清視頻解碼器,開啟安防監(jiān)控新時代

    監(jiān)控網絡高清視頻解碼器,開啟安防監(jiān)控新時代 在安防監(jiān)控領域,您是否還在為設備兼容性差、操作復雜、畫面顯示效果不佳而煩惱?現(xiàn)在,款全新的監(jiān)控網絡高清視頻
    的頭像 發(fā)表于 02-20 14:59 ?1550次閱讀
    監(jiān)控網絡高清<b class='flag-5'>視頻</b><b class='flag-5'>解碼器</b>,開啟安防監(jiān)控新時代

    深入了解山景藍牙音頻解碼器的工作原理以及應用領域

    藍牙音頻解碼器種用于將數(shù)字音樂解碼成模擬聲音信號的裝置。藍牙解碼器現(xiàn)在被廣泛應用于智能手機、平板電腦和電腦等數(shù)字音樂播放設備,能夠定程
    的頭像 發(fā)表于 01-08 09:39 ?2268次閱讀
    深入了解山景藍牙音頻<b class='flag-5'>解碼器</b>的工作原理以及應用領域

    EE-203:通過異步端口將ADSP-BF535/ADSP-BF533 Blackfin處理與NTSC/PAL視頻解碼器連接

    電子發(fā)燒友網站提供《EE-203:通過異步端口將ADSP-BF535/ADSP-BF533 Blackfin處理與NTSC/PAL視頻解碼器連接.pdf》資料免費下載
    發(fā)表于 01-07 14:13 ?0次下載
    EE-203:通過異步端口將ADSP-BF535/ADSP-BF533 Blackfin處理<b class='flag-5'>器</b>與NTSC/PAL<b class='flag-5'>視頻</b><b class='flag-5'>解碼器</b>連接