chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

ADI SHARC DSP獨(dú)特的ASRC(異步采樣率轉(zhuǎn)換)功能?

嵌入式DSP ? 來源:DSP工程師 ? 作者:DSP工程師 ? 2020-10-12 16:04 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文介紹ADI SHARC DSP獨(dú)特的ASRC(異步采樣率轉(zhuǎn)換)功能?。ASRC使用起來也是非常的簡單,不止是ASRC,做了好些年的DSP技術(shù)研究,ADI的所有接口模塊使用都是非常的簡單易用。

SHARC DSP有4個ASRC模塊,每個ASRC模塊可自動檢測輸入輸出時鐘速度,支持左對齊,右對齊,IIS,TDM常用的數(shù)字音頻傳輸格式,等等等…。具體參考數(shù)據(jù)手冊吧。

可以看到它是非常實(shí)用的,在數(shù)字音頻系統(tǒng)中,時鐘同步是困擾我們的一大問題,很煩惱。

在下圖這樣的一個時鐘系統(tǒng)中,AD/DA均使用SHARC產(chǎn)生的時鐘,2個HDMI,1個SPDIF和1個USB均作主設(shè)備提供時鐘輸出。那這樣的話,在DA輸出之后聽HDMI、SPDIF和USB的聲音肯定是失真的。

解決這類問題的一般做法是:

1,通過軟件采樣率轉(zhuǎn)換+緩沖機(jī)制,缺點(diǎn):如果輸入時鐘速率是變化的情況下軟件很難檢測。

2,外置時鐘轉(zhuǎn)換芯片電路,缺點(diǎn):硬件成本高了。

那么,使用ASRC模塊可輕松的解決這類問題。這就是SHARC DSP相比較其他DSP具有優(yōu)勢的原因之一,在市場上,大家都說SHARC DSP非常適合音頻應(yīng)用,我想可能也是這個意思,它的音頻接口資源豐富。

如何配置ASRC

先來看看ASRC模塊的引腳

四個ASRC模塊引腳一致,數(shù)字音頻里時鐘分為幀時鐘(LRCLK/FS),位時鐘(SCLK),數(shù)據(jù)(DAT),有的還有MCLK(主時鐘)。SHARCDSP如果做從設(shè)備,是無需MCLK的。有些芯片則不行,像AD/DA三個時鐘都是需要的。

2套采樣時鐘,共6個引腳,分為輸入幀時鐘(ASRC3-0_FS_IP_I),輸入位時鐘(ASRC3-0_CLK_IP_I),輸入數(shù)據(jù)(ASRC3-0_DAT_IP_I),輸出幀時鐘(ASRC3-0_FS_OP_I),輸出位時鐘(ASRC3-0_CLK_OP_I),輸出數(shù)據(jù)(ASRC3-0_DAT_OP_O)。

拿上圖例子來講,需要將SPDIF和DA進(jìn)行同步,這時候需要設(shè)置SPDIF時鐘作為ASRC輸入時鐘,DSP產(chǎn)生給DA的時鐘同時給ASRC輸出時鐘,SPDIF的數(shù)據(jù)給ASRC數(shù)據(jù)輸入,ASRC的數(shù)據(jù)輸出將是采樣轉(zhuǎn)換完成后的輸出,這個輸出可以給到DA進(jìn)行輸出。

在ADSP安裝目錄下,有一個例程SPDIFto Analog TalkThru with SRC (C) ,可以進(jìn)行參考,編程實(shí)在是非常的簡便,配置一下就完美了。

C:Program Files (x86)Analog DevicesVisualDSP5.1.2214xxExamplesADSP-21489 EZ-Board SPDIF to Analog TalkThru with SRC (C).

責(zé)任編輯:xj

原文標(biāo)題:淺析SHARC DSP SRC功能

文章出處:【微信公眾號:DSP工程師】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    559

    文章

    8220

    瀏覽量

    364330
  • ADI
    ADI
    +關(guān)注

    關(guān)注

    150

    文章

    46088

    瀏覽量

    271379
  • sharc
    +關(guān)注

    關(guān)注

    0

    文章

    49

    瀏覽量

    13801

原文標(biāo)題:淺析SHARC DSP SRC功能

文章出處:【微信號:ddongcloud,微信公眾號:嵌入式DSP】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    如何判斷電能質(zhì)量在線監(jiān)測裝置的采樣率是否滿足要求?

    判斷電能質(zhì)量在線監(jiān)測裝置的采樣率是否滿足要求,核心邏輯是 “需求匹配 + 標(biāo)準(zhǔn)對標(biāo) + 實(shí)測驗(yàn)證” :先根據(jù)監(jiān)測目標(biāo)(諧波次數(shù)、暫態(tài)事件類型)計(jì)算最低采樣率,再對照國標(biāo) / 國際標(biāo)準(zhǔn),最后通過實(shí)際
    的頭像 發(fā)表于 12-11 11:00 ?329次閱讀
    如何判斷電能質(zhì)量在線監(jiān)測裝置的<b class='flag-5'>采樣率</b>是否滿足要求?

    XMSRC4392_VC1:4通道192KHz ASRC及768KHz SSRC音頻采樣率轉(zhuǎn)換器產(chǎn)品介紹

    XMSRC4392是一款高性能四通道異步音頻采樣率轉(zhuǎn)換器,采用XMOS高性能芯片,專為專業(yè)音頻應(yīng)用設(shè)計(jì)。相比SRC4392的兩路SRC解決方案,本產(chǎn)品提供雙倍的處理能力,同時在成本和性能方面實(shí)現(xiàn)了
    的頭像 發(fā)表于 10-30 10:02 ?275次閱讀
    XMSRC4392_VC1:4通道192KHz <b class='flag-5'>ASRC</b>及768KHz SSRC音頻<b class='flag-5'>采樣率</b><b class='flag-5'>轉(zhuǎn)換</b>器產(chǎn)品介紹

    OT83211_VC1:4通道 ASRC OTG(44.1kHz~192kHz)音頻采樣率轉(zhuǎn)換器產(chǎn)品介紹

    OT83211_VC1是一款專為移動音頻設(shè)備設(shè)計(jì)的高性能4通道ASRC異步采樣率轉(zhuǎn)換)音頻處理器,集成USBOTG接口與2路I2S從接口。產(chǎn)品基于XMOS高性能芯片開發(fā),針對直播聲卡
    的頭像 發(fā)表于 10-23 13:53 ?283次閱讀
    OT83211_VC1:4通道 <b class='flag-5'>ASRC</b> OTG(44.1kHz~192kHz)音頻<b class='flag-5'>采樣率</b><b class='flag-5'>轉(zhuǎn)換</b>器產(chǎn)品介紹

    24bit,192kHz集成數(shù)字音頻接收接口的異步采樣率轉(zhuǎn)換器-MS8422N

    異步采樣率轉(zhuǎn)換器(ASRC)通過數(shù)字域技術(shù)實(shí)現(xiàn)輸入與輸出采樣速率的完全解耦,其核心原理如下:將輸入采樣
    的頭像 發(fā)表于 10-23 10:21 ?248次閱讀
    24bit,192kHz集成數(shù)字音頻接收接口的<b class='flag-5'>異步</b><b class='flag-5'>采樣率</b><b class='flag-5'>轉(zhuǎn)換</b>器-MS8422N

    記憶示波器的采樣率應(yīng)如何選擇

    選擇記憶示波器的采樣率需結(jié)合信號特性、測量需求及示波器性能,以下為具體選擇策略:一、根據(jù)信號頻率選擇采樣率 奈奎斯特定理基礎(chǔ) 采樣率需至少為信號最高頻率的 2倍(最低要求)。 實(shí)際應(yīng)用中,為避免混
    發(fā)表于 04-10 14:46

    AD7841需要設(shè)置為以100KHZ或者1KHZ采樣率對連續(xù)128點(diǎn)采樣時,應(yīng)該怎么設(shè)置采樣率?

    您好,我現(xiàn)在在用ADS7841,芯片資料上說它最高可以達(dá)到200KHZ的轉(zhuǎn)換率,我想問下 當(dāng)我需要設(shè)置為以100KHZ或者1KHZ采樣率對連續(xù)128點(diǎn)(或更過點(diǎn)的采樣時)采樣時,應(yīng)該
    發(fā)表于 02-07 06:39

    如何提升音頻音質(zhì)?比特采樣率是關(guān)鍵!

    在挑選音響、聲卡、耳機(jī)等音頻設(shè)備時,我們都會特別關(guān)注其音質(zhì)表現(xiàn)——這關(guān)乎到我們聆聽音樂、觀看電影等娛樂體驗(yàn)的質(zhì)量。實(shí)際上,我們可以在音頻設(shè)備中看到一些名詞標(biāo)注:比特、采樣率……這兩個可是影響音
    的頭像 發(fā)表于 02-05 17:26 ?5364次閱讀
    如何提升音頻音質(zhì)?比特<b class='flag-5'>率</b>和<b class='flag-5'>采樣率</b>是關(guān)鍵!

    ADS6142-HT芯片手冊上顯示它的的采樣率為65MSPS,這個AD轉(zhuǎn)換器的采樣率是可調(diào)的嗎?

    ADS6142-HT芯片手冊上顯示它的的采樣率為65MSPS,這個AD轉(zhuǎn)換器的采樣率是可調(diào)的嗎?還是說只能是65M的采樣率。手冊的哪個地方又體現(xiàn)嗎?
    發(fā)表于 01-23 06:34

    ADS1246超過采樣率范圍的信號是否會對采樣率內(nèi)的信號產(chǎn)生影響而造成失真?

    我想選用ADS1246進(jìn)行AD轉(zhuǎn)換,該型芯片的采樣率為2K,我的模擬信號中感興趣的頻帶約為20-700Hz,已經(jīng)進(jìn)行了信號調(diào)理,前端擁有模擬低通濾波處理。我的問題是:按照采樣定理,采樣率
    發(fā)表于 01-22 06:13

    ADS1274怎么修改采樣率

    最近在選用一顆4路的能夠同步采樣的ADC芯片,最后看到這顆,但是我們現(xiàn)在的需求是需要修改采樣率,請問這顆芯片怎么修改采樣率,是給CLK腳不同的時鐘來設(shè)定它的采樣率嗎?請大俠門指點(diǎn),
    發(fā)表于 01-13 06:21

    如何確定DAC的采樣率?

    我在做系統(tǒng),需使用數(shù)模轉(zhuǎn)換器,但是用戶需要采樣率為2.8MS/s,芯片的參數(shù)里就沒有該項(xiàng)參數(shù)。我用總線訪問時間來計(jì)算,但是有些芯片就沒有寫周期的參數(shù)。 所以我比較迷茫,不知該如何確定DAC的采樣率。。。。。
    發(fā)表于 01-10 12:23

    ADS1258芯片初始化設(shè)置采樣率為19950,給AD發(fā)送脈沖轉(zhuǎn)換(單次轉(zhuǎn)換)命令,此時采樣率還是19950嗎?

    。這兩個地方有矛盾。我想知道是讀數(shù)據(jù)后切換到下一個通道還是DRDY下降沿就切換到下一個通道? 還有我想問一下,ADS1258芯片初始化設(shè)置采樣率為19950,給AD發(fā)送脈沖轉(zhuǎn)換(單次轉(zhuǎn)換)命令,此時
    發(fā)表于 01-08 06:36

    EE-268:在ADSP-2136x SHARC處理器上對異步采樣速率轉(zhuǎn)換器進(jìn)行編程

    電子發(fā)燒友網(wǎng)站提供《EE-268:在ADSP-2136x SHARC處理器上對異步采樣速率轉(zhuǎn)換器進(jìn)行編程.pdf》資料免費(fèi)下載
    發(fā)表于 01-07 14:07 ?0次下載
    EE-268:在ADSP-2136x <b class='flag-5'>SHARC</b>處理器上對<b class='flag-5'>異步</b><b class='flag-5'>采樣</b>速率<b class='flag-5'>轉(zhuǎn)換</b>器進(jìn)行編程

    EE-183:使用Blackfin處理器進(jìn)行合理的采樣率轉(zhuǎn)換

    電子發(fā)燒友網(wǎng)站提供《EE-183:使用Blackfin處理器進(jìn)行合理的采樣率轉(zhuǎn)換.pdf》資料免費(fèi)下載
    發(fā)表于 01-07 13:59 ?0次下載
    EE-183:使用Blackfin處理器進(jìn)行合理的<b class='flag-5'>采樣率</b><b class='flag-5'>轉(zhuǎn)換</b>

    DAC的采樣率是指的什么呢?

    DAC的采樣率是什么意思? 我記得ADC才會有采樣率一說,那DAC的采樣率是指的什么呢?請?jiān)斀?,謝謝
    發(fā)表于 12-19 07:19