chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

在ASIC的物理設(shè)計的低功耗實現(xiàn)技術(shù)解析

電子設(shè)計 ? 來源:powerelectronicsnews ? 作者:Vipulkumar Patel,Ra ? 2021-04-12 11:25 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

半導(dǎo)體領(lǐng)域,單個模塊中的器件工作頻率和晶體管數(shù)量隨時間增加。在本文中,我們將介紹可以在ASIC的物理設(shè)計實現(xiàn)中使用的廣為人知的低功耗實現(xiàn)技術(shù)。CMOS器件有三大功率損耗:動態(tài)功率,靜態(tài)功率和短路功率。

CMOS器件的總功耗如下:

CMOS器件具有非常低的靜態(tài)功耗,當(dāng)所有輸入均處于某個有效邏輯電平且該器件未進(jìn)行開關(guān)操作時,就會發(fā)生這種情況。

靜態(tài)功耗是電源電壓,晶體管閾值電壓和晶體管尺寸的函數(shù)。當(dāng)以更高的頻率工作時,動態(tài)功耗會極大地影響總體功耗,并由下式得出:

在哪里,

C負(fù)載= CMOS的負(fù)載電容

VDD =電源電壓

F =發(fā)生過渡的工作頻率

a =開關(guān)活動常數(shù)

從等式(2),我們可以得出結(jié)論,動態(tài)功耗與器件的工作頻率和電源電壓成正比。

現(xiàn)在,第一個組件是設(shè)計的頻率,但是由于數(shù)字設(shè)備的速度越來越快,我們無法降低工作頻率。因此,我們需要使用時鐘網(wǎng)絡(luò)以節(jié)省功耗。為了節(jié)省時鐘樹的功率,設(shè)計人員使用了時鐘門控技術(shù),其中在時鐘門控單元上施加了特殊的使能信號,以打開指定觸發(fā)器組的時鐘,這有助于降低動態(tài)功耗。

節(jié)省功率的第二個要素是芯片的電源電壓。有多種技術(shù)可借助電源電壓來節(jié)省功率。

  • 多VDD
  • 跨域的杠桿移位器插入
  • DVFS(動態(tài)電壓頻率縮放)
  • 多Vt
  • 電源門控(電源關(guān)閉)

讓我們詳細(xì)討論用電源電壓節(jié)省功率的實現(xiàn)技術(shù)。

1)多VDD

多VDD技術(shù)用于節(jié)省設(shè)計的動態(tài)和靜態(tài)功耗。在此,芯片以不同的電源電壓實現(xiàn)。不同的功能塊以不同的電源電壓運行。我們可以通過減少設(shè)計的標(biāo)準(zhǔn)單元和存儲元件的電源電壓來節(jié)省功耗。

在多VDD技術(shù)中,根據(jù)設(shè)計的關(guān)鍵程度定義了不同的電源域。這里,電平轉(zhuǎn)換器用于從低壓電源域到高壓電源域的信號,反之亦然。在網(wǎng)表級別,將以UPF和CPF電源格式編寫設(shè)計代碼,在此基礎(chǔ)上,我們可以開發(fā)設(shè)計的電源結(jié)構(gòu)。

2)跨域的電平轉(zhuǎn)換器插入

在多VDD設(shè)計中,使用了電平轉(zhuǎn)換器。電平轉(zhuǎn)換器是一種數(shù)字組件,用于將信號從一個轉(zhuǎn)換為另一電壓電平(從低電壓電平轉(zhuǎn)換為高電壓電平,反之亦然)。

對于在設(shè)計中的不同電源域之間插入電平轉(zhuǎn)換器,有一些特殊的放置準(zhǔn)則。電平轉(zhuǎn)換器應(yīng)放置在設(shè)計的目標(biāo)域中。插入電平轉(zhuǎn)換器的一個缺點是-它占用了設(shè)計空間。但是,與此同時,插入電平轉(zhuǎn)換器將有助于節(jié)省芯片的功耗。

有兩種類型的電平轉(zhuǎn)換器。

高至低電壓電平轉(zhuǎn)換器

它僅引入緩沖延遲,因此對時序的影響最小。下圖顯示了從高到低的電平轉(zhuǎn)換器。

pIYBAGBzvC2ATBAVAAAriDHMIOo118.png
圖1從高到低的電平轉(zhuǎn)換器

低至高電壓電平轉(zhuǎn)換器

低壓擺幅輸入信號不一定足夠強,無法完全導(dǎo)通輸入晶體管。這可能導(dǎo)致不可接受的長時間上升或下降時間。這可能會導(dǎo)致更高的開關(guān)電流并降低噪聲容限。下圖顯示了從低到高的電平轉(zhuǎn)換器。

o4YBAGBzvD2AEW79AAAuT3iH4bo385.png

圖2從低到高的電平轉(zhuǎn)換器。

在放置階段,從低到高電壓電平轉(zhuǎn)換器需要特別注意。

3)DVFS(動態(tài)電壓和頻率縮放)

在DVFS技術(shù)中,工作電壓以及頻率會根據(jù)設(shè)計的不同工作模式動態(tài)變化。通過隨頻率改變電壓,我們可以降低功耗。當(dāng)需要高工作速度時,增加電源電壓以獲得更高的工作頻率,而功耗增加。

動態(tài)電壓和頻率縮放是廣泛用于各種計算系統(tǒng),微處理器等的功耗和能耗降低技術(shù)。降低電源電壓可以降低功耗,因為電源和電源電壓之間存在二次關(guān)系。由于此技術(shù)同時優(yōu)化了電壓和頻率,因此對于靜態(tài)和動態(tài)功耗非常有效。下圖顯示了通過使用可變電源電壓實現(xiàn)的節(jié)能效果。

o4YBAGBzvHaAd0JUAADBI72g4GI816.png

圖3通過使用可變電源電壓可實現(xiàn)節(jié)電

4)多Vt

該技術(shù)涉及使用多閾值電壓標(biāo)準(zhǔn)單元庫來實現(xiàn)設(shè)計,以節(jié)省設(shè)計功耗。庫以彼此獨立的標(biāo)準(zhǔn)Vt,低Vt和高Vt形式提供。這些庫用于功率和時序優(yōu)化。

物理設(shè)計流程中的布線完成后,可以通過在非時序關(guān)鍵路徑中進(jìn)行Vt交換來實現(xiàn)功率恢復(fù),方法是在簽約階段的黃金時段將低Vt單元轉(zhuǎn)換為高閾值電壓單元。

近來,多Vt合成流在較低技術(shù)節(jié)點中變得更加普遍。在ASIC設(shè)計流程中,主要的標(biāo)準(zhǔn)Vt庫用于初始合成。多個閾值單元用于優(yōu)化和合成的下一個迭代。

5)電源門控(電源關(guān)閉)

通過施加特定信號在特定時間間隔內(nèi)關(guān)閉模塊/模塊,可以降低CMOS電路的內(nèi)部泄漏功率??梢酝ㄟ^使用可插入網(wǎng)表的電源門控技術(shù)來節(jié)省功耗。

在這種技術(shù)中,當(dāng)功能未激活時,這些塊被置于關(guān)閉模式,并在需要時打開。通過在單元(功率門控器)上施加一些特殊信號(上拉或下拉),可以控制系統(tǒng)邏輯功能的啟用和禁用。這些特殊單元(門控)的添加會占用更多的區(qū)域。

這些選通器也稱為睡眠晶體管,它們用作開關(guān),以切斷部分設(shè)計的電源并將永久電源連接到電路電源。PMOS睡眠晶體管用作VDD電源的“頁眉開關(guān)”,而NMOS睡眠晶體管控制VSS電源,稱為“頁腳開關(guān)”。

可以采用兩種不同的方式來實現(xiàn)電源關(guān)閉(PSO):片上電源關(guān)閉和片外電源關(guān)閉。電源開關(guān)位于片上PSO的SoC中;電源開關(guān)在片外PSO中位于芯片外部。

PSO同樣可以是精細(xì)或粗略的門控,指的是受單個電源開關(guān)約束的每個模塊的大小。通過精細(xì)的電源門控程序,我們可以通過關(guān)閉單個模塊來節(jié)省電源,而無需切斷繼續(xù)工作的不同模塊的電源。這將有助于降低CMOS的泄漏功率。利用粗粒度技術(shù),單個睡眠信號可以使整個區(qū)域斷電。這有助于減少待機模式下的泄漏功率。

我們需要一個隔離單元來隔離來自功率門控模塊的信號,如下圖4所示。

pIYBAGBzvIKAa7h0AACCPVMflv8531.png

圖4電源門控塊信號需要一個隔離單元

該隔離單元始終是“加電”單元,它可以防止任何未知的邏輯電平到達(dá)“始終在線”邏輯。

在進(jìn)行電源門控時,在關(guān)閉電源門控模塊之前,還需要一個保留寄存器以保存其內(nèi)容。如下圖5所示,保留寄存器除主寄存器外還包含一個影子寄存器。影子寄存器由“常開”電源供電,當(dāng)“ SAVE”置為高電平時,該電源存儲被電源門控的模塊的邏輯值。當(dāng)“ RESTORE”置為高電平時,它將將此邏輯值恢復(fù)到主寄存器。

o4YBAGBzvIuAXQykAADH6CoXPe4275.png

圖5保留寄存器包含一個影子寄存器和主寄存器

在本文中,已經(jīng)討論了各種低功耗實現(xiàn)技術(shù)。采用特定技術(shù)取決于設(shè)計復(fù)雜度和要降低的功耗。在采用它們之前,還需要考慮上述每種技術(shù)的時序損失,面積損失和實現(xiàn)復(fù)雜性。

通常,多VDD和DVFS技術(shù)用于降低動態(tài)和靜態(tài)功耗,而多Vt和電源門控技術(shù)主要用于降低泄漏功率。

參考

  • 許,《面向編譯器的動態(tài)電壓和頻率調(diào)節(jié),以降低CPU功耗和能耗》,博士學(xué)位,美國新澤西州立大學(xué),2003年
  • Diary R. Suleiman,Muhammed A. Ibrahim,Ibrahim I. Hamarash,動態(tài)電壓頻率縮放(DVFS),用于降低微處理器的功耗和能耗
  • 低功耗方法論手冊學(xué)習(xí)

Vipulkumar Patel是eInfochips的高級物理設(shè)計工程師,在VLSI / ASIC領(lǐng)域擁有7年的經(jīng)驗。

Rakesh Gosai是eInfochips的高級物理設(shè)計工程師,在不同納米技術(shù)節(jié)點(7 nm,16nm)的ASIC領(lǐng)域擁有4年的經(jīng)驗。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • CMOS
    +關(guān)注

    關(guān)注

    58

    文章

    6214

    瀏覽量

    242661
  • asic
    +關(guān)注

    關(guān)注

    34

    文章

    1273

    瀏覽量

    124459
  • 電平轉(zhuǎn)換器
    +關(guān)注

    關(guān)注

    1

    文章

    258

    瀏覽量

    21106
  • 電源電壓
    +關(guān)注

    關(guān)注

    3

    文章

    1259

    瀏覽量

    26332
  • UPF
    UPF
    +關(guān)注

    關(guān)注

    0

    文章

    51

    瀏覽量

    14143
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    低功耗之選:LTC1542的深度解析

    低功耗之選:LTC1541/LTC1542的深度解析 電子工程師的設(shè)計世界里,低功耗、高性能的器件一直是我們追求的目標(biāo)。今天,就來深入探討一下 Linear Technology
    的頭像 發(fā)表于 01-28 11:10 ?197次閱讀

    低功耗技術(shù):讓無線設(shè)備“用電如絲”,續(xù)航以年計

    一、什么是超低功耗技術(shù)? 超低功耗技術(shù)是一系列硬件設(shè)計與通信協(xié)議優(yōu)化的綜合成果,旨在將無線設(shè)備非活躍狀態(tài)下的能耗降至微安級(μA)甚至納安
    發(fā)表于 01-28 10:51

    高精度低功耗運放AD8659:性能與應(yīng)用解析

    高精度低功耗運放AD8657/AD8659:性能與應(yīng)用解析 電子工程師的設(shè)計工作中,選擇合適的運算放大器至關(guān)重要。今天,我們就來深入探討Analog Devices公司的AD8657/AD8659
    的頭像 發(fā)表于 01-22 15:55 ?117次閱讀

    低功耗、高性能的視頻驅(qū)動AD8141/AD8142:技術(shù)與應(yīng)用解析

    低功耗、高性能的視頻驅(qū)動AD8141/AD8142:技術(shù)與應(yīng)用解析 視頻信號處理領(lǐng)域,對于驅(qū)動芯片的性能要求日益嚴(yán)苛,需要在保證信號質(zhì)量的同時,兼顧成本與
    的頭像 發(fā)表于 01-12 14:35 ?302次閱讀

    MAX900 - MAX903高速低功耗電壓比較器:技術(shù)解析與應(yīng)用指南

    MAX900 - MAX903高速低功耗電壓比較器:技術(shù)解析與應(yīng)用指南 電子設(shè)計領(lǐng)域,對于高速且低功耗的電壓比較器的需求始終存在。今天我們
    的頭像 發(fā)表于 01-08 14:30 ?157次閱讀

    CC1150低功耗亞1GHz射頻發(fā)射器:設(shè)計與應(yīng)用全解析

    CC1150低功耗亞1GHz射頻發(fā)射器:設(shè)計與應(yīng)用全解析 在當(dāng)今的電子設(shè)備中,無線通信技術(shù)的應(yīng)用越來越廣泛,尤其是低功耗、短距離通信領(lǐng)域。
    的頭像 發(fā)表于 01-05 14:55 ?349次閱讀

    DS90C187:低功耗FPD - Link串行器的深度解析

    DS90C187:低功耗FPD - Link串行器的深度解析 電子設(shè)計領(lǐng)域,尤其是涉及顯示接口的設(shè)計中,如何高效地傳輸數(shù)據(jù)并降低功耗是工程師們一直關(guān)注的重點。今天,我們就來詳細(xì)探討一
    的頭像 發(fā)表于 12-23 15:55 ?467次閱讀

    AIROC?藍(lán)牙低功耗模塊CYBLE - 3x307x - 02:設(shè)計與應(yīng)用全解析

    AIROC?藍(lán)牙低功耗模塊CYBLE - 3x307x - 02:設(shè)計與應(yīng)用全解析 在當(dāng)今的電子設(shè)備中,藍(lán)牙低功耗(BLE)技術(shù)因其低功耗、
    的頭像 發(fā)表于 12-21 16:30 ?590次閱讀

    武漢芯源MCU的功耗如何優(yōu)化?有哪些低功耗模式和節(jié)能技術(shù)?

    武漢芯源MCU的功耗如何優(yōu)化,有哪些低功耗模式和節(jié)能技術(shù)?
    發(fā)表于 12-08 07:44

    MCU芯片想實現(xiàn)低功耗如何做到?

    1、關(guān)閉非必要外設(shè)時鐘 逐一檢查MCU的外設(shè),僅保留工作中必須的模塊時鐘,關(guān)閉未使用的外設(shè)時鐘,以此減少不必要的功耗。 2、避免時鐘倍頻 進(jìn)入低功耗模式前,禁用PLL(相位鎖定環(huán))和FLL(頻率
    發(fā)表于 12-01 08:01

    深度技術(shù)解析低功耗藍(lán)牙廠商nordic的nRF Connect SDK裸機選項方案

    :中心功能、編碼物理層、擴展廣播模式、藍(lán)牙5.0規(guī)范以上特性(如信道探測、LE Audio及藍(lán)牙Mesh) NFC ES 大家可能已經(jīng)注意到,裸機選項僅支持nRF54L系列上進(jìn)行低功耗藍(lán)牙開發(fā)。對于需要
    發(fā)表于 10-29 21:17

    低功耗高性能ADC技術(shù)解析:TI ADC354x系列工業(yè)與通信中的應(yīng)用

    Texas Instruments ADC354x低噪聲超低功耗模數(shù)轉(zhuǎn)換器 (ADC) 是低噪聲、超低功耗、14位、10至65MSPS高速ADC。這些器件設(shè)計用于實現(xiàn)低功耗,具有–15
    的頭像 發(fā)表于 09-16 11:35 ?1212次閱讀
    超<b class='flag-5'>低功耗</b>高性能ADC<b class='flag-5'>技術(shù)</b><b class='flag-5'>解析</b>:TI ADC354x系列<b class='flag-5'>在</b>工業(yè)與通信中的應(yīng)用

    藍(lán)牙低功耗技術(shù)與其他無線技術(shù)的區(qū)別

    藍(lán)牙低功耗技術(shù)(以下簡稱 “Bluetooth LE”)是一種我們生活中用于多種用途的無線通信技術(shù)。
    的頭像 發(fā)表于 06-10 10:56 ?1882次閱讀
    藍(lán)牙<b class='flag-5'>低功耗</b><b class='flag-5'>技術(shù)</b>與其他無線<b class='flag-5'>技術(shù)</b>的區(qū)別

    藍(lán)牙低功耗模塊的原理和應(yīng)用介紹

    隨著物聯(lián)網(wǎng)技術(shù)的快速發(fā)展,藍(lán)牙低功耗模塊連接各種設(shè)備和傳輸數(shù)據(jù)方面發(fā)揮著重要作用。今天將為您介紹藍(lán)牙低功耗模塊的工作原理以及其廣泛的應(yīng)用領(lǐng)域。 藍(lán)牙
    的頭像 發(fā)表于 05-21 15:56 ?1167次閱讀

    多層級低功耗設(shè)計技術(shù)解析

    ? ? ? 芯片功耗特性包含動態(tài)功耗、靜態(tài)功耗及特定場景功耗三類,需依據(jù)應(yīng)用場景需求進(jìn)行多層級協(xié)同設(shè)計,實現(xiàn)性能與能效的合理分配。具體
    的頭像 發(fā)表于 04-08 10:41 ?940次閱讀