U22是電可擦除ROM,用于存放AS下載后的數(shù)據(jù),使得FPGA的程序段掉電也能得以保存,DATA端是數(shù)據(jù)讀取端,用于讀取ROM內(nèi)數(shù)據(jù)。DCLK為時(shí)鐘端口,用于接收時(shí)鐘信號(hào)進(jìn)行同步傳輸。nCS是片選端口,用于接收片選信號(hào)表示對(duì)該芯片進(jìn)行通訊。ASDI為AS下載數(shù)據(jù)輸入端,用于接收AS下載數(shù)據(jù)。VCC與GND分別為電源端口與地端口,分別接3.3V與數(shù)字地。
FPGA電源設(shè)計(jì)部分電路原理圖如圖5-1所示:
Header18X2為18排2列排陣,兩組排陣分別與PIN口、3.3V電源、數(shù)字地相連,提供了可動(dòng)的機(jī)制,使得PIN口可根據(jù)需要用排線與目標(biāo)相連,打到信號(hào)傳輸?shù)哪康?。?.3V電源以及數(shù)字地針口則可以根據(jù)需要,用排線為目標(biāo)提供邏輯高電平或邏輯低電平。
U21D為FPGA芯片的時(shí)鐘信號(hào)接收部分,通過(guò)網(wǎng)絡(luò)標(biāo)號(hào)“CLK0~3”與對(duì)應(yīng)的時(shí)鐘信號(hào)端口相連。
U21C為FPGA芯片的供電及接地部分,含有“GND”字樣的是“地”端口,與數(shù)字地相連,VCCIO1~4為I/O口供電端口,采用3.3V電源供電,通過(guò)網(wǎng)絡(luò)標(biāo)號(hào)“+3.3V”與3.3V電源端口相連。VCCA_PLL1、VCCA_PLL2、VCCINT為內(nèi)部運(yùn)算器和輸入緩沖區(qū)的供電端口,采用1.5V電源供電,通過(guò)網(wǎng)絡(luò)標(biāo)號(hào)“+1.5V”與1.5V電源端口相連。
U21B為JTAG與AS下載部分,TMS、TCK、TD1、TD0分別為JATAG下載方式的模式選擇端、時(shí)鐘信號(hào)端、數(shù)據(jù)輸入端、數(shù)據(jù)輸出端。DATA0為AS下載的數(shù)據(jù)端口,MSEL0、MSEL1、nCE、nCEO、CONF_DONE、nCONFIG、nSTATUS端口按照典型接法相連。值得注意的是:無(wú)論AS還是JTAG都是通過(guò)JTAG標(biāo)準(zhǔn)通訊,AS下載一般是下載POF到PROM(flash)里,重新上電仍然可以加載,JTAG下載是通過(guò)JTAG口將sof文件直接下載到FPGA內(nèi),一般是臨時(shí)調(diào)試用的,掉電就丟失了。
責(zé)任編輯人:CC
-
FPGA
+關(guān)注
關(guān)注
1660文章
22394瀏覽量
635418 -
電源設(shè)計(jì)
+關(guān)注
關(guān)注
31文章
1697瀏覽量
69638 -
電路原理圖
+關(guān)注
關(guān)注
40文章
355瀏覽量
39911
發(fā)布評(píng)論請(qǐng)先 登錄
電源內(nèi)部電子元件詳解(圖解)
拆解:1000w金牌pc電源(圖解)
直流馬達(dá)驅(qū)動(dòng)電路原理設(shè)計(jì)圖解析
USB接口電路圖解析
單鍵輕觸電子開(kāi)關(guān)電路原理圖解
fpga最小系統(tǒng)設(shè)計(jì)和原理圖解析
電動(dòng)機(jī)電氣聯(lián)控控制和單向直接啟動(dòng)控制原理圖解析
鉦銘科電源芯片DK1203兼容RM6203方案原理圖解析及設(shè)計(jì)思路圖下載
FPGA電源設(shè)計(jì)部分電路原理圖解析
評(píng)論