IC Compiler II作為新思科技Fusion Platform的一部分,憑借其行業(yè)領(lǐng)先的容量和吞吐量,加速了超大規(guī)模Colossus IPU的實(shí)現(xiàn),該IPU擁有超過(guò)590億個(gè)晶體管
RTL-to-GDS流程為AI硬件設(shè)計(jì)所需的創(chuàng)新優(yōu)化技術(shù)提供了最佳性能、功耗和面積(PPA)
集成式黃金簽核技術(shù)通過(guò)零裕度流程提供了可預(yù)測(cè)且可收斂的融合設(shè)計(jì)
新思科技(Synopsys)近日宣布,其行業(yè)領(lǐng)先的IC CompilerII布局布線解決方案成功協(xié)助Graphcore實(shí)現(xiàn)第二代Colossus MK2 GC200智能處理單元(IPU)芯片的一次性流片成功。該IPU采用了業(yè)界先進(jìn)的7nm工藝技術(shù),集成594億個(gè)晶體管。新思科技IC Compiler II擁有針對(duì)AI硬件設(shè)計(jì)的超高容量架構(gòu)和創(chuàng)新技術(shù),其RTL-to-GDS流程與最先進(jìn)的功耗優(yōu)化能力,以及PrimeTime延遲計(jì)算器等嵌入式黃金簽核技術(shù),為Graphcore設(shè)計(jì)團(tuán)隊(duì)提供了優(yōu)越的PPA和最快的設(shè)計(jì)收斂時(shí)間,從而加快了Graphcore大規(guī)模AI處理器設(shè)計(jì)的實(shí)現(xiàn)。
“新思科技的數(shù)字全流程解決方案(包括Design Compiler和IC Compiler II在內(nèi)的業(yè)界一流RTL-to-GDS工具)提供了單一供應(yīng)商所能提供的最全面設(shè)計(jì)平臺(tái),這對(duì)我們最新的Colossus IPU按時(shí)流片至關(guān)重要。與新思科技的長(zhǎng)期合作使我們能夠利用IC Compiler II的最前沿技術(shù),實(shí)現(xiàn)先進(jìn)AI處理器的性能與功率目標(biāo)。我們相信,基于與新思科技在IC Compiler II和Fusion Compiler上的持續(xù)合作,我們將不斷拓展機(jī)器智能計(jì)算的極限。”
——Graphcore
硅業(yè)務(wù)副總裁
Phil Horsfield
Graphcore推出的第二代Colossus GC200 IPU是一款精密芯片,集成了1472個(gè)獨(dú)立處理器核和超過(guò)900兆字節(jié)的片上存儲(chǔ),為數(shù)據(jù)中心規(guī)模的AI應(yīng)用提供卓越的并行處理能力。新思科技的IC Compiler II擁有適配AI設(shè)計(jì)的多項(xiàng)功能,其頂級(jí)互連規(guī)劃、邏輯重構(gòu)、擁塞驅(qū)動(dòng)的mux優(yōu)化、全流程并發(fā)時(shí)鐘以及數(shù)據(jù)優(yōu)化,為復(fù)合AI加速芯片中典型的高度重復(fù)、基于MAC的拓?fù)?,提供了同類設(shè)計(jì)的最佳PPA。
此外,它還具有自適應(yīng)抽象化和分布式實(shí)現(xiàn)的原生高容量數(shù)據(jù)模型,可以在快速周轉(zhuǎn)時(shí)間內(nèi)高效處理數(shù)十億個(gè)實(shí)例設(shè)計(jì)。IC Compiler II具有獨(dú)特的最終簽發(fā)引擎主干,可提供最高的相關(guān)性和超高度收斂的設(shè)計(jì),從而進(jìn)一步加快設(shè)計(jì)周轉(zhuǎn)時(shí)間。
“AI計(jì)算的設(shè)計(jì)復(fù)雜性極限正在不斷被突破,比如Graphcore最新推出的Colossus IPU,它成功利用了IC CompilerII中最新的AI優(yōu)化技術(shù),同時(shí)滿足了最復(fù)雜芯片的多個(gè)設(shè)計(jì)目標(biāo),這進(jìn)一步鞏固了作為下一代AI設(shè)計(jì)首選布局布線工具的領(lǐng)先地位。”
——Neeraj Kaul
工程設(shè)計(jì)事業(yè)部副總裁
新思科技
責(zé)任編輯:lq
-
處理器
+關(guān)注
關(guān)注
68文章
20242瀏覽量
251685 -
晶體管
+關(guān)注
關(guān)注
78文章
10392瀏覽量
147567 -
AI芯片
+關(guān)注
關(guān)注
17文章
2123瀏覽量
36739
原文標(biāo)題:594億顆晶體管的7nm工藝AI芯片,一次性流片成功的王牌武器—ICCII
文章出處:【微信號(hào):Synopsys_CN,微信公眾號(hào):新思科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
技術(shù)報(bào)告 | Gate 和 Fin Space Variation 對(duì)應(yīng)力調(diào)制及 FinFET 性能的影響
MUN5136數(shù)字晶體管技術(shù)解析與應(yīng)用指南
晶體管的基本結(jié)構(gòu)和發(fā)展歷程
多值電場(chǎng)型電壓選擇晶體管結(jié)構(gòu)
【「AI芯片:科技探索與AGI愿景」閱讀體驗(yàn)】+半導(dǎo)體芯片產(chǎn)業(yè)的前沿技術(shù)
【「AI芯片:科技探索與AGI愿景」閱讀體驗(yàn)】+工藝創(chuàng)新將繼續(xù)維持著摩爾神話
下一代高速芯片晶體管解制造問(wèn)題解決了!
薄膜晶體管技術(shù)架構(gòu)與主流工藝路線
無(wú)結(jié)場(chǎng)效應(yīng)晶體管詳解
BiCMOS工藝技術(shù)解析
多值電場(chǎng)型電壓選擇晶體管結(jié)構(gòu)
晶體管電路設(shè)計(jì)(下)
芯片制造中的淺溝道隔離工藝技術(shù)
HFA3134超高頻晶體管應(yīng)用筆記
業(yè)界先進(jìn)的7nm工藝技術(shù),集成594億個(gè)晶體管
評(píng)論