chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于代碼與硬件電路的對應(yīng)關(guān)系

GReq_mcu168 ? 來源:玩轉(zhuǎn)單片機 ? 作者:玩轉(zhuǎn)單片機 ? 2020-12-09 15:59 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1.Verilog HDL描述

可綜合電路Verilog HDL語言是對已知硬件電路的文本描述。所以編寫前:

對所需實現(xiàn)的硬件電路“胸有成竹”; 牢記可綜合Verilog HDL與電路結(jié)構(gòu)一一對應(yīng)的關(guān)系; 確認電路指標是什么:性能?面積? 硬件思維方式,代碼不再是一行行的代碼而是一塊一塊的硬件模塊;

達到以上幾點,就可以寫出行云流水般的高質(zhì)量代碼。關(guān)于代碼與硬件電路的對應(yīng)關(guān)系,參見如下圖片,引用自Synopsys官方文檔和幾本參考書:

13d66892-33d7-11eb-a64d-12bb97331649.jpg

1410cf0a-33d7-11eb-a64d-12bb97331649.jpg

14408e66-33d7-11eb-a64d-12bb97331649.jpg

148acad0-33d7-11eb-a64d-12bb97331649.jpg

14d4a506-33d7-11eb-a64d-12bb97331649.jpg

150bb0d2-33d7-11eb-a64d-12bb97331649.jpg

1547a88a-33d7-11eb-a64d-12bb97331649.jpg

156b8188-33d7-11eb-a64d-12bb97331649.jpg

2、自動化生成代碼如果一定要有奇淫技巧的話,那么代碼自動化生成技術(shù)就一定可以配得上這個稱號。

近十年來,數(shù)字集成電路規(guī)模和復(fù)雜度飛速提高。這給數(shù)字集成電路工程師帶來了不僅是腦力上的勞動的增加,更多是體力重復(fù)性工作的增多。傳統(tǒng)的手工代碼的編寫存在很多弊端。

首先對于模塊的代碼工程師,要面對許多設(shè)計文件。而這些文件之間可能相互不一致,給代碼的編寫帶來了很多的困擾。

其次,代碼工程師需要將這些文件中的很多設(shè)計信息體現(xiàn)在代碼中,其中一些信息是重復(fù)性的謄寫。這不僅帶來了很多枯燥復(fù)雜的工作量而且人工參與過多也容易引入很多粗心帶來的錯誤。

再次,由于各個模塊連接信號之多導(dǎo)致信號文件的手寫工作量很大。每個信號文件小則幾千行大則上萬行信息。而且一旦有信號連接的變動需要相應(yīng)修改多個模塊的信號文件。

最后,如果設(shè)計文件改動相應(yīng)的設(shè)計文件很容易出現(xiàn)哪幾處忘記改動的問題。

而Perl腳本語言又有著強大的處理文本的能力。將腳本語言應(yīng)用于數(shù)字電路設(shè)計中,作為設(shè)計文檔和EDA工具的黏合劑,能夠大大增加設(shè)計的速度。

具體方法為:使用腳本語言從設(shè)計文檔中提取有用的信息來生成想要的Verilog HDL代碼,從而大大減少了IC設(shè)計者的工作量,并提高了代碼的質(zhì)量。其好處有: (1)很好的設(shè)計一致性:保證了設(shè)計概念一旦變動即設(shè)計文檔稍加修改,對應(yīng)的Verilog HDL代碼就會相應(yīng)的改變,不需要工程師手動改變代碼。 (2)兼容性強:該自動生成代碼工具中設(shè)置了一個配置文件,供設(shè)計工程師的配置修改。對于不同的項目,通過修改配置該文件可以直接是代碼相應(yīng)變化,有一定的靈活性。此外,該自動生成代碼工具已經(jīng)應(yīng)用于兩個以上項目中,實踐證明有很好的兼容性。 (3)代碼維護方便:對于設(shè)計代碼的更新或升級,只需要重新運行下該工具即可,不需要一點點該寫代碼。 (4)使用簡單:將很多腳本集成在一起,使用工具時只需要運行一條命令即可。本文將舉一個Perl語言在代碼自動生成中的應(yīng)用實例,下圖為一SoC芯片中全芯片的時鐘控制電路框圖:

15975362-33d7-11eb-a64d-12bb97331649.jpg

時鐘控制模塊實現(xiàn)配置PLL參數(shù)、選擇輸出時鐘源、時鐘分頻、時鐘門控、bank切換、輸出時鐘等功能。3G、4G是系統(tǒng)通訊單元,向時鐘控制單元申請時鐘。PLLs是時鐘源,是時鐘控制單元的輸入。 時鐘控制單元有七大主要模塊,分別為時鐘源控制模塊、bank切換模塊、分頻模塊、時鐘門控模塊、多路選擇器模塊、寄存器、3G4G時鐘握手模塊。時鐘源控制模塊控制時鐘源的大小、開關(guān)。bank切換模塊使時鐘控制單元能正常工作在不同的電壓下。

時鐘控制單元的的工作機理如下:首先,外部模塊向時鐘控制單元請求時鐘,并修改并寫寄存器狀態(tài);時鐘源控制單元根據(jù)寄存器中的內(nèi)容配置時鐘源Plls,并提供了所有的時鐘源。然后,分頻器完成這些時鐘源預(yù)分頻的操作,并將其作為多路選擇器的時鐘源。而多路選擇器則從輸入的時鐘源中選擇輸出主時鐘。 主時鐘通過分頻模塊產(chǎn)生所有的分頻使能信號,這個過程中,需根據(jù)寄存器所配置的分頻數(shù)來輸出不同的頻率的時鐘。同時,根據(jù)系統(tǒng)的實時需求,通過由SPCU控制的bank選擇器完成門控時鐘的實現(xiàn),降低系統(tǒng)的功耗。

以上是時鐘控制模塊的功能分析,那么如何通過代碼自動生成技術(shù)來實現(xiàn)呢? (1)首先,我們把這些模塊梳理下,形成一個自頂向下的層次結(jié)構(gòu),如下圖。如圖中所示,頂層模塊完成對底層模塊的連接,底層模塊實現(xiàn)時鐘控制單元的功能。

15d57d22-33d7-11eb-a64d-12bb97331649.jpg

針對代碼自動生成問題,對于頂層模塊來說,承擔的功能是自動地將底層數(shù)十個模塊連接起來。對于底層模塊來說,需要根據(jù)不同的功能定制需求,來自動化地生成所有功能性的代碼,然后被頂層調(diào)用和連接。這樣的話,就存在兩個問題:[1]自動生成頂層模塊?[2]自動生成底層模塊?

(2)頂層模塊:通常來說,對于一個復(fù)雜的SoC芯片,會有萬數(shù)量級的信號需要進行匹配和連接。而能夠自動生成的信號文件中的信號連接有兩個特點:一是信號命令規(guī)律性強二是信號的連接關(guān)系可以從設(shè)計文件中體現(xiàn)。滿足了這兩點,便可以實現(xiàn)信號文件的自動化。

(3)底層模塊此處即可體現(xiàn)Perl腳本強大的數(shù)據(jù)處理功能,針對該問題,將腳本劃分為三類:提取腳本、生成腳本和集成腳本三種。提取腳本用來從輸入文件中提取有用的設(shè)計信息到存儲單元中;生成腳本從存儲單元獲得有用信息來生成各個功能模塊的代碼;集成腳本將所有的腳本集成在一個腳本里,方便統(tǒng)一化使用。以下是代碼生成的腳本流程圖:

15f08298-33d7-11eb-a64d-12bb97331649.jpg

如圖所示,輸入的文件都是excel和文本形式,Perl腳本首先讀取技術(shù)文檔,從中解析出時鐘模塊所需的連接、頻率、時鐘域等信息,基于此信息建立一個數(shù)據(jù)庫。然后,根據(jù)實際芯片的具體需求,即配置文件,生成相應(yīng)的自動化控制模式和需求。 最終,依據(jù)配置文件和數(shù)據(jù)庫,完成所有所需verilog代碼的生成。需要注意的是,并不是所有的代碼都可以自動生成,有些結(jié)構(gòu)特殊的電路,只能通過手工編寫來完成。所以,自動編寫通常完成較為規(guī)整的、有規(guī)律性的代碼,手工書寫作為補充。這樣即可保證得到高質(zhì)量的代碼。


責任編輯:lq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • Verilog
    +關(guān)注

    關(guān)注

    30

    文章

    1373

    瀏覽量

    114472
  • 代碼
    +關(guān)注

    關(guān)注

    30

    文章

    4965

    瀏覽量

    73875
  • 硬件電路
    +關(guān)注

    關(guān)注

    39

    文章

    267

    瀏覽量

    30312

原文標題:如何寫出高質(zhì)量Verilog HDL代碼?這一做法值得推薦

文章出處:【微信號:mcu168,微信公眾號:硬件攻城獅】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    Modbus產(chǎn)品腳本編輯器“映射關(guān)系”解釋?映射關(guān)系的地址對應(yīng)關(guān)系?

    Modbus產(chǎn)品腳本編輯器“映射關(guān)系”解釋?映射關(guān)系的地址對應(yīng)關(guān)系?
    發(fā)表于 01-20 15:28

    硬件問題造成的MCU死機的原因

    關(guān)于MCU死機問題,近期小編在出差期間遇到多起,且原因不同。所以,今日小白借此機會講一講因硬件問題造成的MCU死機。 MCU不良 在遇到死機問題時,已經(jīng)可以判定是硬件原因造成的前提下,大多人的選擇
    發(fā)表于 11-24 08:07

    一文搞懂?RK3588 PCIe:從硬件資源到拆分配置?+?避坑指南(含腦圖)

    與? PHY? 對應(yīng)關(guān)系 ? RK3588? 的控制器與? PHY? 綁定存在固定規(guī)則,拆分配置前需明確對應(yīng)關(guān)系: ? ? ? pcie3x4 ( 4Lane ) :僅
    的頭像 發(fā)表于 11-20 18:18 ?3654次閱讀
    一文搞懂?RK3588 PCIe:從<b class='flag-5'>硬件</b>資源到拆分配置?+?避坑指南(含腦圖)

    蜂鳥e203移植要從哪些方面入手,在bsp中哪里修改引腳對應(yīng)關(guān)系,約束文件?

    蜂鳥e203移植要從哪些方面入手,在bsp中哪里修改引腳對應(yīng)關(guān)系,約束文件,跪求大神
    發(fā)表于 11-10 07:11

    復(fù)雜的軟件算法硬件IP核的實現(xiàn)

    代碼編譯為 HDL 的過程一共分為兩步: (1)C to HASM (2)HASM to HDL 第一步 C to HASM 是將 C 語言描述的算法編譯為一種中間的、與實際硬件是有一定的對應(yīng)
    發(fā)表于 10-30 07:02

    代碼如何重塑硬件設(shè)計,AI如何加速創(chuàng)新?

    “ ?TS Circuit 創(chuàng)始人 Sebe 與 Atopile 創(chuàng)始人 Matt 之間非常有意思的一段對話,討論了代碼如何重塑硬件設(shè)計及 AI 如何加速創(chuàng)新。非常值得完整的聽一遍,用中文重塑了對話
    的頭像 發(fā)表于 09-06 11:19 ?701次閱讀

    硬件工程師的 “鄙視鏈” 新動向:寫代碼的,憑啥瞧不起畫圖的?

    “ ?在海外硬件工程師的世界里,一場關(guān)于設(shè)計靈魂歸屬的“圣戰(zhàn)”已悄然打響。一邊是信奉“所見即所得”、手握鼠標精雕細琢的“畫圖派”;另一邊,則是高舉“代碼即真理”、用鍵盤召喚電路的“寫碼
    的頭像 發(fā)表于 08-06 11:21 ?3525次閱讀
    <b class='flag-5'>硬件</b>工程師的 “鄙視鏈” 新動向:寫<b class='flag-5'>代碼</b>的,憑啥瞧不起畫圖的?

    請問cypd3125 I2C硬件地址和HPIv2 組件內(nèi)設(shè)定的slave address地址有什么關(guān)系,必須一致嗎?

    各位大俠: 請問cypd3125 I2C硬件地址和HPIv2 組件內(nèi)設(shè)定的slave address地址有什么關(guān)系,必須一致嗎?我把CYPD3125 I2C 地址通過硬件設(shè)為0x40,感覺可以找到設(shè)備,但HPIv2 通信有問題,
    發(fā)表于 06-03 08:19

    基于STM32藍牙控制小車系統(tǒng)設(shè)計(硬件+源代碼+論文)下載

    基于STM32藍牙控制小車系統(tǒng)設(shè)計(硬件+源代碼+論文)推薦下載!
    發(fā)表于 05-29 21:45

    CYUSB2014-BZXC USB端點編號的對應(yīng)關(guān)系是什么?

    你好客服, 我對 CYUSB2014-BZXC 有疑問。 應(yīng)用說明(AN68829)第 6 頁解釋了線程和套接字的概念,但我不明白它們?nèi)绾闻c USB 端點編號相對應(yīng)。 既然 CYUSB2014 支持 32 個端點,那么邏輯插座 0 = EP1、邏輯插座 1 = EP2 等是否正確?
    發(fā)表于 05-21 06:14

    CY7C65223-24LTXI的GPIO號和引腳號的對應(yīng)關(guān)系是什么?

    我不知道CY7C65223-24LTXI的GPIO號和引腳號的對應(yīng)關(guān)系。 配置實用程序的 GPIO 配置窗口顯示 GPIO_00 到 GPIO_10,但當我查看數(shù)據(jù)表時,我可以看到 GPIO_2、7
    發(fā)表于 05-19 06:31

    變頻器相同的故障原因不同的故障代碼分類

    變頻器相同的故障原因可能對應(yīng)不同的故障代碼,這主要取決于變頻器的型號、制造商以及具體的故障檢測機制。以下是一些常見的故障原因及其可能對應(yīng)的不同故障代碼分類: 一、過電流故障 ● 故障原
    的頭像 發(fā)表于 04-25 14:31 ?2451次閱讀
    變頻器相同的故障原因不同的故障<b class='flag-5'>代碼</b>分類

    請問在S32K344中,DMA的各個channel是否與LPSPI 0~6有固定的對應(yīng)關(guān)系?

    請問在S32K344中,DMA的各個channel是否與LPSPI 0~6有固定的對應(yīng)關(guān)系? 我將DMA_IP_HW_CH_5 配置為LPSPI0 TX,DMA_IP_HW_CH_5=4 配置為
    發(fā)表于 03-31 06:13

    跟著華為學(xué)硬件電路設(shè)計,華為全套硬件電路設(shè)計學(xué)習(xí)資料都在這里了!

    硬件設(shè)計,三分經(jīng)驗,七分勤奮,要想要搞硬件設(shè)計,不能閉門造車,需要站在巨人的肩膀上才行,要想做好一名硬件工程師,就需學(xué)習(xí)大牛工程師的電路設(shè)計經(jīng)驗,因為這些經(jīng)驗都是從無數(shù)的失敗開發(fā)經(jīng)歷中
    發(fā)表于 03-25 13:59

    DLP4710EVM I2C指令中的LED current數(shù)值和GUI里的mA數(shù)是什么對應(yīng)關(guān)系呢?

    1.能否編寫程序,燒錄光柵,然后利用SDK里的函數(shù),設(shè)置光柵的投射時間,I2C命令是什么呢? 2.I2C指令中的LED current數(shù)值和GUI里的mA數(shù)是什么對應(yīng)關(guān)系呢?
    發(fā)表于 02-26 06:16