chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FPGA中的時鐘相關概念

FPGA之家 ? 來源:FPGA之家 ? 作者:FPGA之家 ? 2021-01-15 09:37 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一、時鐘相關概念

理想的時鐘模型是一個占空比為50%且周期固定的方波。Tclk為一個時鐘周期,T1為高脈沖寬度,T2為低脈沖寬度,Tclk=T1+T2。占空比定義為高脈沖寬度與周期之比,即T1/Tclk。

25885ee6-507a-11eb-8b86-12bb97331649.png

圖1 理想時鐘波形

建立時間(Tsu):是指在時鐘上升沿到來之前數據必須保持穩(wěn)定的時間;

保持時間(Th):是指在時鐘上升沿到來以后數據必須保持穩(wěn)定的時間。如圖2所示。

25a58c82-507a-11eb-8b86-12bb97331649.png

圖2 建立和保持時間

一個數據需要在時鐘的上升沿鎖存,那么這個數據就必須在這個時鐘上升沿的建立時間和保持時間內保持穩(wěn)定。

上面列舉的是一個理想的時鐘波形,而實際時鐘信號的分析要比這復雜得多。時鐘本身也具有一些不確定性,如時鐘抖動(jitter)和時鐘偏斜(sknew)等。時鐘的邊沿變化不可能總是理想的瞬變,它會有一個從高到低或者從低到高的變化過程,實際的情況抽象出來就如圖3所示,時鐘信號邊沿變化的不確定時間稱之為時鐘偏斜(clock skew)。再回到之前定義的建立時間和保持時間,嚴格的說,建立時間就應該是Tsu+T1,而保持時間就應該是Th+T2。

25e67c42-507a-11eb-8b86-12bb97331649.png

圖3 時鐘抖動模型

時鐘分析的起點是源寄存器(reg1),終點是目的寄存器(reg2)。時鐘和其他信號的傳輸一樣都會有延時。圖4中,時鐘信號從時鐘源傳輸到源寄存器的延時定義為Tc2s,傳輸到目的寄存器的延時定義為Tc2d,時鐘網絡延時就定義為Tc2d與Tc2s之差,即Tskew=Tc2d-Tc2s。

261291b0-507a-11eb-8b86-12bb97331649.png

圖4 時鐘偏斜的寄存器傳輸模型

圖5是時鐘偏斜模型的波形表示。

263ddd3e-507a-11eb-8b86-12bb97331649.png

圖5 時鐘偏斜的波形圖

clk是源時鐘,可以認為是一個理想的時鐘模型。clk_1是時鐘傳輸到源寄存器reg1的波形(延時Tc2s),clk_2是時鐘傳輸到目的寄存器reg2的波形(延時Tc2d)。data_1是數據在源寄存器reg1的傳輸波形,data_2是數據在目的寄存器reg2的傳輸波形。

266fcd1c-507a-11eb-8b86-12bb97331649.png

圖6 數據與時鐘關系

原文標題:時鐘相關概念

文章出處:【微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

責任編輯:haq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1660

    文章

    22394

    瀏覽量

    635508
  • 數據
    +關注

    關注

    8

    文章

    7332

    瀏覽量

    94650
  • 時鐘
    +關注

    關注

    11

    文章

    1966

    瀏覽量

    134903

原文標題:時鐘相關概念

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    原子鐘相較于晶振有哪些特殊優(yōu)勢

    隨著科技的不斷進步,精確時間測量在科學研究和工業(yè)應用變得越來越重要。晶振作為傳統(tǒng)的頻率標準源,一直被廣泛使用于各種電子設備。然而,隨著對時間精度要求的日益提高,原子鐘憑借其獨特的優(yōu)勢,逐漸
    的頭像 發(fā)表于 12-11 14:37 ?357次閱讀
    原子<b class='flag-5'>鐘相</b>較于晶振有哪些特殊優(yōu)勢

    數字IC/FPGA設計的時序優(yōu)化方法

    在數字IC/FPGA設計的過程,對PPA的優(yōu)化是無處不在的,也是芯片設計工程師的使命所在。此節(jié)主要將介紹performance性能的優(yōu)化,如何對時序路徑進行優(yōu)化,提高工作時鐘頻率。
    的頭像 發(fā)表于 12-09 10:33 ?3229次閱讀
    數字IC/<b class='flag-5'>FPGA</b>設計<b class='flag-5'>中</b>的時序優(yōu)化方法

    蜂鳥SOC的SPI外設:如何修改SPI的時鐘相位和時鐘極性

    如標題所示,我們分享關于蜂鳥SOC的SPI外設,SPI的時鐘相位和時鐘極性 SPI的時鐘相位和時鐘極性
    發(fā)表于 10-20 09:36

    FPGA的基礎概念和應用場景

    在現代電子科技飛速發(fā)展的浪潮,FPGA(Field Programmable Gate Array,現場可編程門陣列)猶如一顆璀璨的明星,在通信、人工智能、汽車電子等眾多領域閃耀著獨特的光芒。這個
    的頭像 發(fā)表于 06-30 16:13 ?4397次閱讀
    <b class='flag-5'>FPGA</b>的基礎<b class='flag-5'>概念</b>和應用場景

    PLL技術在FPGA的動態(tài)調頻與展頻功能應用

    隨著現代電子系統(tǒng)的不斷發(fā)展,時鐘管理成為影響系統(tǒng)性能、穩(wěn)定性和電磁兼容性(EMI)的關鍵因素之一。在FPGA設計,PLL因其高精度、靈活性和可編程性而得到廣泛應用,本文將深入探討PLL技術在
    的頭像 發(fā)表于 06-20 11:51 ?2590次閱讀
    PLL技術在<b class='flag-5'>FPGA</b><b class='flag-5'>中</b>的動態(tài)調頻與展頻功能應用

    TI的ADS129x器件SPI 時鐘極性CPOL和時鐘相位 CPHA的正確設置模式

    TI的ADS129x器件SPI 時鐘極性CPOL和時鐘相位 CPHA的正確設置模式
    的頭像 發(fā)表于 06-18 16:36 ?1190次閱讀
    TI的ADS129x器件SPI <b class='flag-5'>時鐘</b>極性CPOL和<b class='flag-5'>時鐘相</b>位 CPHA的正確設置模式

    FPGA芯片的概念和結構

    FPGA(Field Programmable Gate Array,現場可編程門陣列),是一種可在出廠后由用戶根據實際需求進行編程配置的集成電路。與專用集成電路(如ASIC)不同,FPGA在硬件層面具備高度的可重構性,能夠靈活實現各類數字邏輯電路和復雜系統(tǒng)方案。
    的頭像 發(fā)表于 05-12 09:30 ?2860次閱讀

    Xilinx Ultrascale系列FPGA時鐘資源與架構解析

    Ultrascale是賽靈思開發(fā)的支持包含步進功能的增強型FPGA架構,相比7系列的28nm工藝,Ultrascale采用20nm的工藝,主要有2個系列:Kintex和Virtex
    的頭像 發(fā)表于 04-24 11:29 ?2537次閱讀
    Xilinx Ultrascale系列<b class='flag-5'>FPGA</b>的<b class='flag-5'>時鐘</b>資源與架構解析

    FPGA時序約束之設置時鐘

    Vivado時序分析工具默認會分析設計中所有時鐘相關的時序路徑,除非時序約束設置了時鐘組或false路徑。使用set_clock_groups命令可以使時序分析工具不分析
    的頭像 發(fā)表于 04-23 09:50 ?1277次閱讀
    <b class='flag-5'>FPGA</b>時序約束之設置<b class='flag-5'>時鐘</b>組

    AD9547雙路/四路輸入網絡時鐘發(fā)生器/同步器技術手冊

    AD9547針對許多系統(tǒng)提供同步功能,包括同步光纖網絡(SONET/SDH)。該器件產生的輸出時鐘可以與兩路差分或四路單端外部輸入參考時鐘之一同步。數字鎖相環(huán)(PLL)可以降低與外部參考時鐘相關
    的頭像 發(fā)表于 04-11 09:37 ?888次閱讀
    AD9547雙路/四路輸入網絡<b class='flag-5'>時鐘</b>發(fā)生器/同步器技術手冊

    AD9558四路輸入多服務線路卡自適應時鐘轉換器技術手冊

    降低與外部參考時鐘相關的輸入時間抖動或相位噪聲。借助數字控制環(huán)路和保持電路,即使所有基準時鐘都已失效,AD9558也可以連續(xù)產生干凈(低抖動)、有效的輸出時鐘。
    的頭像 發(fā)表于 04-10 15:16 ?830次閱讀
    AD9558四路輸入多服務線路卡自適應<b class='flag-5'>時鐘</b>轉換器技術手冊

    AD9557雙路輸入多服務線路卡自適應時鐘轉換器技術手冊

    (PLL)可以降低與外部參考時鐘相關的輸入時間抖動或相位噪聲。即使所有參考輸入都失效,AD9557的數字控制環(huán)路和保持電路也能連續(xù)產生低抖動的輸出時鐘。
    的頭像 發(fā)表于 04-10 14:42 ?1037次閱讀
    AD9557雙路輸入多服務線路卡自適應<b class='flag-5'>時鐘</b>轉換器技術手冊

    AD9559雙路PLL四通道輸入多服務線路卡自適應時鐘轉換器技術手冊

    降低與外部參考時鐘相關的輸入時間抖動或相位噪聲。借助數字控制環(huán)路和保持電路,即使所有參考輸入都失效,AD9559也能持續(xù)產生低抖動輸出時鐘。
    的頭像 發(fā)表于 04-10 14:35 ?1071次閱讀
    AD9559雙路PLL四通道輸入多服務線路卡自適應<b class='flag-5'>時鐘</b>轉換器技術手冊

    AD9554四路PLL、四通道輸入、八通道輸出多服務線路卡自適應時鐘轉換器技術手冊

    (DPLL)可以降低與外部參考時鐘相關的輸入時間抖動或相位噪聲。 借助數字控制環(huán)路和保持電路,即使所有參考輸入都失效,AD9554也能持續(xù)產生低抖動輸出時鐘。
    的頭像 發(fā)表于 04-10 11:51 ?987次閱讀
    AD9554四路PLL、四通道輸入、八通道輸出多服務線路卡自適應<b class='flag-5'>時鐘</b>轉換器技術手冊

    AD9554-1四路PLL、四通道輸入、四通道輸出多服務線路卡自適應時鐘轉換器技術手冊

    。 DPLL可以降低與外部參考時鐘相關的輸入時間抖動或相位噪聲。 借助數字控制環(huán)路和保持電路,即使所有參考輸入都失效,AD9554-1也能持續(xù)產生低抖動輸出時鐘。
    的頭像 發(fā)表于 04-10 11:21 ?921次閱讀
    AD9554-1四路PLL、四通道輸入、四通道輸出多服務線路卡自適應<b class='flag-5'>時鐘</b>轉換器技術手冊