chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

晶振電路常見問題,晶振電路PCB布局

h1654155282.3538 ? 來源:鄭知道 ? 作者:鄭知道 ? 2021-03-14 16:50 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本篇文章會(huì)著重介紹一下晶振的常見問題原因分析,還有就是比較重要的PCB布局講解。

晶振電路常見問題分析

1)晶振過驅(qū)動(dòng):

所謂過驅(qū)動(dòng),就是晶振的實(shí)際工作電壓以及電流過大,功耗過高。晶振出現(xiàn)過驅(qū)動(dòng)會(huì)導(dǎo)致輻射干擾更大,功耗增加,工作不穩(wěn)定,甚至導(dǎo)致晶振物理損壞。低頻晶振容易出現(xiàn)這些問題,因?yàn)楦哳l晶振的功耗相對較大,換句話說就是工作電流比較大,不容易出現(xiàn)這些問題。假設(shè)晶振的峰值電壓接地電源電壓VDD,可以用如下公式估算晶振的功耗(R1是晶振等效串聯(lián)電阻):

晶振功耗計(jì)算公式

VDD一般來說就是電源電壓,CL和C0分別是晶振的負(fù)載電容和寄生電容,但是有些晶振有ALC(幅度限制控制)功能,這個(gè)時(shí)候VDD電壓就不是電源電壓,VDD應(yīng)該用晶振能獲得的最大電壓幅度來替代:大概是400-600mV。當(dāng)環(huán)境溫度降低或者供電電壓過大時(shí)會(huì)出現(xiàn)過驅(qū)動(dòng)的風(fēng)險(xiǎn),所以晶振的實(shí)際功耗需要留有余量。

通過上面的公式我們可以知道,降低晶振功耗的方法:

1.選用R1(ESR)更低的晶振。

2.減小負(fù)載電容Cl,但是此方法會(huì)導(dǎo)致晶振頻率增大,所以要慎重。

3.增大限流電阻Rs。

2)啟動(dòng)時(shí)間過長

一般來說低頻晶振更容易產(chǎn)生此類問題,原因可能是環(huán)路增益不夠,也可能和供電電源的電壓上升時(shí)間(穩(wěn)定時(shí)間)有關(guān)系。

3)溫度和電壓問題

一般來說高溫和低電壓條件下,晶振容易發(fā)生地環(huán)路增益和啟動(dòng)時(shí)間慢或者不啟動(dòng)。低溫和高電壓條件下容易發(fā)生增益過大,過驅(qū)動(dòng),損壞晶振,更容易受到諧波影響出現(xiàn)震蕩,甚至停止工作,所以要注意負(fù)載電容一定要選用NP0或C0G類型的瓷片電容,溫度穩(wěn)定性更高。

晶振電路PCB布局

1)晶振電路最好刷三防漆,減小水分,灰塵,溫濕度對晶振電路的影響。

2)MCU電源要穩(wěn)定,要做好濾波(去耦電容),這樣可以降低晶振電路的信噪比。

3)晶振距離MCU越近越好,晶振電路外圍加地環(huán)路。

4)高頻信號(hào)線要遠(yuǎn)離晶振電路。

5)晶振電路下方要單獨(dú)鋪地(雙層板),然后和MCU的地相連。多層板有完整地平面,只需加地環(huán)路即可。如果晶振是金屬封裝,鋪地時(shí),注意不要短路。

晶振電路推薦布局


責(zé)任編輯人:CC

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4415

    文章

    23950

    瀏覽量

    425959
  • 晶振電路
    +關(guān)注

    關(guān)注

    7

    文章

    104

    瀏覽量

    26393
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    PCB布局設(shè)計(jì)

    布局時(shí),一般是不能放置在PCB邊緣的,今天以一個(gè)實(shí)際案例講解。
    發(fā)表于 09-08 09:36 ?5805次閱讀

    應(yīng)用中之常見問題

    ;制程過程中避免跌落、重壓、撞擊等,一旦有以上情況發(fā)生禁止再使用。3、振蕩電路不匹配導(dǎo)致不起影響振蕩電路的三個(gè)指標(biāo):頻率誤差、負(fù)性阻抗
    發(fā)表于 10-12 02:13

    盤點(diǎn)常見問題及解決方法

    陶瓷封裝制品,如果電路上EMC較大,則盡量選用金屬封裝制品。另外下面不要走信號(hào)線,避免帶來干擾。10、其他問題導(dǎo)致不起
    發(fā)表于 10-25 14:35

    盤點(diǎn)常見問題

    陶瓷封裝制品,如果電路上EMC較大,則盡量選用金屬封裝制品。另外下面不要走信號(hào)線,避免帶來干擾。10、其他問題導(dǎo)致不起
    發(fā)表于 11-07 15:21

    PCB布局設(shè)計(jì)

      選擇和電路板設(shè)計(jì)  的選擇和PCB布局
    發(fā)表于 09-13 16:09

    是什么?單片機(jī)常見問題

    定時(shí)器的數(shù)值加1時(shí),實(shí)際經(jīng)過的時(shí)間就是1us,這就是單片機(jī)的定時(shí)原理。單片機(jī)常見問題1、PIC單片機(jī)振蕩電路中如何選擇晶體?對于一個(gè)高可靠性的系統(tǒng)設(shè)計(jì),晶體的選擇非常重要,尤其設(shè)計(jì)
    發(fā)表于 03-16 16:48

    常見問題及解決方法

    不要走信號(hào)線,避免帶來干擾。 10、其他問題導(dǎo)致不起 二、設(shè)計(jì)、過程中的建議 1、在PCB
    發(fā)表于 10-21 06:42

    電路

    電路知識(shí)是為
    發(fā)表于 10-08 16:30 ?3.1w次閱讀

    常見不起不良問題及解決措施

    眾所周知,在電子行業(yè)有這樣一個(gè)形象的比喻:如果把MCU比作電路的“大腦”,那么毫無疑問就是“心臟”了。同樣,電路對“晶體
    的頭像 發(fā)表于 06-17 11:01 ?2.1w次閱讀

    應(yīng)用中的常見問題及解決方法

    眾所周知,在電子行業(yè)有這樣一個(gè)形象的比喻:如果把MCU比作電路的“大腦”,那么毫無疑問就是“心臟”了。同樣,電路對“晶體
    發(fā)表于 10-16 10:43 ?0次下載
    <b class='flag-5'>晶</b><b class='flag-5'>振</b>應(yīng)用中的<b class='flag-5'>常見問題</b>及解決方法

    應(yīng)用中常見問題及解決方法

    眾所周知,在電子行業(yè)有這樣一個(gè)形象的比喻:如果把MCU比作電路的“大腦”,那么毫無疑問就是“心臟”了。同樣,電路對“晶體
    的頭像 發(fā)表于 02-12 12:55 ?5933次閱讀

    常見問題分析以及對應(yīng)PCB布局的講解

    1:過驅(qū)動(dòng);2:常見問題分析;3:
    的頭像 發(fā)表于 04-06 17:44 ?8111次閱讀

    使用中常見問題與解決方法

    一、頻偏造成的使用異常異?,F(xiàn)象:色彩圖像不正常;音頻雜音,無數(shù)據(jù)傳輸,距離短,遙控?zé)o反應(yīng)。常見處理:換一個(gè)就OK根本原因:負(fù)載電容同電路不匹配。解決辦法:調(diào)整
    的頭像 發(fā)表于 11-21 15:37 ?4219次閱讀
    <b class='flag-5'>晶</b><b class='flag-5'>振</b>使用中<b class='flag-5'>常見問題</b>與解決方法

    秒懂以及電路

    秒懂以及電路
    的頭像 發(fā)表于 12-08 18:18 ?3837次閱讀
    秒懂<b class='flag-5'>晶</b><b class='flag-5'>振</b>以及<b class='flag-5'>晶</b><b class='flag-5'>振</b><b class='flag-5'>電路</b>

    如何優(yōu)化布局與連接?

    如何優(yōu)化布局與連接 是電子設(shè)備中常見的元件之一,用于提供時(shí)鐘信號(hào)和穩(wěn)定的頻率參考。在進(jìn)行
    的頭像 發(fā)表于 12-18 14:09 ?2087次閱讀