chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

FPGA架構(gòu)中的全局時(shí)鐘資源介紹

FPGA之家 ? 來(lái)源:FPGA技術(shù)實(shí)戰(zhàn) ? 作者:FPGA技術(shù)實(shí)戰(zhàn) ? 2021-03-22 10:09 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

引言:本文我們介紹一下全局時(shí)鐘資源。全局時(shí)鐘是一個(gè)專(zhuān)用的互連網(wǎng)絡(luò),專(zhuān)門(mén)設(shè)計(jì)用于到達(dá)FPGA中各種資源的所有時(shí)鐘輸入。這些網(wǎng)絡(luò)被設(shè)計(jì)成具有低偏移和低占空比失真、低功耗和改進(jìn)的抖動(dòng)容限。它們也被設(shè)計(jì)成支持非常高頻率的信號(hào)。了解全局時(shí)鐘的信號(hào)路徑可以擴(kuò)展對(duì)各種全局時(shí)鐘資源的理解。全局時(shí)鐘資源和網(wǎng)絡(luò)由以下路徑和組件組成:

時(shí)鐘樹(shù)和網(wǎng)絡(luò):GCLK

時(shí)鐘區(qū)域

全局時(shí)鐘緩沖器

1. 時(shí)鐘樹(shù)和網(wǎng)絡(luò):GCLK

7系列FPGA時(shí)鐘樹(shù)設(shè)計(jì)用于低偏差和低功耗操作,任何未使用時(shí)鐘的分支都會(huì)被斷開(kāi)。時(shí)鐘樹(shù)還可用于驅(qū)動(dòng)邏輯資源,如復(fù)位或時(shí)鐘啟用,這主要用于高扇出/負(fù)載網(wǎng)絡(luò)。在7系列FPGA結(jié)構(gòu)中,全局時(shí)鐘線的引腳訪問(wèn)不限于邏輯資源時(shí)鐘引腳。全局時(shí)鐘線可以驅(qū)動(dòng)CLB中除CLK引腳以外的引腳(例如:控制引腳SR和CE)。需要非??焖俚男盘?hào)連接和大負(fù)載/扇出的應(yīng)用程序可以從該架構(gòu)中獲益。

2. 時(shí)鐘域

7系列器件通過(guò)使用時(shí)鐘區(qū)域改善時(shí)鐘分布。每個(gè)時(shí)鐘區(qū)域最多可以有12個(gè)全局時(shí)鐘域。這12個(gè)全局時(shí)鐘可以由單片器件或SLR中的32個(gè)全局時(shí)鐘緩沖器的任意組合驅(qū)動(dòng)。時(shí)鐘區(qū)域的尺寸固定為50個(gè)CLB高(50個(gè)IOB),跨越die的左側(cè)或右側(cè)。在7系列器件中,時(shí)鐘主干線將器件分成左側(cè)或右側(cè)。通過(guò)固定時(shí)鐘區(qū)域的尺寸,較大的7系列器件可以有更多的時(shí)鐘區(qū)域。7系列FPGA提供1到24個(gè)時(shí)鐘區(qū)域。

3. 全局時(shí)鐘緩沖器

在7系列器件中有多達(dá)32個(gè)全局時(shí)鐘緩沖器。CCIO輸入可以直接連接到器件同一半的任何全局時(shí)鐘緩沖器。每個(gè)差分時(shí)鐘管腳對(duì)可以連接到PCB上的差分時(shí)鐘或單端時(shí)鐘。當(dāng)用作差分時(shí)鐘輸入時(shí),直接連接來(lái)自差分輸入管腳對(duì)的P側(cè)。當(dāng)用作單端時(shí)鐘輸入時(shí),必須使用管腳對(duì)的P側(cè),因?yàn)橹苯舆B接只存在于該管腳上。有關(guān)管腳命名約定,請(qǐng)參閱UG475:7系列FPGA封裝和引腳輸出規(guī)范。如果單端時(shí)鐘連接到差分管腳對(duì)的P側(cè),則N端不能用作另一個(gè)單端時(shí)鐘管腳。但是,它可以用作用戶I/O。器件上半部分的CMT只能驅(qū)動(dòng)器件上半部分的BUFG,下半部分的CMT只能驅(qū)動(dòng)下半部分的BUFG。類(lèi)似地,只有器件的同一半中的BUFG可以用作對(duì)器件同一半中的CMT反饋。當(dāng)CMT列擴(kuò)展到同時(shí)包含GT和I/O列的區(qū)域時(shí),千兆收發(fā)器(GTs)只能直接連接到MMCMs/PLL。Virtex-7T和Virtex-7XT器件有這些完整的列。Spartan-7、Artix-7、Kintex-7和Zynq-7000器件中的GT和CMT只能使用BUFHs(首選)或BUFGs進(jìn)行連接。全局時(shí)鐘緩沖器允許各種時(shí)鐘/信號(hào)源訪問(wèn)全局時(shí)鐘樹(shù)和網(wǎng)絡(luò)。輸入到全局時(shí)鐘緩沖器的可能來(lái)源包括:

時(shí)鐘輸入

在器件同一半?yún)^(qū)域的時(shí)鐘管理塊(CMT)驅(qū)動(dòng)BUFG

相鄰全局時(shí)鐘緩沖器輸出(BUFGs)

通用互連

區(qū)域時(shí)鐘緩沖器(BUFRs)

收發(fā)器

7系列FPGA時(shí)鐘輸入可以通過(guò)時(shí)鐘主干列中的垂直時(shí)鐘網(wǎng)絡(luò)間接地驅(qū)動(dòng)全局時(shí)鐘緩沖器。32個(gè)BUFG被分成兩組,每組16個(gè)BUFGs,分別位于器件的頂部和底部。直接連接到BUFGs的任何資源(例如,GTX收發(fā)器)都有一個(gè)頂部/底部限制。例如,頂部的每個(gè)MMCM只能驅(qū)動(dòng)設(shè)備頂部的16個(gè)BUFGs。同樣,底部的MMCMs驅(qū)動(dòng)底部的16個(gè)BUFGs。

所有全局時(shí)鐘緩沖器可以驅(qū)動(dòng)7系列設(shè)備中的所有時(shí)鐘區(qū)域。然而,在一個(gè)時(shí)鐘區(qū)域內(nèi)只能驅(qū)動(dòng)12個(gè)不同的時(shí)鐘。時(shí)鐘緩沖器被設(shè)計(jì)成具有兩個(gè)時(shí)鐘輸入的同步或異步glitch-free2:1多路復(fù)用器。BUFG級(jí)聯(lián)有一個(gè)專(zhuān)用路徑(路由資源),允許兩個(gè)以上的時(shí)鐘輸入選擇。7系列FPGA控制引腳提供廣泛的功能和強(qiáng)大的輸入切換。在7系列FPGA時(shí)鐘結(jié)構(gòu)中,BUFGCTRL多路復(fù)用器和所有派生器可以級(jí)聯(lián)到器件上半部分和下半部分16個(gè)BUFGMUX組內(nèi)的相鄰時(shí)鐘緩沖器,有效地在上半部分創(chuàng)建一個(gè)16個(gè)BUFGMUX(BUFGCTRL多路復(fù)用器)環(huán),在下半部分形成另一個(gè)16個(gè)環(huán)。圖1顯示了級(jí)聯(lián)BUFG的簡(jiǎn)化圖。

圖1、級(jí)聯(lián)BUFGs以下小節(jié)詳細(xì)介紹了7系列FPGA時(shí)鐘緩沖器的各種配置、原語(yǔ)和使用模型。

3.1 全局時(shí)鐘緩沖器原句

表1中的原句是全局時(shí)鐘緩沖器的不同配置。ISE或Vivado設(shè)計(jì)工具管理所有這些原語(yǔ)的配置,約束指南描述了LOC約束。

85af4a4a-8924-11eb-8b86-12bb97331649.png

表1、全局時(shí)鐘緩沖器原句

BUFGCTRL

BUFGCTRL原句框圖如圖2所示,它可以實(shí)現(xiàn)兩路異步時(shí)鐘切換。所有其他全局緩沖語(yǔ)句都可以由BUFGCTRL的某種配置得到。BUFGCTRL有四個(gè)選擇端口:S0、S1、CE0和CE1,另外還有兩個(gè)附件的控制線,IGNORE0和IGNORE1。這六個(gè)信號(hào)用于控制輸入I0和I1。

圖2、 BFUGCTRL原句BUFGCTRL用于在兩路時(shí)鐘輸入之間切換,而不會(huì)產(chǎn)生毛刺。當(dāng)當(dāng)前選擇的時(shí)鐘在S0和S1改變后從高電平轉(zhuǎn)換到低電平時(shí),輸出保持在低電平,直到另一個(gè)(待選擇的)時(shí)鐘從高電平轉(zhuǎn)換到低電平。然后新的時(shí)鐘開(kāi)始驅(qū)動(dòng)輸出,BUFGCTRL的默認(rèn)配置是下降沿敏感型,在輸入切換之前保持在低位。BUFGCTRL還可以對(duì)上升沿敏感,并在輸入切換之前使用INIT_OUT屬性保持在高極性。在某些應(yīng)用中,上述條件是不可取的。斷言IGNORE引腳將繞過(guò)BUFGCTRL來(lái)檢測(cè)在兩個(gè)時(shí)鐘輸入之間切換的條件。換句話說(shuō),斷言IGNORE會(huì)導(dǎo)致MUX在選擇管腳更改時(shí)切換輸入。當(dāng)選擇引腳改變時(shí),IGNORE0使輸出立即從I0輸入切換,而當(dāng)選擇引腳改變時(shí),IGNORE1使輸出立即從I1輸入切換。選擇一個(gè)輸入時(shí)鐘需要一個(gè)“選擇”對(duì)(S0和CE0,或S1和CE1)被斷言為高。如果S或CE沒(méi)有被斷言為高,則所需的輸入將不會(huì)被激活選定。在正常運(yùn)行時(shí),S和CE對(duì)(所有四條選擇線)都不應(yīng)同時(shí)斷言高。通常,“選擇”對(duì)中只有一個(gè)管腳用作選擇線,而另一個(gè)管腳系在高處。真值表如表2所示。

863e136a-8924-11eb-8b86-12bb97331649.jpg

表2、時(shí)鐘資源真值表雖然S和CE都用于選擇所需的輸出,但建議只有S用于無(wú)故障切換。這是因?yàn)楫?dāng)使用CE切換時(shí)鐘時(shí),時(shí)鐘選擇的變化可能比使用S快。CE引腳的建立/保持時(shí)間會(huì)導(dǎo)致時(shí)鐘輸出出現(xiàn)毛刺。另一方面,使用S引腳可以在兩個(gè)時(shí)鐘輸入之間切換,而不考慮設(shè)置/保持時(shí)間。因此,使用S來(lái)切換時(shí)鐘不會(huì)導(dǎo)致毛刺。請(qǐng)參見(jiàn)BUFGMUX_ CTRL。圖3中的時(shí)序圖說(shuō)明了使用BUFGCTRL原語(yǔ)的各種時(shí)鐘切換條件。

86b70ce8-8924-11eb-8b86-12bb97331649.png

圖3、BUFGCTRL原語(yǔ)的時(shí)序圖在事件1之前,輸出O使用輸入I0;BUFGCTRL的其他功能包括:

I0和I1輸入的預(yù)選在配置之后但在設(shè)備運(yùn)行之前進(jìn)行。

配置后的初始輸出可選擇為高或低。

僅使用CE0和CE1的時(shí)鐘選擇(S0和S1綁定高)可以更改時(shí)鐘選擇,而無(wú)需等待先前選擇的時(shí)鐘從高到低的轉(zhuǎn)換。

表3概括了BUFGCTRL原句的屬性。

86f8d98e-8924-11eb-8b86-12bb97331649.png

表3 BUFGCTRL屬性

BUFG

BUFG是一個(gè)時(shí)鐘緩沖器,具有一個(gè)時(shí)鐘輸入和一個(gè)時(shí)鐘輸出。這個(gè)原語(yǔ)基于BUFGCTRL,有些管腳連接到邏輯高或低。圖2-5說(shuō)明了BUFG和BUFGCTRL的關(guān)系??梢允謩?dòng)放置約束的位置。

87609358-8924-11eb-8b86-12bb97331649.jpg

圖4、BUFG和BUFGCTRLBUFG時(shí)序圖如圖5所示。圖中顯示了BUFG引入的時(shí)鐘延遲TBCCKO_O

圖5、 BUFG時(shí)序圖

BUFGCE和BUFGCE_1

與BUFG不同,BUFGCE是一個(gè)具有一個(gè)時(shí)鐘輸入、一個(gè)時(shí)鐘輸出和一條時(shí)鐘使能線的時(shí)鐘緩沖器。這個(gè)原語(yǔ)基于BUFGCTRL,有些管腳連接到邏輯高或低。圖6說(shuō)明了BUFGCE和BUFGCTRL的關(guān)系。LOC約束可用于手動(dòng)放置BUFGCE和BUFGCE_ 1位置。

圖6、 BUFGCE和BUFGCTRLBUFGCE的切換條件類(lèi)似于BUFGCTRL。如果CE輸入在進(jìn)入上升時(shí)鐘邊緣之前為低電平,則隨后的時(shí)鐘脈沖不會(huì)通過(guò)時(shí)鐘緩沖器,并且輸出保持低電平。在進(jìn)入時(shí)鐘高脈沖期間,CE的任何電平變化在時(shí)鐘轉(zhuǎn)換為低之前都沒(méi)有影響。當(dāng)時(shí)鐘被禁用時(shí),輸出保持低。但是,當(dāng)時(shí)鐘被禁用時(shí),它將完成時(shí)鐘高脈沖。由于時(shí)鐘使能線路使用BUFGCTRL的CE引腳,因此選擇信號(hào)必須滿足建立時(shí)間要求。違反此建立時(shí)間可能會(huì)導(dǎo)致毛刺。圖7說(shuō)明了BUFGCE的時(shí)序圖。

圖7、 BUFGCE的時(shí)序圖BUFGCE_1與BUFGCE類(lèi)似,只是其開(kāi)關(guān)條件不同。如果CE輸入在進(jìn)入下降時(shí)鐘邊緣之前是低的,則隨后的時(shí)鐘脈沖不通過(guò)時(shí)鐘緩沖器,并且輸出保持高。在進(jìn)入時(shí)鐘低脈沖期間,CE的任何電平變化在時(shí)鐘變高之前都沒(méi)有影響。當(dāng)時(shí)鐘被禁用時(shí),輸出保持高電平。但是,當(dāng)時(shí)鐘被禁用時(shí),它將完成時(shí)鐘低脈沖。

圖8、BUFGCE_1的時(shí)序圖

BUFGMUX和BUFGMUX_1

BUFGMUX是一個(gè)具有兩個(gè)時(shí)鐘輸入、一個(gè)時(shí)鐘輸出和一條選擇線的時(shí)鐘緩沖器。這個(gè)原語(yǔ)基于BUFGCTRL,有些管腳連接到邏輯高位或高位低。圖9說(shuō)明了BUFGMUX和BUFGCTRL的關(guān)系。LOC約束可用于手動(dòng)放置BUFGMUX和BUFGCTRL位置。

892d5b44-8924-11eb-8b86-12bb97331649.png

圖9、 BUFGMUX和BUFGCTRL由于BUFGMUX使用CE管腳作為選擇管腳,因此在使用選擇管腳時(shí),必須滿足建立時(shí)間要求。違反此建立時(shí)間可能會(huì)導(dǎo)致毛刺。BUFGMUX的開(kāi)關(guān)條件與上的CE引腳相同BUFGCTRL.圖圖10顯示了BUFGMUX的時(shí)序圖。

8986ac9e-8924-11eb-8b86-12bb97331649.png

圖10、BUFGMUX時(shí)序圖

BUFGMUX_1對(duì)上升沿敏感,在輸入開(kāi)關(guān)之前保持在高電平。圖11顯示了BUFGMUX_ 1的時(shí)序圖。LOC約束可用于手動(dòng)放置BUFGMUX和BUFGMUX_1位置。

89c0d414-8924-11eb-8b86-12bb97331649.png

圖10、BUFGMUX_1時(shí)序圖

表3、 BUFGMUX屬性

BUFGMUX_CTRL

BUFGMUX_CTRL替換了BUFGMUX_VIRTEX4遺留版本基元.BUFGMUX_CTRL是一個(gè)具有兩個(gè)時(shí)鐘輸入、一個(gè)時(shí)鐘輸出和一條選擇線的時(shí)鐘緩沖區(qū)。這個(gè)原語(yǔ)基于BUFGCTRL,有些管腳連接到邏輯高或低。圖12顯示了BUFGMUX_CTRL和BUFGCTRL的關(guān)系。

8a93cb9e-8924-11eb-8b86-12bb97331649.png

圖12、BUFGMUX_CTRL和BUFGCTRLCTRL和MUX選擇管腳。S可以隨時(shí)切換而不會(huì)引起故障。S上的建立/保持時(shí)間用于確定在切換到新時(shí)鐘之前,輸出是否將通過(guò)先前選擇的時(shí)鐘的額外脈沖。如果S如圖2-14所示在設(shè)置時(shí)間TBCCCK_S之前和I0從高變低之前發(fā)生變化,則輸出將不會(huì)傳遞額外的I0脈沖。如果S在S的保持時(shí)間后發(fā)生變化,則輸出將傳遞一個(gè)額外的脈沖。如果S違反建立/保持要求,輸出可能會(huì)傳遞額外的脈沖,但不會(huì)出現(xiàn)故障。在任何情況下,輸出將在慢時(shí)鐘的三個(gè)時(shí)鐘周期內(nèi)更改為新時(shí)鐘。S0和S1的建立/保持要求與時(shí)鐘下降沿有關(guān),而不是與CE0和CE1的上升沿有關(guān)。

BUFGMUX_CTRL的切換條件與BUFGCTRL.圖13顯示了BUFGMUX_CTRL的時(shí)序圖。

圖13、BUFGMUX_CTRL時(shí)序圖BUFGMUX_CTRL原語(yǔ)的其他功能包括:

配置后預(yù)選I0和I1輸入。

初始輸出可在配置后選擇為高或低

原文標(biāo)題:Xilinx 7系列FPGA架構(gòu)之時(shí)鐘資源(三)

文章出處:【微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1663

    文章

    22491

    瀏覽量

    638850
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2205

    瀏覽量

    131802
  • 時(shí)鐘
    +關(guān)注

    關(guān)注

    11

    文章

    1999

    瀏覽量

    135217

原文標(biāo)題:Xilinx 7系列FPGA架構(gòu)之時(shí)鐘資源(三)

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    使用DDR4時(shí)鐘架構(gòu)

    使用DDR4這個(gè)IP核時(shí),時(shí)鐘如何架構(gòu)十分關(guān)鍵,DDR4 IP對(duì)時(shí)鐘有特殊的要求,可以是差分時(shí)鐘也可以是No buffer的單端時(shí)鐘,在IP
    的頭像 發(fā)表于 04-10 13:59 ?160次閱讀
    使用DDR4<b class='flag-5'>時(shí)鐘架構(gòu)</b>

    Xilinx FPGA的混合模式時(shí)鐘管理器MMCME2_ADV詳解

    FPGA 的浩瀚宇宙,時(shí)鐘系統(tǒng)不僅是驅(qū)動(dòng)邏輯運(yùn)轉(zhuǎn)的“心臟”,更是決定系統(tǒng)穩(wěn)定性與性能上限的“指揮棒”。對(duì)于 Xilinx 7 系列 FPGA 開(kāi)發(fā)者而言,如果僅滿足于使用 Clo
    的頭像 發(fā)表于 04-10 11:20 ?148次閱讀
    Xilinx <b class='flag-5'>FPGA</b><b class='flag-5'>中</b>的混合模式<b class='flag-5'>時(shí)鐘</b>管理器MMCME2_ADV詳解

    Altera Agilex FPGA與SoC實(shí)現(xiàn)更智能的AI

    架構(gòu)演進(jìn)。該系列相較上一代性能提升高達(dá) 2 倍,在內(nèi)部基準(zhǔn)測(cè)試位頻率突破 650 MHz,還通過(guò)優(yōu)化資源配置,實(shí)現(xiàn)了功耗與成本的顯著下降。
    的頭像 發(fā)表于 04-02 14:24 ?352次閱讀

    淺談FPGA時(shí)鐘輸入要求

    Virtex-7 FPGA時(shí)鐘輸入主要通過(guò)其全局時(shí)鐘緩沖器(BUFG、BUFH等)和時(shí)鐘管理模塊(MMCM、PLL)來(lái)處理。對(duì)輸入
    的頭像 發(fā)表于 03-25 15:26 ?846次閱讀

    White Rabbit節(jié)點(diǎn)終端實(shí)現(xiàn)亞納秒級(jí)時(shí)鐘同步

    在工業(yè)控制、科學(xué)實(shí)驗(yàn)等分布式系統(tǒng),時(shí)鐘同步與精準(zhǔn)事件處理都是非常有必要的,這款專(zhuān)為 WR 網(wǎng)絡(luò)打造,憑借亞納秒級(jí)時(shí)鐘同步精度、FPGA 架構(gòu)
    的頭像 發(fā)表于 02-27 09:02 ?830次閱讀
    White Rabbit節(jié)點(diǎn)終端實(shí)現(xiàn)亞納秒級(jí)<b class='flag-5'>時(shí)鐘</b>同步

    Xilinx FPGAIDELAYCTRL參考時(shí)鐘控制模塊的使用

    IDELAYCTRL 是 Xilinx FPGA(特別是支持高速 I/O 的系列,如 Virtex-5/6/7、Kintex-7、Artix-7、Spartan-6/7 等)中用于管理和校準(zhǔn)輸入延遲模塊(IDELAYE2/IDELAYE3)的必須存在的參考時(shí)鐘控制模塊。
    的頭像 發(fā)表于 02-26 14:41 ?4414次閱讀

    AMD UltraScale架構(gòu):高性能FPGA與SoC的技術(shù)剖析

    AMD UltraScale架構(gòu):高性能FPGA與SoC的技術(shù)剖析 在當(dāng)今的電子設(shè)計(jì)領(lǐng)域,高性能FPGA和MPSoC/RFSoC的需求日益增長(zhǎng)。AMD的UltraScale架構(gòu)憑借其創(chuàng)
    的頭像 發(fā)表于 12-15 14:35 ?712次閱讀

    數(shù)字IC/FPGA設(shè)計(jì)的時(shí)序優(yōu)化方法

    在數(shù)字IC/FPGA設(shè)計(jì)的過(guò)程,對(duì)PPA的優(yōu)化是無(wú)處不在的,也是芯片設(shè)計(jì)工程師的使命所在。此節(jié)主要將介紹performance性能的優(yōu)化,如何對(duì)時(shí)序路徑進(jìn)行優(yōu)化,提高工作時(shí)鐘頻率。
    的頭像 發(fā)表于 12-09 10:33 ?3492次閱讀
    數(shù)字IC/<b class='flag-5'>FPGA</b>設(shè)計(jì)<b class='flag-5'>中</b>的時(shí)序優(yōu)化方法

    基于DSP與FPGA異構(gòu)架構(gòu)的高性能伺服控制系統(tǒng)設(shè)計(jì)

    DSP+FPGA架構(gòu)在伺服控制模塊的應(yīng)用,成功解決了高性能伺服系統(tǒng)對(duì)實(shí)時(shí)性、精度和復(fù)雜度的多重需求。通過(guò)合理的功能劃分,DSP專(zhuān)注于復(fù)雜算法和上層控制,FPGA處理高速硬件任務(wù),兩者
    的頭像 發(fā)表于 12-04 15:38 ?788次閱讀
    基于DSP與<b class='flag-5'>FPGA</b>異構(gòu)<b class='flag-5'>架構(gòu)</b>的高性能伺服控制系統(tǒng)設(shè)計(jì)

    鐵路時(shí)鐘系統(tǒng)介紹、時(shí)鐘系統(tǒng)、授時(shí)服務(wù)器

    時(shí)鐘系統(tǒng)
    西安同步電子科技有限公司
    發(fā)布于 :2025年11月12日 17:39:23

    FPGA+DSP/ARM架構(gòu)開(kāi)發(fā)與應(yīng)用

    自中高端FPGA技術(shù)成熟以來(lái),FPGA+DSP/ARM架構(gòu)的硬件設(shè)計(jì)在眾多工業(yè)領(lǐng)域得到廣泛應(yīng)用。例如無(wú)線通信、圖像處理、工業(yè)控制、儀器測(cè)量等。
    的頭像 發(fā)表于 10-15 10:39 ?4498次閱讀
    <b class='flag-5'>FPGA</b>+DSP/ARM<b class='flag-5'>架構(gòu)</b>開(kāi)發(fā)與應(yīng)用

    如何在資源受限型應(yīng)用中使用 FPGA

    的性能需求,同時(shí)在嚴(yán)格的功耗、尺寸和成本限制內(nèi)運(yùn)行。現(xiàn)代現(xiàn)場(chǎng)可編程門(mén)陣列 (FPGA) 可以滿足這些相互競(jìng)爭(zhēng)的需求。 本文回顧了為資源受限型應(yīng)用選擇 FPGA 時(shí)需要考慮的關(guān)鍵設(shè)計(jì)標(biāo)準(zhǔn)。然后,以 [Altera] 經(jīng)過(guò)[功率和成
    的頭像 發(fā)表于 10-03 17:31 ?2161次閱讀
    如何在<b class='flag-5'>資源</b>受限型應(yīng)用中使用 <b class='flag-5'>FPGA</b>

    PLL技術(shù)在FPGA的動(dòng)態(tài)調(diào)頻與展頻功能應(yīng)用

    隨著現(xiàn)代電子系統(tǒng)的不斷發(fā)展,時(shí)鐘管理成為影響系統(tǒng)性能、穩(wěn)定性和電磁兼容性(EMI)的關(guān)鍵因素之一。在FPGA設(shè)計(jì),PLL因其高精度、靈活性和可編程性而得到廣泛應(yīng)用,本文將深入探討PLL技術(shù)在
    的頭像 發(fā)表于 06-20 11:51 ?2851次閱讀
    PLL技術(shù)在<b class='flag-5'>FPGA</b><b class='flag-5'>中</b>的動(dòng)態(tài)調(diào)頻與展頻功能應(yīng)用

    Xilinx Ultrascale系列FPGA時(shí)鐘資源架構(gòu)解析

    。Ultrascale+采用16ns,有3個(gè)系列:Artix,Kintex,Virtex。不僅是工藝制程方面,在其他方面也存在較大改進(jìn),如時(shí)鐘資源架構(gòu),本文將重點(diǎn)介紹Ultrasca
    的頭像 發(fā)表于 04-24 11:29 ?2867次閱讀
    Xilinx Ultrascale系列<b class='flag-5'>FPGA</b>的<b class='flag-5'>時(shí)鐘</b><b class='flag-5'>資源</b>與<b class='flag-5'>架構(gòu)</b>解析

    FPGA時(shí)序約束之設(shè)置時(shí)鐘

    Vivado時(shí)序分析工具默認(rèn)會(huì)分析設(shè)計(jì)中所有時(shí)鐘相關(guān)的時(shí)序路徑,除非時(shí)序約束設(shè)置了時(shí)鐘組或false路徑。使用set_clock_groups命令可以使時(shí)序分析工具不分析
    的頭像 發(fā)表于 04-23 09:50 ?1606次閱讀
    <b class='flag-5'>FPGA</b>時(shí)序約束之設(shè)置<b class='flag-5'>時(shí)鐘</b>組