chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何加速M(fèi)odelsim仿真時(shí)間?

FPGA之家 ? 來源: FPGA開源工作室 ? 作者: FPGA開源工作室 ? 2021-04-02 13:58 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Modelsim加速仿真技巧

《前言》

最近在Modelsim仿真過程中,遇到一個(gè)大問題,對(duì)于分辨率2048*500的圖像數(shù)據(jù),在進(jìn)行時(shí)序約束中,發(fā)現(xiàn)算法模塊最高只能跑到60Mhz多,而要求必須跑到100Mhz,因而時(shí)序不滿足要求;通過看時(shí)序報(bào)告,關(guān)鍵路徑基本上都是在reg to mem和mem to reg path上,嘗試修改對(duì)邏輯處理影響較大。

如何在不修改核心算法邏輯的前提下,保證功能和時(shí)序滿足,辦法還是有的,后來發(fā)現(xiàn)100Mhz頻率下算法模塊輸入的數(shù)據(jù)有效帶寬只有50% ,因此考慮算法模塊入口處增加一個(gè)整形的異步FIFO,寫時(shí)鐘100Mhz,讀時(shí)鐘50Mhz這樣算法模塊只工作在50Mhz時(shí)鐘頻率下,可以滿足時(shí)序要求。同時(shí)也滿足100Mhz接口時(shí)序的要求。

此時(shí),增加一個(gè)時(shí)鐘ip核來得到50Mhz,發(fā)現(xiàn)仿真速度極其慢,由原來的1~2分鐘左右變?yōu)楝F(xiàn)在的1小時(shí)左右,定位個(gè)問題,效率太低了。

《如何加速M(fèi)odelsim仿真時(shí)間》

首先,需要說明的是,Modelsim仿真時(shí)間長短,也有電腦配置有關(guān),i7+16G的配置其實(shí)也就10分鐘左右 ,i5+8G的配置就是1小時(shí)多。

其次,就是在仿真平臺(tái)上下功夫:

方法一:修改代碼仿真精度,精度越高,Modelsim效率越低。1n/1ps 修改為 1n/1ns 速度可提升一倍。

方法二:減少層次結(jié)構(gòu),減少波形信號(hào)的顯示。特別是輸出的數(shù)據(jù)文件,能減少就減少。

方法三:在不影響功能的前提下,降低測試的圖像分辨率,或者一些計(jì)數(shù)器適當(dāng)縮短計(jì)數(shù),都可以達(dá)到提速的目的。

方法四:當(dāng)文件仿真系統(tǒng)有大量文件時(shí),修改某個(gè)Module的信號(hào),增量編譯可以節(jié)省時(shí)間,verilog :vlog -incr vhdl:vcom -incr

方法五:減少IP的調(diào)用,比如我的這個(gè)慢的主要原因就是調(diào)用時(shí)鐘IP的原因;這里兩個(gè)時(shí)鐘都可以在testbench 生成,大大減少了仿真時(shí)間,又回到了幾分鐘。

原文標(biāo)題:Modelsim加速仿真技巧

文章出處:【微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 仿真
    +關(guān)注

    關(guān)注

    55

    文章

    4531

    瀏覽量

    138641
  • ModelSim
    +關(guān)注

    關(guān)注

    5

    文章

    175

    瀏覽量

    49458

原文標(biāo)題:Modelsim加速仿真技巧

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    關(guān)于變頻器加速時(shí)間減速時(shí)間的設(shè)定

    變頻器加速時(shí)間和減速時(shí)間的設(shè)定,本質(zhì)上是在尋找一個(gè)平衡點(diǎn):既要保證電機(jī)能平穩(wěn)、安全地啟動(dòng)和停止(不觸發(fā)過流、過壓報(bào)警),又要兼顧生產(chǎn)效率(不拖泥帶水)。 它的核心邏輯是 通過控制頻率的變化率,來管理
    的頭像 發(fā)表于 03-16 12:08 ?341次閱讀

    更快抵達(dá)終點(diǎn)線:Questa One如何加速整體仿真周轉(zhuǎn)時(shí)間

    摘要與議程摘要QuestaOneSim平臺(tái)的SmartCompile日漸成為戰(zhàn)略性解決方案,可顯著縮短從初始編譯到最終仿真的整體驗(yàn)證周期,提供一整套高效工具,大幅縮短驗(yàn)證周期。通過整合高級(jí)功能并優(yōu)化
    的頭像 發(fā)表于 02-11 11:29 ?505次閱讀
    更快抵達(dá)終點(diǎn)線:Questa One如何<b class='flag-5'>加速</b>整體<b class='flag-5'>仿真</b>周轉(zhuǎn)<b class='flag-5'>時(shí)間</b>

    如何使用Modelsim仿真I2C控制器

    ModelSim是Model Technology(Mentor Graphics的子公司)的HDL硬件描述語言的仿真軟件。該軟件可以用來實(shí)現(xiàn)對(duì)設(shè)計(jì)的VHDL、Verilog HDL 或是兩種語言
    的頭像 發(fā)表于 01-10 14:14 ?5589次閱讀
    如何使用<b class='flag-5'>Modelsim</b><b class='flag-5'>仿真</b>I2C控制器

    借助NVIDIA Isaac Sim與World Labs Marble加速機(jī)器人仿真環(huán)境構(gòu)建

    一直以來,為機(jī)器人仿真構(gòu)建逼真的 3D 環(huán)境是一項(xiàng)非常耗費(fèi)人力的工作,往往需要數(shù)周的手動(dòng)建模與配置。如今,借助生成式世界模型,開發(fā)者只需輸入文本提示,就能在極短時(shí)間內(nèi)生成一個(gè)逼真、可直接用于仿真
    的頭像 發(fā)表于 12-24 10:28 ?1671次閱讀

    DCDC芯片TPS54620的緩啟動(dòng)時(shí)間仿真

    以下以DCDC芯片TPS54620為例對(duì)緩啟動(dòng)時(shí)間進(jìn)行仿真。
    的頭像 發(fā)表于 12-02 15:20 ?707次閱讀
    DCDC芯片TPS54620的緩啟動(dòng)<b class='flag-5'>時(shí)間</b><b class='flag-5'>仿真</b>

    【產(chǎn)品介紹】Modelsim:HDL語言仿真軟件

    概述ModelSim是業(yè)界最優(yōu)秀的HDL語言仿真軟件,它能提供友好的仿真環(huán)境,是業(yè)界唯一的單內(nèi)核支持VHDL和Verilog混合仿真仿真
    的頭像 發(fā)表于 11-13 11:41 ?651次閱讀
    【產(chǎn)品介紹】<b class='flag-5'>Modelsim</b>:HDL語言<b class='flag-5'>仿真</b>軟件

    時(shí)間頻率標(biāo)準(zhǔn)源有什么功能

    時(shí)間頻率
    西安同步電子科技有限公司
    發(fā)布于 :2025年11月04日 17:58:08

    RSA加速實(shí)現(xiàn)思路

    ,不需要反復(fù)生成,在數(shù)據(jù)流達(dá)到一定長度的情況下,生成公鑰和私鑰的花費(fèi)的時(shí)間占比很小,不考慮對(duì)它們進(jìn)行加速。而實(shí)際應(yīng)用中這3個(gè)常數(shù)數(shù)值往往很大,對(duì)應(yīng)二進(jìn)制數(shù)位寬一般為1024bits,甚至更多。這就會(huì)造成
    發(fā)表于 10-28 07:28

    ModelSim仿真蜂鳥E203 / 200 教程【功能驗(yàn)證】

    一起 把子文件夾里的文件全部復(fù)制出來,不要留文件夾 perips這部分也全部挪出去 新建工程 在這 選保存的工作區(qū) 添加文件夾的所有文件(work的文件夾不用選) 用modelsim
    發(fā)表于 10-27 07:35

    硬件加速模塊的時(shí)鐘設(shè)計(jì)

    硬件加速模塊需要四個(gè)時(shí)鐘,分別為clk_l , clk_r , clk_c , clk_n 。 clk_l : 整個(gè)硬件加速模塊為了最大化的節(jié)約時(shí)間成本而采用了類似處理器的流水線設(shè)計(jì),具體上將每一層
    發(fā)表于 10-23 07:28

    人工智能+工業(yè)軟件:智能仿真加速賦能產(chǎn)業(yè)變革

    在智能制造領(lǐng)域,工業(yè)仿真為數(shù)字孿生與智慧工廠建設(shè)提供核心支撐;在綠色可持續(xù)發(fā)展領(lǐng)域,仿真技術(shù)助力優(yōu)化能源配置與碳排放減排方案;在人工智能與虛擬現(xiàn)實(shí)領(lǐng)域,仿真則為算法訓(xùn)練、沉浸式體驗(yàn)搭建
    的頭像 發(fā)表于 10-09 14:16 ?517次閱讀

    vivado仿真時(shí)GSR信號(hào)的影響

    利用vivado進(jìn)行設(shè)計(jì)xilinx FPGA時(shí),寫完設(shè)計(jì)代碼和仿真代碼后,點(diǎn)擊run simulation(啟動(dòng)modelsim進(jìn)行仿真)。
    的頭像 發(fā)表于 08-30 14:22 ?1540次閱讀
    vivado<b class='flag-5'>仿真</b>時(shí)GSR信號(hào)的影響

    硬核加速,軟硬協(xié)同!混合仿真賦能RISC-V芯片敏捷開發(fā)

    RISC-V開放指令集架構(gòu)(ISA)正為芯片產(chǎn)業(yè)帶來革命性機(jī)遇,其開源性與模塊化特性助力企業(yè)實(shí)現(xiàn)定制化、差異化創(chuàng)新,顯著加速產(chǎn)品迭代。隨著RISC-V向高性能多核架構(gòu)演進(jìn),軟硬件協(xié)同驗(yàn)證復(fù)雜度急劇
    的頭像 發(fā)表于 08-29 10:49 ?1197次閱讀
    硬核<b class='flag-5'>加速</b>,軟硬協(xié)同!混合<b class='flag-5'>仿真</b>賦能RISC-V芯片敏捷開發(fā)

    輪邊電機(jī)驅(qū)動(dòng)汽車性能仿真與控制方法的研究

    與轉(zhuǎn)向的控制策略,在 Madab/Simwlink 環(huán)境建立了控制模型,運(yùn)用聯(lián)合仿真方法對(duì)車輛在直線加速,轉(zhuǎn)向和制動(dòng)等典型工況下的行駛性能進(jìn)行仿真驗(yàn)證。結(jié)果表明車輛的主要性能符合預(yù)期目標(biāo),驅(qū)動(dòng)控制策略
    發(fā)表于 06-10 13:10

    詳解ADC電路的靜態(tài)仿真和動(dòng)態(tài)仿真

    ADC電路主要存在靜態(tài)仿真和動(dòng)態(tài)仿真兩類仿真,針對(duì)兩種不同的仿真,我們存在不同的輸入信號(hào)和不同的數(shù)據(jù)采樣,因此靜態(tài)仿真和動(dòng)態(tài)
    的頭像 發(fā)表于 06-05 10:19 ?2252次閱讀
    詳解ADC電路的靜態(tài)<b class='flag-5'>仿真</b>和動(dòng)態(tài)<b class='flag-5'>仿真</b>