chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

在Vivado中使用SRIO高速串行協(xié)議的IP演示官方例程

電子工程師 ? 來源:FPGA探索者 ? 作者:FPGA探索者 ? 2021-04-15 15:19 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA開發(fā)過程中不可避免的要使用到一些IP,有些IP是很復雜的,且指導手冊一般是很長的英文,僅靠看手冊和網(wǎng)絡(luò)的一些搜索,對于復雜IP的應用可能一籌莫展。

這里以Xilinx為例,在Vivado中使用SRIO高速串行協(xié)議的IP演示如何使用官方例程和手冊進行快速使用,在仔細閱讀參考官方例程后進行一些修改就可以應用在實際項目中。

一、導入IP

點擊“IP Catalog”,選擇要使用的IP,雙擊3處配置IP。

5b12010a-9dac-11eb-8b86-12bb97331649.png

二、配置IP

點擊左上角可以閱讀官方的IP說明手冊、IP更新信息、常見問題及解決方式。根據(jù)實際的需求配置IP的參數(shù),如工作時鐘等。

在“Shared Logic”選項中(SRIO、Aurora、JESD204等使用GT的IP核中常常有此選項),如果選擇“Include Shared Logic inExample Design”(推薦方式),則在IP核外部的示例工程中生成時鐘、復位等必要邏輯,且這些邏輯作為共享邏輯,加入使用多個IP核時,可以共享一些復位等信號,且這些時鐘、復位可以被使用者修改;

當選中“Include Shared Logic in Core”(簡單)選項時,時鐘、復位邏輯等邏輯被包含在IP核中,對其他的IP不可見,這些邏輯也不能被修改(Read-Only)。

5b4b3696-9dac-11eb-8b86-12bb97331649.png

下圖中左邊是“IncludeShared Logic in Example Design”,右邊是“Include Shared Logic in Core”,可見不同配置下IP對外呈現(xiàn)的時鐘、復位和GT的一些引腳是不同的。

5b8fd0a8-9dac-11eb-8b86-12bb97331649.png

三、閱讀手冊

點擊“Product Guide”可以轉(zhuǎn)到Xilinx的DocNav中,查看、閱讀、下載各FPGA器件手冊、開發(fā)板資料、IP手冊。Xilinx官方手冊和配套例程是最具參考價值的資料,沒有其他。雖然是英文版,但是借助翻譯軟件及關(guān)鍵詞查找,還是能夠進行閱讀。

5bab3a5a-9dac-11eb-8b86-12bb97331649.png

5c2c6efe-9dac-11eb-8b86-12bb97331649.png

四、生成例程

選擇OOC編譯,等編譯完成后,右鍵“Open IPExample Design”,打開IP對應配置下的測試工程,選擇指定路徑,自動打開新生成的測試工程。

5c3a9bbe-9dac-11eb-8b86-12bb97331649.png

五、閱讀示例工程,仿真分析

工程中包含了時鐘、復位及輸入輸出、AXI總線協(xié)議等必要的配置,包含TestBench仿真測試文件,閱讀分析源碼,仿真查看波形,通過少量更改可以下板測試,ILA監(jiān)測,參考示例工程,在實際應用中即可使用。

選擇“Include Shared Logic inExample Design”(推薦方式),則在IP核外部的示例工程中生成時鐘、復位等必要邏輯,且這些邏輯作為共享邏輯,加入使用多個IP核時,可以共享一些復位等信號,且這些時鐘、復位可以被使用者修改;

選中“Include Shared Logic in Core”(簡單)選項時,時鐘、復位、GT收發(fā)器配置是包含在IP核內(nèi)部,對其他的IP不可見,這些邏輯也不能被修改(Read-Only),不對外呈現(xiàn)。

運行仿真即可查看波形,加入內(nèi)部信號的波形到窗口,可以分析內(nèi)部的信號,包括物理層PHY、協(xié)議層LOG等多個信號。(加入內(nèi)部信號的方式可以參考matlab與FPGA數(shù)字濾波器設(shè)計(6)—— Vivado 中使用 Verilog 實現(xiàn)并行 FIR 濾波器/截位操作)

其余 IP 類似使用,多閱讀官方的IP手冊和例程。

原文標題:如何使用Xilinx官方例程和手冊學習IP核的使用,以高速接口SRIO為例

文章出處:【微信公眾號:FPGA技術(shù)江湖】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

責任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1663

    文章

    22491

    瀏覽量

    638890
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2205

    瀏覽量

    131810

原文標題:如何使用Xilinx官方例程和手冊學習IP核的使用,以高速接口SRIO為例

文章出處:【微信號:HXSLH1010101010,微信公眾號:FPGA技術(shù)江湖】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    CadenceCES 2026成功演示3nm eUSB2V2 PHY IP解決方案

    這正是我們在拉斯維加斯 CES 2026 展會上展示的核心理念 —— 我們成功演示了業(yè)內(nèi)首創(chuàng)的 3nm eUSB2V2 PHY IP,并與 eUSB2V2 控制器 IP 完整的端到端
    的頭像 發(fā)表于 04-16 15:48 ?172次閱讀

    IDT80KSBR201:高速串行緩沖器的卓越之選

    IDT80KSBR201:高速串行緩沖器的卓越之選 電子設(shè)計領(lǐng)域,高速數(shù)據(jù)處理和緩沖需求日益增長。IDT80KSBR201作為一款高性能的串行
    的頭像 發(fā)表于 04-12 10:15 ?402次閱讀

    ELF-RV1126B YOLOv8官方例程目標檢測部署驗證

    基于官方資料包例程完成圖片或攝像頭目標檢測、結(jié)果顯示和 FPS 記錄。
    的頭像 發(fā)表于 04-03 16:08 ?217次閱讀
    ELF-RV1126B YOLOv8<b class='flag-5'>官方</b><b class='flag-5'>例程</b>目標檢測部署驗證

    VivadoIP核被鎖定的解決辦法

    當使用不同版本的Vivado打開工程時,IP核被鎖定的情況較為常見。不同版本的VivadoIP核的支持程度和處理方式有所不同。
    的頭像 發(fā)表于 02-25 14:00 ?475次閱讀
    <b class='flag-5'>Vivado</b>中<b class='flag-5'>IP</b>核被鎖定的解決辦法

    RapidIO標準的串行物理層實現(xiàn)

    Serial RapidIO(SRIO) 特指 RapidIO 標準的串行物理層實現(xiàn)。
    的頭像 發(fā)表于 12-09 10:41 ?676次閱讀
    RapidIO標準的<b class='flag-5'>串行</b>物理層實現(xiàn)

    為什么會有TCP/IP協(xié)議?

    見了面,完全不能交流信息。因而他們需要定義一些共通的東西來進行交流,TCP/IP就是為此而生。TCP/IP不是一個協(xié)議,而是一個協(xié)議族的統(tǒng)稱。 里面包括了
    發(fā)表于 12-03 06:28

    Xilinx FPGA串行通信協(xié)議介紹

    Xilinx FPGA因其高性能和低延遲,常用于串行通信接口設(shè)計。本文深入分析了Aurora、PCI Express和Serial RapidIO這三種Xilinx系統(tǒng)設(shè)計中關(guān)鍵的串行通信協(xié)
    的頭像 發(fā)表于 11-14 15:02 ?2763次閱讀
    Xilinx FPGA<b class='flag-5'>串行</b>通信<b class='flag-5'>協(xié)議</b>介紹

    如何使用FPGA實現(xiàn)SRIO通信協(xié)議

    例程詳細介紹了如何在FPGA上實現(xiàn)Serial RapidIO(SRIO)通信協(xié)議,并通過Verilog語言進行編程設(shè)計。SRIO作為一種高速
    的頭像 發(fā)表于 11-12 14:38 ?6035次閱讀
    如何使用FPGA實現(xiàn)<b class='flag-5'>SRIO</b>通信<b class='flag-5'>協(xié)議</b>

    vcs和vivado聯(lián)合仿真

    我們在做參賽課題的過程中發(fā)現(xiàn),上FPGA開發(fā)板跑系統(tǒng)時,有時需要添加vivadoip核。但是vivado仿真比較慢,vcs也不能直接對添加了vivado
    發(fā)表于 10-24 07:28

    Vivado浮點數(shù)IP核的握手信號

    Vivado浮點數(shù)IP核的握手信號 我們的設(shè)計方案中,F(xiàn)PU計算單元將收到的三條數(shù)據(jù)和使能信號同步發(fā)給20多個模塊,同時只有一個模塊被時鐘使能,進行計算,但結(jié)果都會保留,發(fā)給數(shù)選。計算單元還需接受
    發(fā)表于 10-24 07:01

    Vivado浮點數(shù)IP核的一些設(shè)置注意點

    Vivado浮點數(shù)IP核的一些設(shè)置注意點 我們vivado2018.3中使用了Floating-point(7.1)
    發(fā)表于 10-24 06:25

    高速總線接口的類型介紹

    串行RapidIO,高速串行通信協(xié)議,旨在鏈接DSP、FPGA、網(wǎng)絡(luò)處理器等芯片,具有低延遲、高帶寬(支持25Gbps、2.5Gbps、3.125Gbps的數(shù)據(jù)傳輸速率)。而Rapid
    的頭像 發(fā)表于 08-06 14:50 ?2040次閱讀

    【RK3568+PG2L50H開發(fā)板實驗例程】FPGA部分 | 光纖通信測試實驗例程

    : Window11 PDS2022.2-SP6.4 芯片型號: PG2L50H-484 2.實驗原理 PG2L100H 內(nèi)置了線速率高達 6.6Gbps 高速串行接口模塊,即 HSSTLP,包含 1 個
    發(fā)表于 07-10 10:51

    協(xié)議融合驅(qū)動效能躍升:Modbus轉(zhuǎn)Ethernet IP的擠出吹塑機應用

    現(xiàn)代工業(yè)自動化領(lǐng)域,Modbus作為一種串行通信協(xié)議,其穩(wěn)定性和簡單性被廣泛應用于各種工控設(shè)備中。但隨著技術(shù)的進步,對于更高速、更遠傳輸距離的需求日益增長,這就需要將Modbus
    的頭像 發(fā)表于 06-23 17:17 ?446次閱讀

    如何使用AMD Vitis HLS創(chuàng)建HLS IP

    本文逐步演示了如何使用 AMD Vitis HLS 來創(chuàng)建一個 HLS IP,通過 AXI4 接口從存儲器讀取數(shù)據(jù)、執(zhí)行簡單的數(shù)學運算,然后將數(shù)據(jù)寫回存儲器。接著會在 AMD Vivado Design Suite 設(shè)計
    的頭像 發(fā)表于 06-13 09:50 ?2209次閱讀
    如何使用AMD Vitis HLS創(chuàng)建HLS <b class='flag-5'>IP</b>