chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

Verilog HDL常用的仿真知識你必須知道

Q4MP_gh_c472c21 ? 來源:嵌入式ARM ? 作者:嵌入式ARM ? 2021-05-08 16:52 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在描述完電路之后,我們需要進行對代碼進行驗證,主要是進行功能驗證?,F(xiàn)在驗證大多是基于UVM平臺寫的systemverilog,然而我并不會sv,不過我會使用verilog進行簡單的驗證,其實也就是所謂的仿真。這里就來記錄一下一些驗證的基礎吧。

一、驗證基礎與仿真原理

①綜合中的語法,都適用于仿真,在仿真中,Verilog語句是串行的,其面向硬件的并行特性則是通過其語義(語言含義)來實現(xiàn)的,因此并不會丟失代碼的并行含義和特征。

②仿真的關鍵元素有:仿真時間、事件驅(qū)動、隊列、調(diào)度等。

③仿真時間:指由仿真器維護的時間值,用來對仿真電路所用的真實時間進行建模。0時刻被稱為仿真起始時刻。當仿真時間推進到某一個時間點時,該時間點就被稱為當前仿真時間,而以后的任何時刻都被稱為未來的仿真時間。

本質(zhì)上,仿真時間是沒有時間單位的,由于代碼中有`timescale語句的定義,就出現(xiàn)了xxxns。

仿真事件都是嚴格按照仿真時間向前推進的,如果在同一個仿真時刻有多個事件要執(zhí)行,那么首先需要根據(jù)他們之間的優(yōu)先級來判定誰先執(zhí)行。優(yōu)先級相同,可能隨機執(zhí)行,也可能按照代碼的順序來執(zhí)行。

④事件驅(qū)動:仿真時間只能被下面事件中的一種來推進:

·定義過的門級或者線傳輸延時;

·更新時間;

·“#”的事件控制;

·“always”關鍵字引入的事件控制

·“wait”的等待語句

⑤事件隊列與調(diào)度:事件隊列與調(diào)度可以簡單地理解為:它決定了verilog在某個時刻先完成哪些語句。

VerilogHDL的分層事件隊列為:

當前仿真時間事件

活躍事件(順序隨機或者按照代碼出現(xiàn)的順序)阻塞賦值;

連續(xù)賦值;

非阻塞賦值的右式計算;

原語輸入計算和輸出改變;

系統(tǒng)任務:$display

非活躍事件顯示0延時賦值;

Verilog的PLI call back例程

非阻塞賦值更新時間非阻塞賦值產(chǎn)生一個非阻塞更新時間,被調(diào)度到當前仿真時間

監(jiān)控事件$monitor和$strobe系統(tǒng)任務,監(jiān)控時間不能生成任何其他的事件,這是也要注意的。

將來仿真時間事件將來事件被調(diào)度到將來仿真時間的時間。

⑥關于forever、force和release、wait、UDP、PLI等具體語法我就不想記錄了,沒那個心思。。。

⑦系統(tǒng)任務的使用:

在Verilog HDL 語言中,以“$”字符開始的標識符表示系統(tǒng)任務或系統(tǒng)函數(shù)。系統(tǒng)任務和函數(shù)即在語言中預定義的任務和函數(shù)。和用戶自定義任務和函數(shù)類似,系統(tǒng)任務可以返回0 個或多個值,且系統(tǒng)任務可以帶有延遲。系統(tǒng)任務的功能非常強大,主要分為以下幾類:

A、顯示任務(display task);

B、文件輸入/輸出任務(File I/O task);

C、時間標度任務(timescale task);

D、仿真控制任務(simulation control task);

E、時序驗證任務(timing check task);

F、仿真時間函數(shù) (simulation time function)

G、實數(shù)變換函數(shù)(conversion functions for real);

H、概率分布函數(shù)(probabilistic distribution function)

由于時間關系,我不進行詳述記錄了,用到的時候再進行記錄。

二、測試文件的激勵

(1)信號的初始化問題

主要有三種產(chǎn)生激勵的方法:一種是直接編輯測試激勵波形(這種基本上被淘汰了),一種是用Verilog測試代碼的時序控制功能,產(chǎn)生測試激勵。還有就是利用Verilog HDL 語言的讀文件功能,從文本文件中讀取數(shù)據(jù)(該數(shù)據(jù)可以通過C/C++、MATLAB 等軟件語言生成)。

①代碼中的變量的初始化可以用initial進行初始化,也可以在定義的時候進行初始化。

②在硬件系統(tǒng)中,當系統(tǒng)上電之后,信號電平不是0就是1,不會存在x或者z,這是就會根據(jù)EDA的默認狀態(tài)進行默認的設置。由于上電的默認性,導致這個默認信號不一定是我們想要的信號,因此我們需要進行復位進行初始化。

③在Verilog HDL 中,有兩種不同的原因可能導致信號值為x。第一種原因是,有兩個不同的信號源用相同的強度驅(qū)使同一個節(jié)點,并試圖驅(qū)動成不同的邏輯值,這一般是由設計錯誤造成的。第二種原因是信號值沒有初始化。所以在設計組合邏輯時,需要將不確定的輸入轉(zhuǎn)化成確定輸入,然后再完成組合邏輯。

(2)時鐘信號的生成

①普通時鐘信號

所謂的普通時鐘信號就指的是占空比為50%的時鐘信號,也是最常用的時鐘信號,其波形下圖所示:

Verilog HDL常用的仿真知識你必須知道

占空比為50%的時鐘信號

普通時鐘信號可通過initial 語句和always 語句產(chǎn)生,其代碼如下:

----基于initial 語句的方法:

parameter clk_period = 10;

reg clk;

initial begin

clk = 0;

forever

# (clk_period/2) clk = ~clk;

end

---基于always 語句的方法:

parameter clk_period = 10;

reg clk;

initial

clk = 0;

always # (clk_period/2) clk = ~clk;

在這里的initial 語句用于初始化clk 信號,否則就會出現(xiàn)對未知信號取反的情況,因而造成clk信號在整個仿真階段都為未知狀態(tài)。

②自定義占空比的時鐘信號

自定義占空比信號通過always 模塊可以快速實現(xiàn),下面給出一個占空比為40%的時鐘信號代碼:

parameter High_time = 4,

Low_time = 6; //占空比為High_time/( High_time+ Low_time)

reg clk;

always begin

clk = 1;

#High_time;

clk = 0;

#Low_time;

end

這里由于直接對clk 信號賦值,所以不需要initial 語句初始化clk 信號。當然,這種方法也可以用于產(chǎn)生普通時鐘信號,只是代碼行數(shù)較多而已。

③相位偏移的時鐘信號

相位偏移是兩個時鐘信號之間的相對概念,下圖所示,其中clk_a 為參考信號,clk_b為偏移信號:

Verilog HDL常用的仿真知識你必須知道

首先通過一個always 模塊產(chǎn)生參考時鐘clk_a,然后通過延遲賦值得到clk_b 信號,其偏移的相位可通過360*pshift_time%(High_time+Low_time)來計算,其中%為取模運算。

下面代碼的相位偏移為72 度:

parameter High_time = 5,

Low_time = 5,

pshift_time = 2;

reg clk_a;

wire clk_b;

always begin

clk_a = 1;

# High_time;

clk_b = 0;

# Low_time;

end

assign # pshift_time clk_b = clk_a;

④固定數(shù)目的時鐘信號

上述語句產(chǎn)生的時鐘信號都是無限個周期的,也可以通過repeat 語句來產(chǎn)生固定個數(shù)的時鐘脈沖,下面的代碼產(chǎn)生了5 個周期的時鐘:

parameter clk_cnt = 5,

clk_period = 2;

reg clk;

initial begin

clk = 0;

repeat (clk_cnt)

# clk_period/2 clk = ~clk;

end

(3)復位信號的產(chǎn)生

①異步復位信號

異步復位信號的實現(xiàn)代碼如下,代碼將產(chǎn)生低有效的復位信號rst_n,其復位時間為100 個仿真單位:

parameter rst_repiod = 100;

reg rst_n;

initial begin

rst_n = 0;

# rst_repiod;

rst_n = 1;

end

②同步復位

同步復位信號的實現(xiàn)代碼如下:

parameter rst_repiod = 100;

reg rst_n;

initial begin

rst_n = 1;

@( posedge clk);

rst_n = 0;

# rst_repiod;

@( posedge clk);

rst_n = 1;

end

上述代碼首先將復位信號rst_n 初始化為1,然后等待時鐘信號clk 的上升沿,將rst_n拉低,進入有效復位狀態(tài);然后經(jīng)過100 個仿真周期,等待下一個上升沿到來后,將復位信號置為1。在仿真代碼中,是不存在邏輯延遲的,因此在上升沿對rst_n 的賦值,能在同一個沿送到測試代碼邏輯中。

在需要復位時間為時鐘周期的整數(shù)倍時,可以將rst_repiod 修改為時鐘周期的3 倍來實現(xiàn),也可以通過下面的代碼來完成。

parameter rst_num = 5;

initial begin

rst_n = 1;

@(posedge clk);

rst_n = 0;

repeat(rst_num) @(posedge clk);

rst_n = 1;

end

上述代碼在clk 的第一個上升沿開始復位,然后經(jīng)過5 個時鐘上升沿后,在第5 個時鐘上升沿撤銷復位信號,進入有效工作狀態(tài)。

(4)數(shù)據(jù)的產(chǎn)生

數(shù)據(jù)的產(chǎn)生這里就不進行描述了,在以后關于常用的仿真模塊中進行記錄。

三、提高仿真時間的注意點

①減少層次結(jié)構(gòu)

仿真代碼的層次越少,執(zhí)行時間就越短。這主要是由于參數(shù)在模塊端口之間傳遞需要消耗仿真器的執(zhí)行時間。

②減少門級代碼的使用

由于門級建模屬于結(jié)構(gòu)級建模,自身參數(shù)建模已經(jīng)比較復雜了,還需要通過模塊調(diào)用的方式來實現(xiàn),因此建議仿真代碼盡量使用行為級語句,建模層次越抽象,執(zhí)行時間就越短。引申一點,在行為級代碼中,盡量使用面向仿真的語句。例如,延遲兩個仿真時間單位,最好通過“#2”來實現(xiàn),而不是通過深度為2 的移位寄存器來實現(xiàn)。

③仿真精度越高,效率越低

例如包含`timescale 1ns / 1ps 定義的代碼執(zhí)行時間就比包含`timescale 1ns / 1ns 定義的代碼執(zhí)行時間長。

④進程越少,效率越高

代碼中的語句塊越少仿真越快,例如將相同的邏輯功能分布在兩個always 語句塊中,其仿真執(zhí)行時間就比利用一個always 語句來實現(xiàn)的代碼短。這是因為仿真器在不同進程之間進行切換也需要時間。

⑤減少仿真器的輸出顯示

Verilog HDL 語言包含一些系統(tǒng)任務,可以在仿真器的控制臺顯示窗口輸出一些提示信息。雖然其對于軟件調(diào)試是非常有用的,但會降低仿真器的執(zhí)行效率。因此,在代碼中這一類系統(tǒng)任務不能隨意使用。本質(zhì)上來講,減少代碼執(zhí)行時間并不一定會提高代碼的驗證效率。

關于仿真的其他入門知識,比如一些無規(guī)律信號的生成、測試結(jié)果的存儲和顯示等問題,我會在后面進行記錄,主要是以代碼模塊的形式記錄。

責任編輯:lq6

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 仿真
    +關注

    關注

    54

    文章

    4471

    瀏覽量

    138149
  • Verilog
    +關注

    關注

    30

    文章

    1373

    瀏覽量

    114473
  • 時鐘信號
    +關注

    關注

    4

    文章

    503

    瀏覽量

    29926

原文標題:Verilog HDL常用的仿真知識

文章出處:【微信號:gh_c472c2199c88,微信公眾號:嵌入式微處理器】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    FPGA 入門必看:Verilog 與 VHDL 編程基礎解析!

    很多開發(fā)者第一次接觸FPGA,都會有同樣的疑問:FPGA是硬件,不是軟件,怎么寫程序?答案就是用硬件描述語言(HDL),最常用的就是Verilog和VHDL。今天,我們就帶你入門,搞清楚FPGA編程
    的頭像 發(fā)表于 01-19 09:05 ?400次閱讀
    FPGA 入門必看:<b class='flag-5'>Verilog</b> 與 VHDL 編程基礎解析!

    搞懂MOS管,必須知道的米勒效應

    一、認識米勒電容 如圖,MOS管內(nèi)部有寄生電容Cgs,Cgd,Cds。因為寄生電容的存在,所以給柵極電壓的過程就是給電容充電的過程。 其中: 輸入電容Ciss=Cgs+Cgd, 輸出電容Coss=Cgd+Cds, 反向傳輸電容Crss=Cgd,也叫米勒電容。 然而,這三個等效電容是構(gòu)成串并聯(lián)組合關系,它們并不是獨立的,而是相互影響,其中一個關鍵電容就是米勒電容Cgd。這個電容不是恒定的,它隨著柵極和漏極間電壓變化而迅速變化,同時會影響柵極和源極電容的充電。 二、理解米勒效應 米勒效應是指MOS管g、d的極間電容Crss在開關動作期間引起的瞬態(tài)效應。 可以看成是一個電容的負反饋。在驅(qū)動前,Crss上是高電壓,當驅(qū)動波形上升到閾值電壓時,MOS管導通,d極電壓急劇下降,通過Crss拉低g腳驅(qū)動電壓,如果驅(qū)動功率不足,將在驅(qū)動波形的上升沿閾值電壓附近留下一個階梯,如下圖。 有時甚至會有一個下降尖峰趨勢平臺,而這個平臺增加了MOS管的導通時間,造成了我們通常所說的導通損耗。 三、MOS管的開通過程 ①t0—t1階段 這個過程中,驅(qū)動電流ig為Cgs充電,Vgs上升,Vds和Id保持不變。一直到t1時刻,Vgs上升到閾值開啟電壓Vg(th)。在t1時刻以前,MOS處于截止區(qū)。 ②t1—t2階段 t1時刻,MOS管就要開始導通了,也就標志著Id要開始上升了。這個時間段內(nèi)驅(qū)動電流仍然是為Cgs充電,Id逐漸上升,在上升的過程中Vds會稍微有一些下降,這是因為下降的di/dt在雜散電感上面形成一些壓降。 從t1時刻開始,MOS進入了飽和區(qū)。在飽和有轉(zhuǎn)移特性:Id=Vgs*Gm。其中Gm是跨導,只要Id不變Vgs就不變。Id在上升到最大值以后,而此時又處于飽和區(qū),所以Vgs就會維持不變。 ③t2—t3階段 從t2時刻開始,進入米勒平臺時期,米勒平臺就是Vgs在一段時間幾乎維持不動的一個平臺。此時漏電流Id最大。且Vgs的驅(qū)動電流轉(zhuǎn)移給Cgd充電,Vgs出現(xiàn)了米勒平臺,Vgs電壓維持不變,然后Vds就開始下降了。 ④t3~t4階段 當米勒電容Cgd充滿電時,Vgs電壓繼續(xù)上升,直至MOS管完全導通。 以上是MOS管開通的四個過程。 所以在米勒平臺,是Cgd充電的過程,這時候Vgs變化很小,當Cgd和Cgs處在同等水平時,Vgs才開始繼續(xù)上升。 四、米勒效應能避免嗎? 由上面的分析可以看出米勒平臺是有害的,造成開啟延時,導致?lián)p耗嚴重。但因為MOS管的制造工藝,一定會產(chǎn)生Cgd,也就是米勒電容一定會存在,所以米勒效應不能避免。 目前減小 MOS 管米勒效應的措施如下: 1. 提高驅(qū)動電壓或者減小驅(qū)動電阻,目的是增大驅(qū)動電流,快速充電。但是可能因為寄生電感帶來震蕩問題; 2.ZVS 零電壓開關技術是可以消除米勒效應的,即在 Vds 為 0 時開啟溝道,在大功率應用時較多。
    發(fā)表于 01-19 07:55

    如何使用Modelsim仿真I2C控制器

    ModelSim是Model Technology(Mentor Graphics的子公司)的HDL硬件描述語言的仿真軟件。該軟件可以用來實現(xiàn)對設計的VHDL、Verilog HDL
    的頭像 發(fā)表于 01-10 14:14 ?5084次閱讀
    如何使用Modelsim<b class='flag-5'>仿真</b>I2C控制器

    【產(chǎn)品介紹】Modelsim:HDL語言仿真軟件

    概述ModelSim是業(yè)界最優(yōu)秀的HDL語言仿真軟件,它能提供友好的仿真環(huán)境,是業(yè)界唯一的單內(nèi)核支持VHDL和Verilog混合仿真
    的頭像 發(fā)表于 11-13 11:41 ?469次閱讀
    【產(chǎn)品介紹】Modelsim:<b class='flag-5'>HDL</b>語言<b class='flag-5'>仿真</b>軟件

    請問測試用例.verilog文件是怎么生成的呢?

    仿真時可以通過添加.verilog文件,直接讀入ITCM中,從而在仿真時我們就可以知道處理器的運行結(jié)果,例如打印hello_world字樣。
    發(fā)表于 11-11 07:56

    覺得哪個軟件寫verilog體驗最好?有什么優(yōu)勢?

    覺得哪個軟件寫verilog體驗最好?有什么優(yōu)勢?請在評論區(qū)留言跟大家分享一下吧。
    發(fā)表于 11-10 07:47

    使用NucleiStudio生成tb仿真需要的.verilog文件

    打開仿真頂層文件tb_top.v,存放在ITCM模塊里面的指令是通過readmemh函數(shù)讀入.verilog文件實現(xiàn)的: 下面通過對NucleiStudio IDE進行設置,實現(xiàn)將c
    發(fā)表于 11-05 07:07

    如何利用Verilog HDL在FPGA上實現(xiàn)SRAM的讀寫測試

    本篇將詳細介紹如何利用Verilog HDL在FPGA上實現(xiàn)SRAM的讀寫測試。SRAM是一種非易失性存儲器,具有高速讀取和寫入的特點。在FPGA中實現(xiàn)SRAM讀寫測試,包括設計SRAM接口模塊
    的頭像 發(fā)表于 10-22 17:21 ?4318次閱讀
    如何利用<b class='flag-5'>Verilog</b> <b class='flag-5'>HDL</b>在FPGA上實現(xiàn)SRAM的讀寫測試

    使用Simulink自動生成浮點運算HDL代碼(Part 1)

    引言 想要實現(xiàn)浮點運算功能,如果自己寫Verilog代碼,需要花費較多的時間和精力。好在Simulink HDL Coder工具箱提供了自動代碼生成技術。下圖展示了HDL Coder如何生成浮點運算
    發(fā)表于 10-22 06:48

    視覺工程師必須知道的工業(yè)相機基礎知識

    工業(yè)相機基礎知識概述。
    的頭像 發(fā)表于 09-19 17:04 ?1229次閱讀
    視覺工程師<b class='flag-5'>必須知道</b>的工業(yè)相機基礎<b class='flag-5'>知識</b>

    已收藏!需要知道的57個常用樹莓派命令!

    初次使用樹莓派并不總是那么容易,因為可能還沒有使用命令行的習慣。然而,終端命令是必不可少的,而且通常比通過圖形用戶界面(GUI)操作更高效。那么,有哪些重要的命令是應該知道的呢?有相當多的命令
    的頭像 發(fā)表于 07-23 18:36 ?1127次閱讀
    已收藏!<b class='flag-5'>你</b>需要<b class='flag-5'>知道</b>的57個<b class='flag-5'>常用</b>樹莓派命令!

    關于SFP連接器必須了解的那些知識

    關于SFP連接器必須了解的那些知識 一、SFP光籠子的作用及材料組成 1.光籠子的概念與作用 ① 光籠子是什么? SFP Cage(Small Form-factor Pluggable Cage
    的頭像 發(fā)表于 06-17 09:42 ?1040次閱讀
    關于SFP連接器<b class='flag-5'>你</b><b class='flag-5'>必須</b>了解的那些<b class='flag-5'>知識</b>

    如何高效訓練AI模型?這些常用工具必須知道!

    大模型的發(fā)展同樣面臨瓶頸,訓練所需的硬件資源日益增加,比如英偉達的芯片、電力等(這也可能是ChatGPT5遲遲沒有出來的原因)。業(yè)界有觀點認為,在大多數(shù)情況下,并不需要全能的大模型,而是更適合專注于特定領域的中小型模型。這類模型針對垂直領域,性價比更高,在特定場景下能以較低資源實現(xiàn)高準確率的專項任務。例如在邊緣計算領域,模型推理所需資源遠少于訓練時。隨著芯片
    的頭像 發(fā)表于 04-17 16:43 ?2239次閱讀
    如何高效訓練AI模型?這些<b class='flag-5'>常用</b>工具<b class='flag-5'>你</b><b class='flag-5'>必須知道</b>!

    FPGA Verilog HDL語法之編譯預處理

    Verilog HDL語言和C語言一樣也提供了編譯預處理的功能。“編譯預處理”是Verilog HDL編譯系統(tǒng)的一個組成部分。Verilog
    的頭像 發(fā)表于 03-27 13:30 ?1404次閱讀
    FPGA <b class='flag-5'>Verilog</b> <b class='flag-5'>HDL</b>語法之編譯預處理

    一文詳解Verilog HDL

    Verilog HDL(Hardware Description Language)是一種硬件描述語言,用于從算法級、門級到開關級的多種抽象設計層次的數(shù)字系統(tǒng)建模?,F(xiàn)實生活中多用于專用集成電路
    的頭像 發(fā)表于 03-17 15:17 ?4241次閱讀
    一文詳解<b class='flag-5'>Verilog</b> <b class='flag-5'>HDL</b>