chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀(guān)看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

通常有兩種不同的時(shí)鐘門(mén)控實(shí)現(xiàn)技術(shù)

FPGA之家 ? 來(lái)源:數(shù)字芯片實(shí)驗(yàn)室 ? 作者:數(shù)字芯片實(shí)驗(yàn)室 ? 2021-06-13 16:48 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

時(shí)鐘門(mén)控(Clock Gating)是一種在數(shù)字IC設(shè)計(jì)中某些部分不需要時(shí)關(guān)閉時(shí)鐘的技術(shù)。這里的“部分”可以是單個(gè)寄存器、模塊、子系統(tǒng)甚至整個(gè)SoC。

為什么需要時(shí)鐘門(mén)控:大多數(shù)SoC都是power constrained,mobile端不能夠充更多的電就只能盡可能地降低功耗了(無(wú)法開(kāi)源只能節(jié)流呀),也因?yàn)闀r(shí)鐘門(mén)控是降低芯片動(dòng)態(tài)功耗最簡(jiǎn)單,最常用的方法之一。

時(shí)鐘門(mén)控技術(shù)分類(lèi):通常,有兩種不同的時(shí)鐘門(mén)控實(shí)現(xiàn)技術(shù)。

combinational clock gating–這種類(lèi)型的時(shí)鐘門(mén)控由工具在綜合時(shí)自動(dòng)識(shí)別引入。

sequential clock gating–這種類(lèi)型的時(shí)鐘門(mén)控作為功能的一部分引入RTL設(shè)計(jì)中。通常時(shí)鐘門(mén)控策略在系統(tǒng)架構(gòu)中定義,然后由設(shè)計(jì)人員進(jìn)行實(shí)現(xiàn)。

combinational clock gating

最簡(jiǎn)單的combinational clock gating可以通過(guò)AND門(mén)實(shí)現(xiàn),如下圖所示

當(dāng)enable為1時(shí),時(shí)鐘會(huì)傳給寄存器FF;當(dāng)enable為0時(shí),時(shí)鐘將被關(guān)閉, FF將不起作用。這種最簡(jiǎn)單的時(shí)鐘門(mén)控技術(shù)形式存在一些問(wèn)題,即在提供給FF的時(shí)鐘中產(chǎn)生毛刺。

可以通過(guò)在時(shí)鐘使能信號(hào)的輸出端引入一個(gè)低電平敏感的鎖存器來(lái)解決這個(gè)問(wèn)題。

鎖存器輸出僅在時(shí)鐘低電平內(nèi)更新,因此與門(mén)的輸入將穩(wěn)定為高。

Integrated Gated Clock Cells(ICG Cell)

要實(shí)現(xiàn)這種時(shí)鐘門(mén)控可以實(shí)例化標(biāo)準(zhǔn)單元庫(kù)中的兩個(gè)Cell(Latch和AND門(mén)),秉著不重復(fù)造輪子的思想以及方便工具進(jìn)行后續(xù)的時(shí)序分析更建議使用庫(kù)中的ICG Cell并且由工具自動(dòng)綜合插入。

時(shí)鐘使能信號(hào)可以由軟件控制和硬件同時(shí)控制,即由軟件控制是否需要啟動(dòng)時(shí)鐘門(mén)控,硬件動(dòng)態(tài)控制時(shí)鐘使能。

軟件控制示例如下:

軟件控制這個(gè)全局時(shí)鐘使能信號(hào),為低電平時(shí)不打開(kāi)時(shí)鐘門(mén)控,這種全局時(shí)鐘門(mén)控使能策略可以進(jìn)行層次化的設(shè)計(jì),從系統(tǒng)級(jí)到最終的單個(gè)寄存器。

硬件控制示例如下:

XOR門(mén)的輸入連接到FF的輸入和輸出。如果FF的輸入和輸出相同,則無(wú)需觸發(fā)FF,此時(shí)可對(duì)時(shí)鐘進(jìn)行門(mén)控。

在前端RTL級(jí)引入combinational clock gating很簡(jiǎn)單,沒(méi)有對(duì)邏輯功能產(chǎn)生影響,可以由EDA工具自動(dòng)插入。但是在物理設(shè)計(jì)的視角,這可能是一個(gè)更大的課題,因?yàn)槲覀円肓艘粋€(gè)實(shí)實(shí)在在的物理cell,更何況還是在時(shí)鐘路徑上。

從時(shí)序功耗上, clock gating應(yīng)該離寄存器時(shí)鐘端遠(yuǎn)還是近?

從面積功耗上,只有一個(gè)寄存器是否應(yīng)該被門(mén)控?

sequential clock gating

除了上述combinational clock gating外,還有sequential clock gating,這涉及對(duì)RTL設(shè)計(jì)中多個(gè)時(shí)鐘周期進(jìn)行深入分析。當(dāng)然基本思想也很簡(jiǎn)單,如果寄存器X在周期C中未更新,并且在時(shí)鐘周期C + 1中輸入給寄存器Y的D端,則無(wú)需在周期C + 1中使能寄存器Y的時(shí)鐘。

原文標(biāo)題:時(shí)鐘門(mén)控終極指南

文章出處:【微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀(guān)點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5617

    瀏覽量

    130378
  • 時(shí)鐘
    +關(guān)注

    關(guān)注

    11

    文章

    1999

    瀏覽量

    135222

原文標(biāo)題:時(shí)鐘門(mén)控終極指南

文章出處:【微信號(hào):zhuyandz,微信公眾號(hào):FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    TVS vs TSS 兩種保護(hù)機(jī)制的深度博弈

    在現(xiàn)代電子設(shè)備日益精密、工作環(huán)境愈發(fā)復(fù)雜的背景下,電路安全問(wèn)題尤其是雷擊和瞬態(tài)過(guò)壓(Surge)防護(hù),已成為產(chǎn)品設(shè)計(jì)中不可忽視的重要環(huán)節(jié)。其中,TVS(瞬態(tài)電壓抑制器)與TSS(晶閘管浪涌抑制器)是兩種廣泛應(yīng)用的浪涌保護(hù)器件。盡管二者均服務(wù)于同一目標(biāo)——保障電路
    的頭像 發(fā)表于 02-12 15:23 ?1950次閱讀
    TVS vs TSS <b class='flag-5'>兩種</b>保護(hù)機(jī)制的深度博弈

    門(mén)控時(shí)鐘(Clock-gating)介紹

    門(mén)控時(shí)鐘(Clock-gating):是數(shù)字電路設(shè)計(jì)中常用于低功耗設(shè)計(jì)的一設(shè)計(jì),數(shù)字電路中的功耗可以分為動(dòng)態(tài)功耗和靜態(tài)功耗部分,現(xiàn)在的數(shù)字集成電路基本都采用CMOS結(jié)構(gòu),靜態(tài)功耗幾
    發(fā)表于 01-16 06:30

    外部高速時(shí)鐘支持兩種工作模式

    1、石英晶體 / 陶瓷諧振器,設(shè)置外置高頻晶體控制寄存器 SYSCTRL_HSE 的 MODE 位域?yàn)?0,同時(shí)須配置OSC_IN、OSC_OUT 引腳為模擬功能。 2、外部時(shí)鐘輸入,設(shè)置外置高頻
    發(fā)表于 12-23 06:11

    用PLC實(shí)現(xiàn)卷徑計(jì)算的兩種算法

    卷徑計(jì)算,是動(dòng)態(tài)計(jì)算如鋼卷,紙卷等存料量的一方法,它是實(shí)現(xiàn)張力控制和自動(dòng)充放料、以及甩尾控制的重要前提。卷徑計(jì)算目前主流的方法有兩種,一是根據(jù)機(jī)列速度(產(chǎn)線(xiàn)速度)和和被測(cè)卷的轉(zhuǎn)動(dòng)角
    的頭像 發(fā)表于 11-14 16:54 ?2471次閱讀
    用PLC<b class='flag-5'>實(shí)現(xiàn)</b>卷徑計(jì)算的<b class='flag-5'>兩種</b>算法

    負(fù)壓法 vs 正壓法:手機(jī)外殼氣密性檢測(cè)儀的兩種核心技術(shù)

    的手機(jī)外殼氣密性檢測(cè)儀主要采用兩種核心技術(shù):負(fù)壓法和正壓法。二者各有優(yōu)劣,適用于不同的生產(chǎn)需求和檢測(cè)場(chǎng)景。正壓法是通過(guò)向手機(jī)外殼內(nèi)部充入一定壓力的氣體(通常為潔凈空
    的頭像 發(fā)表于 11-05 16:19 ?576次閱讀
    負(fù)壓法 vs 正壓法:手機(jī)外殼氣密性檢測(cè)儀的<b class='flag-5'>兩種</b>核心<b class='flag-5'>技術(shù)</b>

    ADI GMSL技術(shù)兩種視頻數(shù)據(jù)傳輸模式的區(qū)別

    本文深入介紹GMSL技術(shù),重點(diǎn)說(shuō)明用于視頻數(shù)據(jù)傳輸?shù)南袼啬J胶退淼滥J街g的差異。文章將闡明這兩種模式之間的主要區(qū)別,并探討成功實(shí)施需要注意的具體事項(xiàng)。
    的頭像 發(fā)表于 10-10 13:49 ?2594次閱讀
    ADI GMSL<b class='flag-5'>技術(shù)</b><b class='flag-5'>兩種</b>視頻數(shù)據(jù)傳輸模式的區(qū)別

    時(shí)鐘設(shè)計(jì)優(yōu)化實(shí)戰(zhàn)

    1、時(shí)鐘設(shè)計(jì),芯片性能的節(jié)拍器 在現(xiàn)代 IC 設(shè)計(jì)中,時(shí)鐘網(wǎng)絡(luò)的優(yōu)化是實(shí)現(xiàn)高性能、高可靠性和低功耗的關(guān)鍵。本文聚焦四大核心技術(shù):CTS 優(yōu)化、DCD 最小化、
    的頭像 發(fā)表于 10-09 10:07 ?706次閱讀

    低功耗設(shè)計(jì)核心指標(biāo)之時(shí)鐘門(mén)控效率

    時(shí)鐘門(mén)控效率是低功耗設(shè)計(jì)早期階段極具價(jià)值的可量化指標(biāo),使用英諾達(dá)的EDA工具進(jìn)行功耗優(yōu)化并獲取RTL修改建議,讓功耗優(yōu)化不再是“玄學(xué)”。
    的頭像 發(fā)表于 09-19 10:51 ?1195次閱讀
    低功耗設(shè)計(jì)核心指標(biāo)之<b class='flag-5'>時(shí)鐘</b><b class='flag-5'>門(mén)控</b>效率

    兩種TVS有啥不同?

    當(dāng)我們查看TVS二極管的規(guī)格書(shū),常會(huì)看到有以下兩種種引腳功能標(biāo)識(shí)圖:對(duì)于初學(xué)者,看到感到疑惑,他們一樣嗎?他們有啥區(qū)別?為啥有的個(gè)尖頭往外,陽(yáng)極連在一起,有的個(gè)尖頭往里,陰極連在一起?一連三問(wèn)。EMC小哥根據(jù)自己經(jīng)驗(yàn)略作分析
    的頭像 發(fā)表于 09-15 20:27 ?948次閱讀
    這<b class='flag-5'>兩種</b>TVS有啥不同?

    兩種散熱路徑的工藝與應(yīng)用解析

    背景:兩種常見(jiàn)的散熱設(shè)計(jì)思路 在大電流或高功率器件應(yīng)用中,散熱和載流能力是PCB設(shè)計(jì)中必須解決的難題。常見(jiàn)的兩種思路分別是: 厚銅板方案:通過(guò)整體增加銅箔厚度(如3oz、6oz甚至更高),增強(qiáng)導(dǎo)熱
    的頭像 發(fā)表于 09-15 14:50 ?947次閱讀

    CMOS 2.0與Chiplet兩種創(chuàng)新技術(shù)的區(qū)別

    摩爾定律正在減速。過(guò)去我們靠不斷縮小晶體管尺寸提升芯片性能,但如今物理極限越來(lái)越近。在這樣的背景下,兩種創(chuàng)新技術(shù)站上舞臺(tái):CMOS 2.0 和 Chiplet(芯粒)。它們都在解決 “如何讓芯片更強(qiáng)” 的問(wèn)題,但思路卻大相徑庭。
    的頭像 發(fā)表于 09-09 15:42 ?1177次閱讀

    貼片晶振中兩種常見(jiàn)封裝介紹

    貼片晶體振蕩器作為關(guān)鍵的時(shí)鐘頻率元件,其性能直接關(guān)系到系統(tǒng)運(yùn)行的穩(wěn)定性。今天,凱擎小妹帶大家聊聊貼片晶振中兩種常見(jiàn)封裝——金屬面封裝與陶瓷面封裝。
    的頭像 發(fā)表于 07-04 11:29 ?1468次閱讀
    貼片晶振中<b class='flag-5'>兩種</b>常見(jiàn)封裝介紹

    銣原子鐘與CPT原子鐘:兩種時(shí)間標(biāo)準(zhǔn)的區(qū)別

    在物理學(xué)的世界中,精密的時(shí)間測(cè)量是至關(guān)重要的。這就需要一個(gè)高度準(zhǔn)確且穩(wěn)定的時(shí)間標(biāo)準(zhǔn),這就是原子鐘。今天我們將探討兩種重要的原子鐘:銣原子鐘和CPT原子鐘,以及它們之間的主要區(qū)別。首先,我們來(lái)了解一下
    的頭像 發(fā)表于 05-22 15:49 ?873次閱讀
    銣原子鐘與CPT原子鐘:<b class='flag-5'>兩種</b>時(shí)間標(biāo)準(zhǔn)的區(qū)別

    AMD Vivado Design Tool綜合中的門(mén)控時(shí)鐘轉(zhuǎn)換

    傳統(tǒng)上,使用門(mén)控時(shí)鐘是 ASIC 設(shè)計(jì)中降低系統(tǒng)功耗的常見(jiàn)方法。通過(guò)門(mén)控時(shí)鐘,可在非必要時(shí)阻止整組寄存器的狀態(tài)轉(zhuǎn)換。
    的頭像 發(fā)表于 05-14 09:05 ?2344次閱讀
    AMD Vivado Design Tool綜合中的<b class='flag-5'>門(mén)控</b><b class='flag-5'>時(shí)鐘</b>轉(zhuǎn)換

    RISC-V核低功耗MCU動(dòng)態(tài)時(shí)鐘門(mén)控技術(shù)解析

    ? ? ? RISC-V核低功耗MCU通過(guò)動(dòng)態(tài)時(shí)鐘門(mén)控技術(shù)實(shí)現(xiàn)了從模塊級(jí)到系統(tǒng)級(jí)的精細(xì)化功耗管理,顯著延長(zhǎng)了智能終端設(shè)備的續(xù)航能力,并滿(mǎn)足工 業(yè)、汽車(chē)等場(chǎng)景的實(shí)時(shí)性要求?。 一、?
    的頭像 發(fā)表于 04-24 15:11 ?1181次閱讀