chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

ARM+FPGA架構(gòu)有什么優(yōu)勢?

AGk5_ZLG_zhiyua ? 來源:ZLG致遠(yuǎn)電子 ? 作者:ZLG致遠(yuǎn)電子 ? 2021-06-18 17:42 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

M7015核心板擁有ARM處理器的軟件可編程性與FPGA的硬件可編程性,不僅實現(xiàn)數(shù)據(jù)存儲分析、網(wǎng)絡(luò)通訊、多媒體顯示等功能,還支持?jǐn)?shù)據(jù)并行采集,圖像高速采集,擴(kuò)展通訊接口等功能。

M7015核心板性能如何?

M7015核心板采用Xilinx的Zynq-7000 All Programmable XC7Z015 SoC平臺,搭載創(chuàng)新型 ARM+FPGA 架構(gòu)。其將處理器的軟件可編程性與FPGA的硬件可編程性進(jìn)行完美整合,既可以為設(shè)計者提供無與倫比的系統(tǒng)性能、靈活性與可擴(kuò)展性,也能帶來更低功耗、更低成本和更快速的上市進(jìn)程。

名稱 參數(shù)
處理器 Xilinx XC7Z015-2CLG485I
PS端 2個ARM Cortex-A9內(nèi)核,運行頻率高達(dá)766 MHz;
512 KB L2緩存,32 KB指令和數(shù)據(jù)緩存。
PL端 FPGA內(nèi)核,支持74K Logic Cells (~1.1M)可編程邏輯單元;
1個 DSP48E1 DSP處理器,200 GMACs 峰值 DSP性能,160 Slices可編程 DSP單元。
內(nèi)存 1GB DDR3 SDRAM
存儲器 4GB eMMC Flash

ARM+FPGA架構(gòu)有什么優(yōu)勢?

在介紹ARM+FPGA架構(gòu)優(yōu)勢之前,簡單了解下ARM和FPGA特長:

ARM:接口資源豐富、功耗低,擅長多媒體顯示、邏輯控制等。

FPGA:擅長多通道或高速AD采集,接口拓展,高速信號傳輸?shù)取?/p>

ARM+FPGA架構(gòu)能帶來性能、成本、功耗等優(yōu)勢。ARM與FPGA既可以各司其職,各自發(fā)揮原本架構(gòu)的獨特優(yōu)勢;也可以相互協(xié)作,處理更復(fù)雜的問題。其優(yōu)勢如下:

同時擁有ARM的運算能力和FPGA的并行處理能力;

硬件集成度高,體積小;

ARM與FPGA集成在同一片SoC,內(nèi)部通信速率更快;

可靈活擴(kuò)展外設(shè)接口。

還在為接口不夠而煩惱?

M7015核心板原生具備兩路以太網(wǎng)接口,可實現(xiàn)1路千兆+1路百兆網(wǎng)絡(luò)接口,還具備6路UART、2路USB、2路CAN、miniPCIE、JTAG、IIC、SPI、ADC、GPIO等接口,常用的功能接口應(yīng)有盡有。

名稱 資源 說明
以太網(wǎng) 2路 1路千兆 + 1路百兆
PCIE 2路 PCIe 2.0(最大支持4路)
MiniPCIE 1路 支持WIFI、ZigBee、RFID、GPRS、3G/4G
CAN 2路 每路最高可達(dá)1 Mbps
USB 2路 2路USB 2.0
UART 6路 包含1路ARM調(diào)試串口
I2C接口 3路 支持400 Kbps
SPI 4路 由PL端擴(kuò)展
GPIO 53路 支持1.8V、3.3V電平
JTAG接口 1路 FPGA調(diào)試接口

M7015核心板除了自帶的這么多接口外,還可以通過FPGA進(jìn)行接口擴(kuò)展,74K的邏輯單元可擴(kuò)展大量外設(shè)接口,再也不用擔(dān)心接口資源不夠用啦!

應(yīng)用案例—工業(yè)控制

EtherCAT是當(dāng)今主流的高速現(xiàn)場總線解決方案,其設(shè)計目標(biāo)是支持標(biāo)準(zhǔn)的以太網(wǎng),并且能夠以最小的硬件成本在實時控制領(lǐng)域開展使用,更新周期快,穩(wěn)定性高。

1.EtherCAT主站的核心要求:

實時性:主從DC同步模式下,主站需要以非常精準(zhǔn)的時間發(fā)送過程數(shù)據(jù),對產(chǎn)品的實時性有較高要求;

擴(kuò)展性:主站往往控制多個從站,對接口資源要求較高,存在需要多個網(wǎng)口,四路,八路CAN口等情況。

2.應(yīng)用方式:

ARM部分:承擔(dān)業(yè)務(wù)邏輯,跑協(xié)議棧;

FPGA部分:保證實時性,便于擴(kuò)展接口對接口數(shù)據(jù)做并行處理,緩解CPU壓力。

3.采用M7015核心板的優(yōu)勢:

集成雙核A9+FPGA,滿足產(chǎn)品所需的應(yīng)用要求;

ARM與FPGA內(nèi)部集成,共用DDR,通信速度更快,滿足高實時性要求;

擁有74K可編程邏輯單元,支持多種接口拓展,滿足多接口資源要求。

參考資料

ZLG致遠(yuǎn)電子為用戶提供豐富的軟硬件參考資料,幫助用戶輕松實現(xiàn)TCP/IP通信、CAN-bus現(xiàn)場總線通信、USB通信等復(fù)雜功能,讓每一位用戶的產(chǎn)品開發(fā)更加高效可靠。

評估套件

M7015-EV-Board是ZLG致遠(yuǎn)電子精心推出的集工控與評估于一身的評估板。該評估板可搭配M7015核心板做評估和擴(kuò)展使用,方便靈活。

原文標(biāo)題:【深度解析】一篇文章告訴你M7015核心板強在何處

文章出處:【微信公眾號:ZLG致遠(yuǎn)電子】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1663

    文章

    22491

    瀏覽量

    638879
  • ARM
    ARM
    +關(guān)注

    關(guān)注

    135

    文章

    9582

    瀏覽量

    393450
  • zlg
    zlg
    +關(guān)注

    關(guān)注

    1

    文章

    72

    瀏覽量

    39206
  • 核心板
    +關(guān)注

    關(guān)注

    6

    文章

    1419

    瀏覽量

    32117

原文標(biāo)題:【深度解析】一篇文章告訴你M7015核心板強在何處

文章出處:【微信號:ZLG_zhiyuan,微信公眾號:ZLG致遠(yuǎn)電子】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    AMD UltraScale架構(gòu):高性能FPGA與SoC的技術(shù)剖析

    AMD UltraScale架構(gòu):高性能FPGA與SoC的技術(shù)剖析 在當(dāng)今的電子設(shè)計領(lǐng)域,高性能FPGA和MPSoC/RFSoC的需求日益增長。AMD的UltraScale架構(gòu)憑借其創(chuàng)
    的頭像 發(fā)表于 12-15 14:35 ?713次閱讀

    采用Prefetch+Cache架構(gòu)什么優(yōu)勢?

    我看官方說,采用Prefetch+Cache架構(gòu)同頻CoreMark 計算力/功耗比超越同類產(chǎn)品,這優(yōu)勢就是低功耗么?要是具體芯片比較的話,應(yīng)該怎么比?
    發(fā)表于 12-11 07:35

    芯源MCU架構(gòu)是不是基本都是ARM架構(gòu)?還有其他的架構(gòu)嗎?

    芯源MCU架構(gòu)是不是基本都是ARM架構(gòu)?還有其他的架構(gòu)嗎?
    發(fā)表于 11-20 06:21

    ARM架構(gòu)與DSP什么區(qū)別?哪一個更好?

    ARM架構(gòu)與DSP什么區(qū)別?哪一個更好?
    發(fā)表于 11-19 06:14

    常用 MCU 架構(gòu)對比:ARM、AVR、PIC、RISC-V

    能影響系統(tǒng)穩(wěn)定性和成本。本文梳理了目前常見的四大MCU架構(gòu),幫助你快速了解各自優(yōu)勢、局限及應(yīng)用場景,讓你在項目設(shè)計階段就能做出明智選擇。ARM架構(gòu)代表產(chǎn)品:STM
    的頭像 發(fā)表于 11-17 10:54 ?2158次閱讀
    常用 MCU <b class='flag-5'>架構(gòu)</b>對比:<b class='flag-5'>ARM</b>、AVR、PIC、RISC-V

    基于瑞芯微 RK3588 的 ARMFPGA 交互通信實戰(zhàn)指南

    及關(guān)鍵代碼,實現(xiàn) ARMFPGA BRAM 的數(shù)據(jù)讀寫測試,校驗數(shù)據(jù)準(zhǔn)確性并計算傳輸速率,為評估板 ARM+FPGA PCIe 通信應(yīng)用開發(fā)提供完整指導(dǎo)。
    的頭像 發(fā)表于 11-04 16:09 ?743次閱讀
    基于瑞芯微 RK3588 的 <b class='flag-5'>ARM</b> 與 <b class='flag-5'>FPGA</b> 交互通信實戰(zhàn)指南

    FPGA+DSP/ARM架構(gòu)開發(fā)與應(yīng)用

    自中高端FPGA技術(shù)成熟以來,FPGA+DSP/ARM架構(gòu)的硬件設(shè)計在眾多工業(yè)領(lǐng)域得到廣泛應(yīng)用。例如無線通信、圖像處理、工業(yè)控制、儀器測量等。
    的頭像 發(fā)表于 10-15 10:39 ?4499次閱讀
    <b class='flag-5'>FPGA</b>+DSP/<b class='flag-5'>ARM</b><b class='flag-5'>架構(gòu)</b>開發(fā)與應(yīng)用

    什么是ARM架構(gòu)?你需要知道的一切

    從智能手機(jī)到工業(yè)邊緣計算機(jī),ARM?架構(gòu)為全球數(shù)十億臺設(shè)備提供動力。ARM?以其效率優(yōu)先的設(shè)計和靈活的許可模式而聞名,已迅速從移動處理器擴(kuò)展到人工智能邊緣計算、工業(yè)控制器,甚至數(shù)據(jù)中心。本文我們將
    的頭像 發(fā)表于 09-11 14:48 ?1614次閱讀
    什么是<b class='flag-5'>ARM</b><b class='flag-5'>架構(gòu)</b>?你需要知道的一切

    一文了解Arm神經(jīng)超級采樣 (Arm Neural Super Sampling, Arm NSS) 深入探索架構(gòu)、訓(xùn)練和推理

    本文將從訓(xùn)練、網(wǎng)絡(luò)架構(gòu)到后處理和推理等方面,深入探討 Arm 神經(jīng)超級采樣 (Arm Neural Super Sampling, Arm NSS) 的工作原理,希望為機(jī)器學(xué)習(xí) (ML
    的頭像 發(fā)表于 08-14 16:11 ?3236次閱讀

    璞致電子 UltraScale+ RFSoC 架構(gòu)下的軟件無線電旗艦開發(fā)平臺

    璞致電子 PZ-ZU49DR-KFB 開發(fā)板基于 Xilinx ZYNQ UltraScale+ RFSoC XCZU49DR 主控制器,以 "ARM+FPGA 異構(gòu)架構(gòu)" 為
    的頭像 發(fā)表于 08-06 10:08 ?1355次閱讀
    璞致電子 UltraScale+ RFSoC <b class='flag-5'>架構(gòu)</b>下的軟件無線電旗艦開發(fā)平臺

    同一水平的 RISC-V 架構(gòu)的 MCU,和 ARM 架構(gòu)的 MCU 相比,運行速度如何?

    ARM 架構(gòu)與 RISC-V 架構(gòu)的 MCU 在同一性能水平下的運行速度對比,需從架構(gòu)設(shè)計原點、指令集特性及實際測試數(shù)據(jù)展開剖析。以 ARM
    的頭像 發(fā)表于 07-02 10:29 ?1698次閱讀
    同一水平的 RISC-V <b class='flag-5'>架構(gòu)</b>的 MCU,和 <b class='flag-5'>ARM</b> <b class='flag-5'>架構(gòu)</b>的 MCU 相比,運行速度如何?

    RISC-V和ARM何區(qū)別?

    在微處理器架構(gòu)領(lǐng)域,ARM與RISC-V是兩個備受關(guān)注的體系。ZLG致遠(yuǎn)電子在推出ARM核心版后,又推出了基于RISC-V的MR6450核心版,這引發(fā)了人們對這兩種架構(gòu)差異的深入探討。
    的頭像 發(fā)表于 06-24 11:38 ?2199次閱讀
    RISC-V和<b class='flag-5'>ARM</b><b class='flag-5'>有</b>何區(qū)別?

    Arm 公司面向汽車市場的 ?Arm Zena? 深度解讀

    汽車市場的落地形態(tài),Zena 旨在解決汽車智能化轉(zhuǎn)型中的算力需求、開發(fā)效率與功能安全挑戰(zhàn)。以下從技術(shù)架構(gòu)、性能優(yōu)勢、應(yīng)用場景、生態(tài)系統(tǒng)及戰(zhàn)略意義展開分析: 一、技術(shù)架構(gòu):異構(gòu)集成與功能安全強化
    的頭像 發(fā)表于 05-29 09:51 ?2666次閱讀

    Arm架構(gòu)何以成為現(xiàn)代計算的基礎(chǔ)

    2025 年 4 月,Arm 架構(gòu)迎來了問世 40 周年。這個始于英國劍橋一隅、懷揣雄心壯志的項目,如今已成為全球廣泛采用的計算架構(gòu)。從傳感器、智能手機(jī)、筆記本電腦,到汽車、數(shù)據(jù)中心等諸多領(lǐng)域,有數(shù)十億設(shè)備如今運行在
    的頭像 發(fā)表于 05-20 10:02 ?1336次閱讀

    Xilinx Ultrascale系列FPGA的時鐘資源與架構(gòu)解析

    Ultrascale是賽靈思開發(fā)的支持包含步進(jìn)功能的增強型FPGA架構(gòu),相比7系列的28nm工藝,Ultrascale采用20nm的工藝,主要有2個系列:Kintex和Virtex
    的頭像 發(fā)表于 04-24 11:29 ?2867次閱讀
    Xilinx Ultrascale系列<b class='flag-5'>FPGA</b>的時鐘資源與<b class='flag-5'>架構(gòu)</b>解析