chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

基于ModelSim使用二聯合Quarus自動仿真教程

FPGA之家 ? 來源:數字積木 ? 作者:數字積木 ? 2021-07-23 10:51 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

3 ModelSim工程實戰(zhàn)之自動仿真說完了 ModelSim 的使用流程,接下來我們將會對每個流程進行詳細的操作演示,一步步、手把手帶領大家學習使用 ModelSim 軟件。首先我們講解的 ModelSim 自動仿真,所謂自動仿真,其實是在 Quartus II 中調用 ModelSim 軟件來進行仿真。

在調用過程中,Quartus II 會幫我們完成 ModelSim 中的所有操作,我們只需要分析最后的仿真結果。下面我們就以上章節(jié)中我們創(chuàng)建的 Quartus II 軟件工程為例,進行仿真。3.1 檢查 EDA 路徑首先我們打開之前的 Quartus II 工程

在該頁面中,我們在菜單欄中找到【Tool】→【Options】按鈕并打開,在打開的頁面左側,我們找到“EDA Tool Options”點擊,如圖

8a7eba20-e10c-11eb-9e57-12bb97331649.png

在該頁面中,如果你安裝的是 ModelSim 軟件,那么你需要在 ModelSim 路徑中進行設置,這里我們使用的 ModelSim-Altera , 所 以 我 們 將 ModelSim-Altera 路 徑 設 置 成 了C:altera13.1modelsim_asewin32aloem。這里需要大家注意的是一定要選擇 modelsim_ase文件夾中的 win32aloem。

不要選擇 modelsim_ae 文件夾中的 win32aloem。還記得我們前面說的么?ae 是收費版本,我們是不能使用的,這里的 ase 免費版本也是可以滿足我們的設計的。路徑設置完成以后,我們點擊【OK】返回我們的 Quartus II 軟件界面。3.2 選擇 EDA 工具我們在 Quartus II 軟件頁面的菜單欄中,我們找到【Assignments】→【Settings】按鈕并打開,在打開的頁面左側我們找到“EDA Tool Settings”點擊,如圖

8aadabd2-e10c-11eb-9e57-12bb97331649.png

還記得我們之前創(chuàng)建工程的時候,由于在 Quartus II 軟件中我們沒有用到仿真,所以我們將這里設置成了“None”,現在我們需要用到仿真工具了,我們需要在這里將 Simulation 設置成“ModelSim-Altera、Verilog HDL”。設置完成之后,我們點擊【OK】返回 Quartus II 軟件頁 面中。3.3 編寫仿真文件我們在 Quartus II 軟件頁面的菜單欄中,我們找到【Processing】→【Start】→【Start TestBench Template Writer】按鈕并點擊,這時 Message 窗口中會顯示,如圖

8b06c3b6-e10c-11eb-9e57-12bb97331649.png

我們可以從這條信息中知道,Quartus II 軟件自動給我們生成了一個 TestBench 模板,我們只需要在這個模板上稍作修改就能直接使用了。我們在工程目錄下找到 Verilog_First.vt 文件,我們可以用記事本打開進行修改,也可以使用 Quartus II 軟件打開它進行修改,這里我們建議還在 Quartus II 軟件中進行修改。我們在 Quartus II 軟件的菜單欄中找到【File】→【Open】按鈕并打開,在對話框中找到我們的 Verilog 文件

打開之后,如圖

8b7f8df0-e10c-11eb-9e57-12bb97331649.png

在該圖中我們可以看到,Quartus II 軟件已經為我們完成了一些基本工作,包括端口部分的代碼和接口變量的聲明,我們要做的就是在這個模板里添加我們需要的測試代碼(也就是我們常說的激勵)。為了讓讀者能夠更好的理解仿真。

這里我們就簡單介紹一下 TestBench 源代碼:代碼的第 1 行,表示仿真的單位時間為 1ps,精度為 1ps。想要進行仿真首先要規(guī)定時間單位,我們建議大家最好在 Testbench 里面統一規(guī)定時間單位,不要在工程代碼里定義,因為不同的模塊如果時間單位不同可能會為仿真帶來一些問題,timescale 是 Verilog 語法中的不可綜合語法。

代碼的第 2 行就是我們熟悉的部分了,其中第 5 行至第 10 行是我們的數據類型定義,這里我們可以看到 reg eachvec 是一個多余的信號,沒有任何作用,我們也可以將它刪除,接下來我們再來看第 13 行至第 18 行,這一部分就是一個模塊調用,它將我們的 Verilog 模塊中的信號連接到我們的 TestBench 模塊中。

最后,我們再來看下第 20 行至第 32 行代碼,其中第 20 行至第 26 行是信號的初始化,第 28 行至第 31 行是時鐘信號的生成。這里我們主要來講講#10000,#10000 表示的是延遲 10000ps(即 10ns),具體的延遲單位,還是要看我們的 timescale 是如何設置的。

至此,整個代碼都介紹完了。3.4 配置仿真功能編寫完了仿真文件,接下來我們需要在 Quartus II 軟件中配置仿真功能,我們在 Quartus II軟件界面的菜單欄找到【Assigement】→【Settings】按鈕并打開,在打開的頁面中,我們找到左側的 Simulation 點擊,出現如圖

8baf50a8-e10c-11eb-9e57-12bb97331649.png

我們選中“Compile Test bench”,然后單擊后面的【Test Benches】按鈕,則出現如圖 2.9所示的“Test Benches”窗口(也就是圖中上面的窗口),接著我們單擊【New】按鈕,則會出現如圖 所示的“New Test Bench Settings”窗口(也就是圖中下面的窗口)。

8bd314ca-e10c-11eb-9e57-12bb97331649.png

在該頁面中,我們將 TestBench 模塊名輸入到“Test bench name”和 “Top level module in test bench”的編輯欄中。接著我們在“Test bench and simulation files”下拉列表框中添加仿真文件,如圖 所示,點擊【Open】即可。

8c1752c0-e10c-11eb-9e57-12bb97331649.png

然后單擊【Add】 按鈕添加到最下面的列表中如圖

8c439c4a-e10c-11eb-9e57-12bb97331649.png

完成后我們單擊【OK】按鈕,便可看到如圖 2.12 所示的“Test benches”窗口的列表中出現了剛才添加的仿真文件相關信息,至此,我們仿真文件添加完成了,接著我們單擊【OK】按鈕,返回我們的 Quartus II 軟件界面。

8c637b64-e10c-11eb-9e57-12bb97331649.png

3.5 開始功能仿真

萬事俱備只欠東風,經過上面這么多的操作步驟,我們終于完成了所有設置,接下來我們就可以進行仿真了,在開始仿真之前,我們這里有一點要需要注意,我們在 Quartus II 軟件中實現的功能是 LED 閃爍,它的間隔時間是 1s,如果我們想要仿真這個功能,那么我們仿真軟件運行時間最低就是 1s。這 1s 鐘在我們看來是很短很短的,不過在仿真軟件看來是很長很長的,我們的仿真軟件單位可是 ps。

為了便于我們仿真,這里我們需要稍微改動一下 Verilog 代碼,我們需要將 parameter SET_TIME_1S = 27‘d50_000_000;修改為 parameter SET_TIME_1S = 27’d50; 也就是將我們原來的 1s 鐘修改成了 1us。修改完畢后,我們在 Quartus II 軟件界面中的菜單欄中找到【Tools】→【Run Simulation Tool】→【RTL Simulation】按鈕并點擊,則會出現如圖 2.13 所示界面。

8c845384-e10c-11eb-9e57-12bb97331649.png

看到這里,也許有的朋友點擊【RTL Simulation】并沒有出現 Modelsim 仿真窗口界面,而是出現了如圖 2.14 所示界面。

8cb1faa0-e10c-11eb-9e57-12bb97331649.png

出現這種錯誤主要是因為我們前面設置的 Modelsim 路徑不對造成的,如何解決這個問題呢?我們嘗試將 ModelSim-Altera 路徑設置成了 C:altera13.1modelsim_asewin32aloem。這和我們剛剛設置不同的是,我們在路徑的最后面添加了一個反斜杠。

這時,我們再點擊【RTL Simulation】按鈕就會出現 Modelsim 仿真窗口界面了,這里我們需要說明的是:有的電腦不添加反斜杠是可以運行的,有的電腦不添加反斜杠是不能運行。在 Modelsim 軟件啟動過程中,我 們不需要任何操作,它會自動完成仿真,并給出我們所需要的波形,當波形圖出現之后,我們就可以查看波形來判斷設計功能是否正常了。

編輯:jq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • ModelSim
    +關注

    關注

    5

    文章

    175

    瀏覽量

    49463

原文標題:ModelSim 使用【二】聯合Quarus自動仿真

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    aiSim領銜!國內外自動駕駛仿真軟件大全:熱門推薦與選擇指南

    自動駕駛技術飛速發(fā)展的今天,仿真測試已成為自動駕駛算法研發(fā)、驗證的核心環(huán)節(jié),能夠大幅降低路測成本、突破場景復現限制,據行業(yè)數據顯示,約90%的自動駕駛算法測試通過
    的頭像 發(fā)表于 01-22 17:26 ?1028次閱讀

    自動駕駛仿真軟件推薦:康謀aiSim——ISO 26262 ASIL-D 認證的高保真選擇

    自動駕駛技術的快速發(fā)展離不開高效可靠的仿真測試工具。面對市面上眾多仿真軟件,用戶常問 “自動駕駛仿真軟件有哪些”“哪些
    的頭像 發(fā)表于 01-22 16:49 ?527次閱讀

    如何使用Modelsim仿真I2C控制器

    ModelSim是Model Technology(Mentor Graphics的子公司)的HDL硬件描述語言的仿真軟件。該軟件可以用來實現對設計的VHDL、Verilog HDL 或是兩種語言
    的頭像 發(fā)表于 01-10 14:14 ?5594次閱讀
    如何使用<b class='flag-5'>Modelsim</b><b class='flag-5'>仿真</b>I2C控制器

    【產品介紹】Modelsim:HDL語言仿真軟件

    概述ModelSim是業(yè)界最優(yōu)秀的HDL語言仿真軟件,它能提供友好的仿真環(huán)境,是業(yè)界唯一的單內核支持VHDL和Verilog混合仿真仿真
    的頭像 發(fā)表于 11-13 11:41 ?658次閱讀
    【產品介紹】<b class='flag-5'>Modelsim</b>:HDL語言<b class='flag-5'>仿真</b>軟件

    利用 NucleiStudio IDE 和 vivado 進行軟硬件聯合仿真

    本文利用NucleiStudio IDE 和 vivado 對 NICE demo協處理器進行軟硬件聯合仿真。 1. 下載demo_nice例程:https://github.com
    發(fā)表于 11-05 13:56

    自動駕駛中端到端仿真與基于規(guī)則的仿真有什么區(qū)別?

    自動駕駛領域,“端到端仿真”指的是將感知到控制的整個決策鏈條視為一個整體,從而進行訓練和驗證的思路。
    的頭像 發(fā)表于 11-02 11:33 ?1830次閱讀

    ModelSim仿真蜂鳥E203 / 200 教程【功能驗證】

    一起 把子文件夾里的文件全部復制出來,不要留文件夾 perips這部分也全部挪出去 新建工程 在這 選保存的工作區(qū) 添加文件夾的所有文件(work的文件夾不用選) 用modelsim
    發(fā)表于 10-27 07:35

    語法糾錯和testbench的自動生成

    設置中: 另外,自動糾錯實際上還是用了仿真軟件的工具,例如vivado、iverilog、modelsim等。下面介紹如何利用vivado的工具xvlog。 一般情況下,xvlog在vivado
    發(fā)表于 10-27 07:07

    vcs和vivado聯合仿真

    我們可能就需要用到vcs核vivado聯合仿真。 1.Vivdao仿真庫編譯 打開vivado軟件,點擊Tools–&gt;Compile Simulation Libraries
    發(fā)表于 10-24 07:28

    IMU+多相機高速聯合自動標定方案

    隨著視覺慣性傳感器在自動駕駛、機器人、AR/VR 等領域規(guī)?;涞?,多相機+IMU 聯合標定需求呈爆發(fā)式增長,多相機+IMU 聯合標定領域尚屬空白。 感算商城聯合知名方案公司推出國
    發(fā)表于 10-23 14:04

    vivado仿真時GSR信號的影響

    利用vivado進行設計xilinx FPGA時,寫完設計代碼和仿真代碼后,點擊run simulation(啟動modelsim進行仿真)。
    的頭像 發(fā)表于 08-30 14:22 ?1542次閱讀
    vivado<b class='flag-5'>仿真</b>時GSR信號的影響

    TSMaster x dSPACE:聯合仿真助力汽車測試效率再升級

    趨勢。本次用戶大會上,同星智能現場演示了TSMaster與dSPACE控制臺的聯合仿真方案,展現了雙方在汽車HIL測試、ECU驗證及自動化測試領域的深度融合,引發(fā)與會
    的頭像 發(fā)表于 07-11 20:02 ?1347次閱讀
    TSMaster x dSPACE:<b class='flag-5'>聯合</b><b class='flag-5'>仿真</b>助力汽車測試效率再升級

    【RK3568+PG2L50H開發(fā)板實驗例程】FPGA部分 | Pango 的時鐘資源——鎖相環(huán)

    、clkout1、 clkout2 和 lock 使用 wire 引出觀察。 4.PDS 與 Modelsim 聯合仿真 PDS 支持與 Modelsim 或 QuestaSim 等第
    發(fā)表于 07-10 10:28

    康謀分享 | 基于多傳感器數據的自動駕駛仿真確定性驗證

    自動駕駛仿真測試中,游戲引擎的底層架構可能會帶來非確定性的問題,侵蝕測試可信度。如何通過專業(yè)仿真平臺,在多傳感器配置與極端天氣場景中實現測試數據零差異?確定性驗證方案已成為自動駕駛研發(fā)
    的頭像 發(fā)表于 07-02 13:17 ?4357次閱讀
    康謀分享 | 基于多傳感器數據的<b class='flag-5'>自動</b>駕駛<b class='flag-5'>仿真</b>確定性驗證

    干貨分享 | 手把手教學:TSMasterAPI插件導入與ECUTEST聯合仿真指南

    在汽車電子ECU開發(fā)與測試中,聯合仿真已成為提高測試效率、確保系統穩(wěn)定性的關鍵手段。而TSMaster作為汽車電子仿真與測試的綜合工具,結合ECUTEST的專業(yè)測試能力,能夠實現高效的自動
    的頭像 發(fā)表于 06-27 20:02 ?1495次閱讀
    干貨分享 | 手把手教學:TSMasterAPI插件導入與ECUTEST<b class='flag-5'>聯合</b><b class='flag-5'>仿真</b>指南