chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

數(shù)字集成電路低功耗設(shè)計分析器

英諾達(dá)EnnoCAD ? 來源:芯華章科技 ? 作者:黃樂天 ? 2021-09-01 09:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

隨著登納德縮放定律在2005年終結(jié)以后,大規(guī)模數(shù)字集成電路的功耗問題以及由功耗問題衍生而來的散熱問題、可靠性問題逐步凸顯出來。因此如何有效降低大規(guī)模數(shù)字集成電路的功耗成為近10年來大規(guī)模數(shù)字集成電路所面臨的最重要挑戰(zhàn)之一。

降低功耗的前提是優(yōu)化設(shè)計,而優(yōu)化設(shè)計的前提又是分析到底功耗高在何處。因此,分析功耗是一切的前提。如果學(xué)習(xí)過數(shù)字集成電路與系統(tǒng)設(shè)計相關(guān)知識的同學(xué)應(yīng)該知道功耗分為靜態(tài)功耗和動態(tài)功耗兩部分。其中,靜態(tài)功耗是由于器件中存在泄漏電流而產(chǎn)生的,只要上電以后就會一直存在。靜態(tài)功耗可以表征為:af77b388-fe38-11eb-9bcf-12bb97331649.png也就是電源電壓乘以泄漏電流。初看這個公式,相信大家覺得這不是常識嘛。但問題是泄漏電流又是怎么知道的?泄漏電流一般可以表示為:afa1ebbc-fe38-11eb-9bcf-12bb97331649.png是不是看著有點(diǎn)暈了?這后面這些亂七八糟的“I ”到底是什么啊……我們就說個最簡單的IDS是是亞閾值泄露電流。

當(dāng)柵極偏置電壓很低時,溝道載流子受源端勢壘的影響,泄露電流較小。當(dāng)源漏端電壓升高后,源端勢壘降低,導(dǎo)致溝道電流受源漏端電壓影響??吹竭@里,是不是覺得腦袋已經(jīng)嗡嗡的了?為了避免大家看不下去而導(dǎo)致選手流失,就不能繼續(xù)分析下去了。我們再來看看動態(tài)功耗如何計算吧:

b00cb50a-fe38-11eb-9bcf-12bb97331649.png

是不是一種看完了以后完全不想說話的感覺……如果我們依靠上面的公式來分析各種低功耗設(shè)計方案的正確性,那就太費(fèi)勁了。有沒有一種簡單的分析方法能夠明確我們設(shè)計中采用的多電壓域、門控時鐘、動態(tài)電壓頻率調(diào)節(jié)、電源門控等技術(shù)是不是有效的降低了功耗,以及是否還有進(jìn)一步設(shè)計優(yōu)化的空間?這種方法就是不用去直接計算再回頭反饋,而是用“規(guī)則”和“狀態(tài)”來判斷方法是否有效。

以上提到的低功耗設(shè)計方法可以通過UPF(一組TCL命令,所以可以將其簡單視為TCL語言的一個特定領(lǐng)域的子集)語言來描述,事實(shí)上UPF可以用在IC設(shè)計流程的不同階段并能夠完整的描述功耗設(shè)計意圖。在整個低功耗設(shè)計中,電源狀態(tài)表(Power State Table, PST)可被用來描述各個供電狀態(tài)(Supply State)之間的相互關(guān)系。通過對PST的靜態(tài)分析可以有效檢查Supply State的有效性、冗余性和一致性。進(jìn)而對整個電源供電網(wǎng)絡(luò)的狀態(tài)進(jìn)行檢查優(yōu)化。

而為方便更多的同學(xué)參賽,賽題設(shè)置本身降低了相關(guān)背景知識的門檻,將賽題抽象為數(shù)學(xué)算法問題,此外芯華章會提供完整的UPF parser,modeling等相關(guān)培訓(xùn),有利于參賽者能快速上手解題。

賽題要點(diǎn)解析

那么本題要解決的核心要點(diǎn)是什么呢?我們先來看一下賽題描述:

b03263f4-fe38-11eb-9bcf-12bb97331649.png

圖1一種電源網(wǎng)絡(luò)供電方案圖1展示了一種常見的電源供電網(wǎng)絡(luò)設(shè)計方案(注:僅作為參考而非實(shí)際應(yīng)用電路)。低功耗設(shè)計工程師可以根據(jù)功耗設(shè)計意圖來定義電路設(shè)計中的每一個供電端口(Supply Port)上的供電狀態(tài)(Supply State)。

如為上述設(shè)計中的VP1, VP2, VSS, VP2, CPU_1/VP1_1, CPU_1/VP2_1, CPU_1/VSS, CPU_1/ALU/VP2_1_1, CPU_1/ALU/VSS, CPU_1/VP1_2, CPU_1/VP4_2, CPU_1/VSS, PMG/VP3_1, PMG/VSS等端口定義供電狀態(tài)??梢钥闯?,這是大規(guī)模數(shù)字集成電路中的一種常見的層次化結(jié)構(gòu)。從最頂層的System到最底層的ALU,劃分出來3個層次。而在每一個層次中又并列了很多模塊。

模塊之間的電源網(wǎng)絡(luò)存在著不同的連接方法,層次間的電源網(wǎng)絡(luò)又存在包含關(guān)系。層次化的方法對于大規(guī)模數(shù)字集成電路設(shè)計具有結(jié)構(gòu)清晰、易于理解的優(yōu)勢。但是最終電源網(wǎng)絡(luò)是一個整體,這種層次化的狀態(tài)需要被“展開”為一種平鋪的狀態(tài)。如果說層次化是為了便于設(shè)計,那么消除層次化就是為了能夠準(zhǔn)確分析。因?yàn)樵谡鎸?shí)的電路中并沒有所謂的“層次”,尤其是對于電源網(wǎng)絡(luò)而言,連接到同一電源的所有晶體管其實(shí)都是這個電源網(wǎng)絡(luò)的組成部分而已。因此,進(jìn)行低功耗分析的第一步自然是將不同的PST進(jìn)行合并,最終形成一張完整的“大表”。我們可以看到圖1可以用五個PST來描述其供電狀態(tài)。

b04f1882-fe38-11eb-9bcf-12bb97331649.png

表1. PST of System/PMG

b05aa7a6-fe38-11eb-9bcf-12bb97331649.png

表2. PST of System

b07c86c8-fe38-11eb-9bcf-12bb97331649.png

表3. PST of System/CPU_1

b08c02f6-fe38-11eb-9bcf-12bb97331649.png

表4. PST of System/CPU_1/ALU

b0a89c0e-fe38-11eb-9bcf-12bb97331649.png

表5. PST of System/CPU_2

低功耗設(shè)計分析器應(yīng)根據(jù)電源供電網(wǎng)絡(luò)關(guān)系,分析并合并不同設(shè)計模塊下的電源狀態(tài)表得到供電源(supply source)的PST。最終得到的一張描述整個設(shè)計的大表。如在本設(shè)計中,應(yīng)根據(jù)表1-5可以得到表6。

b0b4b6ec-fe38-11eb-9bcf-12bb97331649.png

表6. 合并后的PST

這樣從最終的表6中,我們可以看到不同模塊中的幾個關(guān)鍵性的電源網(wǎng)絡(luò)節(jié)點(diǎn)的連接情況和供電狀態(tài),進(jìn)而可以根據(jù)連接情況和供電狀態(tài)來做低功耗分析。所以直白一點(diǎn),本次賽題二的核心點(diǎn)就在于不同PST的解析和合并。由于芯華章已經(jīng)提供了專門的Parser(解析器),各位參賽選手可以把精力集中于“合并”這一件事情。

建議解題步驟

通過對于賽題要點(diǎn)的分析,我們可以發(fā)現(xiàn)賽題二其實(shí)只做一件事情:如何將不同的PST按照其對應(yīng)的連接關(guān)系合并為單一的、完整的PST。題目按理說難度并不大。但在賽題發(fā)布以后,仍然有不少同學(xué)認(rèn)為題目有相當(dāng)?shù)碾y度。

經(jīng)過分析原因后,我們認(rèn)為可能主要的難點(diǎn)有兩個:首先,除了少部分科研課題和低功耗設(shè)計有關(guān)的同學(xué)外,大部分同學(xué)對功耗的成因、計算方法、表針方式等并不是熟悉,對于題目背景的理解有一定的難度;其次,絕大部分同學(xué)應(yīng)該沒有接觸過UPF和PST,由于對其格式不熟悉而產(chǎn)生了畏難情緒。因此大家在解題之前,首先需要解決的就是對于知識背景的進(jìn)一步熟悉。

尤其是需要對于UPF的用法和PST的格式有足夠的了解。這一點(diǎn)其實(shí)并不難做到,因?yàn)轭}目提供了相關(guān)的附件以及后續(xù)會對這一部分內(nèi)容重點(diǎn)加強(qiáng)培訓(xùn),幫助各位同學(xué)盡快熟悉UPF和PST。

在熟悉完UPF和PST以后各位同學(xué)應(yīng)該以一個示范性的設(shè)計入手,盡快的走通從PST解析到PST合并的全部流程。在這個過程中必然涉及到部分的程序設(shè)計、函數(shù)調(diào)用、數(shù)據(jù)格式轉(zhuǎn)換等問題,而解決這個問題的過程本身又是對于賽題的進(jìn)一步熟悉和對UPF以及PST的更進(jìn)一步的熟悉。再完成以上兩步以后,參賽同學(xué)可以針對題目要求逐一核對功能是否完成。

在確保功能完備的基礎(chǔ)上利用芯華章提供的測試集,不斷的加強(qiáng)對所編寫程序的檢驗(yàn)。除了檢驗(yàn)一般性的bug以外,還繼續(xù)優(yōu)化程序運(yùn)行的速度以及占用的空間。最終達(dá)耗時更好、占用內(nèi)存更少的目的。以上解題思路的本質(zhì)是從簡單到復(fù)雜,從確保功能到性能優(yōu)化。符合我們開發(fā)軟件的一般規(guī)律,也符合我們工程研究的一般進(jìn)程。

其它注意事項(xiàng)

大家在解題時還需要注意以下幾點(diǎn):

不要輕易放棄,題目本身難度不大,但是前期的知識準(zhǔn)備要花點(diǎn)時間;

一定要積極參加培訓(xùn),很多知識其實(shí)一點(diǎn)就透,但是在自己沒有相關(guān)背景的情況下學(xué)習(xí)還是有一定的挑戰(zhàn)性;

要遵循循序漸進(jìn)、從易到難的解題思路,切不可貪大求全讓自己陷入到重重迷霧之中。

最后,預(yù)祝各位同學(xué)發(fā)揮出自己的水平,取得良好的成績。

責(zé)任編輯:haq

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5452

    文章

    12556

    瀏覽量

    374261
  • TCL
    TCL
    +關(guān)注

    關(guān)注

    11

    文章

    1807

    瀏覽量

    91445
  • 分析器
    +關(guān)注

    關(guān)注

    0

    文章

    93

    瀏覽量

    12909

原文標(biāo)題:芯華章賽題解析:數(shù)字集成電路低功耗設(shè)計分析器

文章出處:【微信號:gh_387c27f737c1,微信公眾號:英諾達(dá)EnnoCAD】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    HDC1010數(shù)字濕度與溫度傳感:精確、低功耗的環(huán)境感知利器

    HDC1010數(shù)字濕度與溫度傳感:精確、低功耗的環(huán)境感知利器 在環(huán)境監(jiān)測和控制應(yīng)用領(lǐng)域,精確測量濕度和溫度是實(shí)現(xiàn)高效、智能系統(tǒng)的關(guān)鍵。德州儀器(TI)的 HDC1010 數(shù)字濕度傳感
    的頭像 發(fā)表于 02-12 15:50 ?929次閱讀

    門控時鐘(Clock-gating)介紹

    門控時鐘(Clock-gating):是數(shù)字電路設(shè)計中常用于低功耗設(shè)計的一種設(shè)計,數(shù)字電路中的功耗可以分為動態(tài)功耗和靜態(tài)
    發(fā)表于 01-16 06:30

    如何在AURIX Dev Studio中使用分析器?

    由于 ADS 版本 V1.10.10 中的 DAS 8.2.0 不兼容,分析器已從 ADS 中刪除 我們在這里有什么選擇?
    發(fā)表于 07-28 06:22

    華大九天Empyrean Liberal工具助力數(shù)字集成電路設(shè)計

    數(shù)字集成電路設(shè)計中,單元庫和IP庫宛如一塊塊精心打磨的“積木”,是數(shù)字IC設(shè)計的重要基礎(chǔ)。從標(biāo)準(zhǔn)單元庫(Standard Cell)、輸入輸出接口(I/O Interface)、存儲單元(如
    的頭像 發(fā)表于 07-09 10:14 ?2661次閱讀
    華大九天Empyrean Liberal工具助力<b class='flag-5'>數(shù)字集成電路</b>設(shè)計

    硅與其他材料在集成電路中的比較

    硅與其他半導(dǎo)體材料在集成電路應(yīng)用中的比較可從以下維度展開分析
    的頭像 發(fā)表于 06-28 09:09 ?1725次閱讀

    新思科技攜手深圳大學(xué)助力數(shù)字集成電路人才培養(yǎng)

    此前,2025年5月24日至27日, 新思科技受邀參與深圳大學(xué)電子與信息工程學(xué)院、IEEE電路與系統(tǒng)深圳分會聯(lián)合舉辦的“數(shù)字集成電路中后端設(shè)計流程與EDA工具實(shí)戰(zhàn)培訓(xùn)”。本次培訓(xùn)面向40余名集成電路
    的頭像 發(fā)表于 06-14 10:44 ?1373次閱讀

    電路設(shè)計異常要考慮:電流倒灌、熱插拔、過流保護(hù)、過壓保護(hù)、上電電流

    /AHCT類集成電路中無此缺陷。 2、D2是半導(dǎo)體集成產(chǎn)生的生命存在缺陷(于所有數(shù)字集成電路),其輔助功能為對線路引用的下沖信號進(jìn)行限幅,提供一些電流保護(hù)功能。 3、D3用于保護(hù)CMOS電路
    發(fā)表于 05-20 14:27

    元器件及單元電路介紹-610頁

    元器件及單元電路介紹放大電路基礎(chǔ),電源電路,正弦波振蕩電路,調(diào)制與解調(diào)電路,混頻電路與變頻
    發(fā)表于 05-19 15:41

    電機(jī)驅(qū)動與控制專用集成電路及應(yīng)用

    的功率驅(qū)動部分。前級控制電路容易實(shí)現(xiàn)集成,通常是模擬數(shù)字混合集成電路。對于小功率系統(tǒng),末級驅(qū)動電路也已
    發(fā)表于 04-24 21:30

    電機(jī)控制專用集成電路PDF版

    直流電動機(jī)精密速度控制的鎖相環(huán)集成電路作了專門介紹。 控制電機(jī)中的信號類元件自整角機(jī)、旋轉(zhuǎn)變壓、感應(yīng)同步等均屬模擬型控制元件,在計算機(jī)控制的數(shù)字控制系統(tǒng)中,需要特 殊的A/D、D/
    發(fā)表于 04-22 17:02

    中國集成電路大全 接口集成電路

    章內(nèi)容,系統(tǒng)地介紹了接口集成電路及其七大類別,詳細(xì)說明了每一類別所包括品種的特性、電路原理、參數(shù)測試和應(yīng)用方法。因?yàn)榻涌?b class='flag-5'>集成電路的類別多,而旦每類之間的聯(lián)系不如數(shù)字電路那樣密切,所以編
    發(fā)表于 04-21 16:33

    小華半導(dǎo)體推出新一代超低功耗微控制HC32L021

    在國內(nèi)集成電路產(chǎn)業(yè)發(fā)展的進(jìn)程中,小華半導(dǎo)體作為率先投身超低功耗微控制單元(MCU)領(lǐng)域的先鋒企業(yè),一直以來都在積極推動技術(shù)創(chuàng)新與產(chǎn)品革新。近期,小華半導(dǎo)體正式推出極具競爭力的新一代超低功耗微控制
    的頭像 發(fā)表于 04-16 16:46 ?1989次閱讀
    小華半導(dǎo)體推出新一代超<b class='flag-5'>低功耗</b>微控制<b class='flag-5'>器</b>HC32L021

    浮思特 | CMOS技術(shù)原理與應(yīng)用:從晶體管結(jié)構(gòu)到反相設(shè)計

    MOSFET在數(shù)字電路中的常見形式是互補(bǔ)MOS(CMOS)電路。CMOS技術(shù)將n溝道和p溝道MOSFET成對集成在同一芯片上,成為數(shù)字集成電路的主導(dǎo)技術(shù),相比單獨(dú)使用NMOS和PMOS
    的頭像 發(fā)表于 04-16 11:55 ?1607次閱讀
    浮思特 | CMOS技術(shù)原理與應(yīng)用:從晶體管結(jié)構(gòu)到反相<b class='flag-5'>器</b>設(shè)計

    集成電路技術(shù)的優(yōu)勢與挑戰(zhàn)

    硅作為半導(dǎo)體材料在集成電路應(yīng)用中的核心地位無可爭議,然而,隨著科技的進(jìn)步和器件特征尺寸的不斷縮小,硅集成電路技術(shù)正面臨著一系列挑戰(zhàn),本文分述如下:1.硅集成電路的優(yōu)勢與地位;2.硅材料對CPU性能的影響;3.硅材料的技術(shù)革新。
    的頭像 發(fā)表于 03-03 09:21 ?1693次閱讀
    硅<b class='flag-5'>集成電路</b>技術(shù)的優(yōu)勢與挑戰(zhàn)

    愛普生(EPSON) 集成電路IC

    功耗和LCD驅(qū)動等技術(shù)擴(kuò)大了產(chǎn)品陣容,包括ASIC、MCU和LCD控制等。Epson在集成電路技術(shù)方面積累了豐富的經(jīng)驗(yàn),并擁有多項(xiàng)專利。Epson在技術(shù)研發(fā)上不
    的頭像 發(fā)表于 02-26 17:01 ?948次閱讀
    愛普生(EPSON) <b class='flag-5'>集成電路</b>IC