chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Verilog設(shè)計(jì)中如何匹配變量的位寬

C29F_xilinx_inc ? 來(lái)源:賽靈思 ? 作者:賽靈思 ? 2022-02-16 16:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1、位寬太小

FPGA設(shè)計(jì)中,我們經(jīng)常需要用寄存器來(lái)寄存某些“數(shù)量類(lèi)”的變量,比如FIFO的深度啦、或者計(jì)數(shù)器的最大值啦;又或者輸入輸出信號(hào)也需要將位寬用parameter參數(shù)化以便更好的調(diào)用等。

舉個(gè)簡(jiǎn)單的小例子:系統(tǒng)頻率100M(周期10ns),假設(shè)需要要求設(shè)計(jì)一個(gè)計(jì)時(shí)器計(jì)時(shí)100ns,那么需要計(jì)數(shù)次數(shù)為:100ns/10ns - 1 = 9,9這個(gè)數(shù)需要用多大位寬的寄存器表示呢?很簡(jiǎn)單,以2為底取對(duì)數(shù)就行,答案是最少4位寬。為了方便地復(fù)用這個(gè)模塊,我們把計(jì)時(shí)時(shí)間參數(shù)化并放到模塊外,如下:

module counter #(
parameter TIME = 'd10 //計(jì)時(shí)時(shí)間,單位10ns
)(
input clk_100M ,
input rst
);
reg [3:0] cnt; //計(jì)數(shù)器

//計(jì)時(shí)器
always@(posedge clk_100M)begin
if(rst)
cnt else if(cnt == TIME - 1)
cnt else
cnt end

endmodule

假設(shè)我們下次設(shè)計(jì)需要一個(gè)計(jì)時(shí)器的話,直接調(diào)用上面的counter模塊并把TIME這個(gè)參數(shù)改成自己需要的參數(shù)就可以,這樣做理論上是可以的,只是會(huì)有一個(gè)致命的隱患。不妨再假設(shè):我現(xiàn)在調(diào)用了counter模塊,并將TIME設(shè)置為20,以實(shí)現(xiàn)計(jì)時(shí)200ns的功能。當(dāng)TIME = 20這個(gè)參數(shù)傳遞到被例化模塊后,可以發(fā)現(xiàn)由于cnt寄存器的位寬僅為4位,其能表示的最大值為4'b1111(即十進(jìn)制下的數(shù)字15),每次其到達(dá)15后就溢出為0重新開(kāi)始了,也就是說(shuō)這個(gè)200ns的計(jì)時(shí)器實(shí)際上根本就計(jì)數(shù)不到200ns。

這個(gè)隱患發(fā)生的原因就是在設(shè)計(jì)寄存器cnt時(shí)的位寬只有4位,無(wú)法滿(mǎn)足“大量時(shí)間的計(jì)時(shí)任務(wù)”。

2、自己寫(xiě)一個(gè)Function

現(xiàn)在來(lái)想一下如何解決上述的位寬不匹配的問(wèn)題。將寄存器的位寬設(shè)計(jì)為一個(gè)較大的數(shù)值(如固定為32bit)不失為一個(gè)不錯(cuò)的方法,但是如果將這條規(guī)則適用到每一個(gè)寄存器,則勢(shì)必造成大量的資源浪費(fèi)(你資源多你隨便玩)。而且該方法指標(biāo)不治本,我們需要做的是,這個(gè)寄存器應(yīng)該有多大就設(shè)計(jì)多大的位寬(有多大的腳就穿多大的鞋,鞋子太大一定能穿,但你腳不一定舒服)。

前面說(shuō)過(guò)寄存器的位寬的計(jì)算方法:以2為底取對(duì)數(shù)。所以我們只需要設(shè)計(jì)一個(gè)Function(可綜合),來(lái)實(shí)現(xiàn)此項(xiàng)功能即可。剛好在Xilinx的許多源碼都出現(xiàn)了這個(gè)簡(jiǎn)單的Function,我們直接拿過(guò)來(lái)用就是的:

// function 實(shí)現(xiàn)
function integer clogb2 (input integer bit_depth);
begin
for(clogb2=0; bit_depth>0; clogb2=clogb2+1)
bit_depth = bit_depth >> 1;
end
endfunction

// 使用案例
localparam integer C_TRANSACTIONS_NUM = clogb2(C_M_AXI_BURST_LEN-1);
reg [C_TRANSACTIONS_NUM : 0] write_index;
reg [C_TRANSACTIONS_NUM : 0] read_index;

上面的代碼就是定義了一個(gè)求位寬的function,用其求得某類(lèi)寄存器的位寬,然后再對(duì)寄存器賦值時(shí)就直接使用求得的位寬來(lái)賦值,這樣復(fù)用起來(lái)就比較方便了。

我們將這個(gè)代碼放到上面的計(jì)數(shù)器模塊中后,不管需要計(jì)數(shù)多大時(shí)間,都能計(jì)算出相匹配的寄存器位寬了。

3、無(wú)法在輸入輸出端口使用

自己寫(xiě)Function實(shí)現(xiàn)對(duì)2取對(duì)數(shù)的功能也有一定的局限性:無(wú)法對(duì)輸入輸出端口信號(hào)使用該Function。Function是定義在模塊內(nèi)部,所以若輸入輸出端口也需要根據(jù)輸入的parameter參數(shù)來(lái)以2為底取對(duì)數(shù)的話此種方法就無(wú)能為力了。比如:設(shè)計(jì)一個(gè)同步FIFO,輸出信號(hào)fifo_cnt(計(jì)數(shù)器)是對(duì)寫(xiě)入FIFO的數(shù)據(jù)進(jìn)行計(jì)數(shù)的寄存器,其最大值即為FIFO的深度DATA_DEPTH ,所以fifo_cnt的位寬就需要在定義模塊輸入輸出端口時(shí)確定,顯然這無(wú)法使用自己構(gòu)造的 cblogb2 Function。那該當(dāng)如何?
//計(jì)數(shù)器法實(shí)現(xiàn)同步FIFO

module sync_fifo_cnt
#(
parameter DATA_WIDTH = 'd8 , //FIFO位寬
parameter DATA_DEPTH = 'd16 //FIFO深度
)
(
input clk , //系統(tǒng)時(shí)鐘
input rst_n , //低電平有效的復(fù)位信號(hào)
input [DATA_WIDTH-1:0] data_in , //寫(xiě)入的數(shù)據(jù)
input rd_en , //讀使能信號(hào),高電平有效
input wr_en , //寫(xiě)使能信號(hào),高電平有效

output reg [DATA_WIDTH-1:0] data_out, //輸出的數(shù)據(jù)
output empty , //空標(biāo)志,高電平表示當(dāng)前FIFO已被寫(xiě)滿(mǎn)
output full , //滿(mǎn)標(biāo)志,高電平表示當(dāng)前FIFO已被讀空
output reg [$clog2(DATA_DEPTH) : 0] fifo_cnt //$clog2是以2為底取對(duì)數(shù)
);

//省略部分代碼

endmodule

4、$clog2系統(tǒng)函數(shù)

其實(shí)辦法也有,在上面的代碼中也展示出來(lái)了,就是使用 $clog2 這個(gè)Verilog的系統(tǒng)函數(shù)。$clog2是Verilog--2005標(biāo)準(zhǔn)新增的一個(gè)系統(tǒng)函數(shù),功能就是對(duì)輸入整數(shù)實(shí)現(xiàn)以2為底取對(duì)數(shù),其結(jié)果向上取整(如5.5取6)。有一點(diǎn)需要說(shuō)明的是,目前Vivado2017以上的版本都是支持這個(gè)系統(tǒng)函數(shù)的(Quartus II不清楚 )。但是百度搜索這條結(jié)果的時(shí)候有兩條結(jié)論是錯(cuò)誤的:

1、Vivado不支持$clog2系統(tǒng)函數(shù)

2、$clog2系統(tǒng)函數(shù)在Vivado實(shí)現(xiàn)的是以e為底取對(duì)數(shù),而不是2

接下來(lái)寫(xiě)個(gè)簡(jiǎn)單的模塊驗(yàn)證下Vivado對(duì)$clog2系統(tǒng)函數(shù)的支持如何

`timescale 1ns / 1ps

module clog2_test#(
parameter integer num = 325
)
(
input clk,
input rst,
output reg [$clog2(num) - 1:0] result
);

always @(posedge clk)begin
if(rst)
result else
result end

endmodule

我們直接看reg result的位寬綜合出來(lái)到底是多少。如果以e為底向上取整,則位寬應(yīng)是6;如果以2為底向上取整,則位寬應(yīng)是9。Vivado綜合的原理圖局部如下:

Verilog設(shè)計(jì)中如何匹配變量的位寬

可以看到最后編譯出的結(jié)果是9位的,也就說(shuō)明Vivado是支持這個(gè)系統(tǒng)函數(shù)的(版本:2019.2)。

其他變量的位寬設(shè)計(jì)同理。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5590

    瀏覽量

    129215
  • 計(jì)數(shù)器
    +關(guān)注

    關(guān)注

    32

    文章

    2306

    瀏覽量

    97687
  • 參數(shù)
    +關(guān)注

    關(guān)注

    11

    文章

    1868

    瀏覽量

    33819
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    字符串關(guān)聯(lián)數(shù)字變量如何使用?我們的地址都是16數(shù)據(jù),可以使用16數(shù)字變量顯示字符串嗎?

    字符串關(guān)聯(lián)數(shù)字變量如何使用?我們的地址都是16數(shù)據(jù),可以使用16數(shù)字變量顯示字符串嗎?
    發(fā)表于 12-15 08:24

    操作的常見(jiàn)錯(cuò)誤與應(yīng)對(duì)策略

    溢出或數(shù)據(jù)丟失。在進(jìn)行位移操作時(shí),必須確保位移量在數(shù)據(jù)類(lèi)型的有效范圍內(nèi)。例如,對(duì)于一個(gè) 8 的無(wú)符號(hào)字符型變量unsigned char,其為 8
    發(fā)表于 11-24 07:50

    常用變量的介紹

    extern:用在全局變量上表示該變量在其他文件已經(jīng)定義;用在函數(shù)上作用同全局變量; static:用在全局變量上,和非靜態(tài)全局
    發(fā)表于 11-21 07:05

    NucleiStudio如何生成.verilog文件和.dasm文件,以及對(duì).dasm文件自定義指令反匯編結(jié)果分析

    文件,以及對(duì).dasm文件自定義指令反匯編結(jié)果分析。 一、如何生成.verilog和.dasm文件文件 項(xiàng)目右鍵選擇Properties 選擇C/C++ Build下面的Setting 更改
    發(fā)表于 10-24 06:33

    PLCStatic和Temp變量的區(qū)別

    大家好,收到粉絲投稿,讓博主講下Static變量和Temp變量的區(qū)別,新入行的兄弟可能會(huì)對(duì)這兩個(gè)概念不太能理解。
    的頭像 發(fā)表于 09-24 14:51 ?1004次閱讀
    PLC<b class='flag-5'>中</b>Static和Temp<b class='flag-5'>變量</b>的區(qū)別

    為什么銅塊尺寸和板槽公差匹配很關(guān)鍵

    為什么公差設(shè)計(jì)如此重要? 埋嵌銅塊看似只是把銅塊“放進(jìn)”P(pán)CB槽里,但實(shí)際卻涉及機(jī)械加工、樹(shù)脂填充、壓合、焊接等多個(gè)環(huán)節(jié)。任何尺寸不匹配都會(huì)帶來(lái)嚴(yán)重后果,例如:銅塊松動(dòng)、界面空隙、熱阻增大、甚至
    的頭像 發(fā)表于 09-15 15:36 ?4603次閱讀

    verilog模塊的調(diào)用、任務(wù)和函數(shù)

    在做模塊劃分時(shí),通常會(huì)出現(xiàn)這種情形,某個(gè)大的模塊包含了一個(gè)或多個(gè)功能子模塊,verilog是通過(guò)模塊調(diào)用或稱(chēng)為模塊實(shí)例化的方式來(lái)實(shí)現(xiàn)這些子模塊與高層模塊的連接的.
    的頭像 發(fā)表于 05-03 10:29 ?1317次閱讀
    <b class='flag-5'>verilog</b>模塊的調(diào)用、任務(wù)和函數(shù)

    Ansible Playbook變量使用技巧

    在inventory定義的連接變量(比如ansible_ssh_user);優(yōu)先級(jí)第二。
    的頭像 發(fā)表于 04-15 10:26 ?702次閱讀

    FPGA Verilog HDL語(yǔ)法之編譯預(yù)處理

    Verilog HDL語(yǔ)言和C語(yǔ)言一樣也提供了編譯預(yù)處理的功能。“編譯預(yù)處理”是Verilog HDL編譯系統(tǒng)的一個(gè)組成部分。Verilog HDL語(yǔ)言允許在程序中使用幾種特殊的命令(它們不是一般
    的頭像 發(fā)表于 03-27 13:30 ?1127次閱讀
    FPGA <b class='flag-5'>Verilog</b> HDL語(yǔ)法之編譯預(yù)處理

    尋找verilog高手,有報(bào)酬

    我采集了一塊電路板正常工作時(shí)的數(shù)據(jù),基于這些數(shù)據(jù)我想用EPM7128slc84-15(sys_clk:50Mhz)測(cè)試電路板,尋求一verilog高手,有償
    發(fā)表于 03-08 16:31

    Verilogsigned和$signed()的用法

    嗎?其實(shí)不是的,因?yàn)橛蟹?hào)數(shù)和無(wú)符號(hào)數(shù)據(jù)的加法強(qiáng)結(jié)果和乘法器結(jié)構(gòu)是一樣的,signed的真正作用是決定如何對(duì)操作數(shù)擴(kuò)的問(wèn)題。 2、verilog的加法和乘法操作前,會(huì)先對(duì)操作數(shù)據(jù)擴(kuò)
    的頭像 發(fā)表于 02-17 17:47 ?1226次閱讀
    <b class='flag-5'>Verilog</b><b class='flag-5'>中</b>signed和$signed()的用法

    淺談Verilog和VHDL的區(qū)別

    Verilog和VHDL是兩種廣泛使用的硬件描述語(yǔ)言(HDL),它們用于描述和模擬數(shù)字電路系統(tǒng)的行為和結(jié)構(gòu)。這兩種語(yǔ)言的主要作用是幫助工程師設(shè)計(jì)、仿真和驗(yàn)證集成電路(IC)和系統(tǒng)級(jí)芯片(SoC)的硬件模塊。
    的頭像 發(fā)表于 02-17 14:20 ?2741次閱讀
    淺談<b class='flag-5'>Verilog</b>和VHDL的區(qū)別

    電源濾波器的阻抗匹配問(wèn)題:源阻抗和負(fù)載阻抗不匹配時(shí)的優(yōu)化策略

    在電子設(shè)備,電源濾波器的性能受到源阻抗和負(fù)載阻抗不匹配的影響。諧振現(xiàn)象可能導(dǎo)致電感和電容元件形成共振回路,影響濾波器的濾波效果和電路元件的穩(wěn)定性。優(yōu)化濾波器設(shè)計(jì)采用 L 型匹配網(wǎng)絡(luò),T 型和 Π 型
    的頭像 發(fā)表于 02-10 11:02 ?1266次閱讀
    電源濾波器的阻抗<b class='flag-5'>匹配</b>問(wèn)題:源阻抗和負(fù)載阻抗不<b class='flag-5'>匹配</b>時(shí)的優(yōu)化策略

    EE-88:使用21xx編譯器在C初始化變量

    電子發(fā)燒友網(wǎng)站提供《EE-88:使用21xx編譯器在C初始化變量.pdf》資料免費(fèi)下載
    發(fā)表于 01-13 15:54 ?0次下載
    EE-88:使用21xx編譯器在C<b class='flag-5'>中</b>初始化<b class='flag-5'>變量</b>

    ADC芯片的采樣率為100MSPS,16,那么吞吐量是多少?

    例如ADC芯片的采樣率為100MSPS,16,那么吞吐量是多少? 用差分LVDS和FPGA相連,F(xiàn)PGA的時(shí)鐘速率多少能夠滿(mǎn)足要求/?
    發(fā)表于 12-18 08:49