chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Xilinx FPGA平臺(tái)GTX簡易使用教程(一)

C29F_xilinx_inc ? 來源:賽靈思 ? 作者:賽靈思 ? 2022-03-01 17:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

理解GTX的必備姿勢(shì),學(xué)起來!

一、什么是GTX?

GT :Gigabit Transceiver千兆比特收發(fā)器;

GTX :Xilinx 7系列FPGA的高速串行收發(fā)器,硬核

xilinx的7系列FPGA根據(jù)不同的器件類型,集成了GTP、GTX、GTH、GTZ四種串行高速收發(fā)器,可以支持多種協(xié)議如PCI Express,SATA,JESD204B等。

四種收發(fā)器主要區(qū)別是支持的線速率不同,下圖可以說明在7系列里面器件類型和支持的收發(fā)器類型以及最大的收發(fā)器數(shù)量。

Xilinx FPGA平臺(tái)GTX簡易使用教程(一)

如我們常用的芯片 : 7K325TFFG900-2 ,集成了16個(gè)GTX。

如下圖,我的測(cè)試工程使用了1個(gè)GTX,可使用16個(gè)。

另外,下面還可以看到Cell Types:GTXE2_COMMON與GTXE2_CHANNEL,這個(gè)先混個(gè)眼熟,后面會(huì)繼續(xù)談到。

Xilinx FPGA平臺(tái)GTX簡易使用教程(一)

二、Quad/Channel

我們先看一張GTX的結(jié)構(gòu)圖:(以7K325T為例)

Xilinx FPGA平臺(tái)GTX簡易使用教程(一)

Quad:4個(gè)GTX位1組,稱為Quad,也就是圖中標(biāo)記的大紅框。

從圖中可以看到,7K325T芯片共有4個(gè)Quad,也就是16個(gè)GTX。

我們繼續(xù)來看Quad的布局圖:

Xilinx FPGA平臺(tái)GTX簡易使用教程(一)

簡單總結(jié)下:

Quad:

包含4個(gè)Channel(每個(gè)channel包含一個(gè)GTX),1個(gè)QPLL,2個(gè)差分輸入?yún)⒖?a href="http://m.brongaenegriffin.com/tags/時(shí)鐘/" target="_blank">時(shí)鐘;

QPLL :

也就是一個(gè)Quad共用的PLL,屬于GTXE2_COMMON;

Xilinx FPGA平臺(tái)GTX簡易使用教程(一)

Channel:每個(gè)channel就是一個(gè)GTX,包含一個(gè)CPLL和一對(duì)收發(fā)器;

CPLL : 每個(gè)Channel獨(dú)有的PLL,屬于GTXE2_CHANNEL;

注:

CPLL最高支持線速6.x G,而QPLL則可超過10G;在通道線速較大(超過6.xGbps)時(shí),IP會(huì)自動(dòng)使用QPLL。

GTXE2_COMMON、GTXE2_CHANNEL :是Xilinx的器件原語(primitive),原語是Xilinx針對(duì)其器件特征開發(fā)的一系列常用模塊的名字,用戶可以將其看成Xilinx公司為用戶提供的庫函數(shù);原語類似最底層的描述方法,使用好處多多~

三、PMA與PCS

接上一節(jié),我們繼續(xù)看Channel的拓?fù)浣Y(jié)構(gòu):

Xilinx FPGA平臺(tái)GTX簡易使用教程(一)

看圖說話,發(fā)送端(TX)和接收端(RX)功能獨(dú)立,均由PMA和PCS兩個(gè)子層組成。

PMA:(Physical Media Attachment,物理媒介適配層)

PCS:(Physical Coding Sublayer,物理編碼子層)

其中PMA子層包含高速串并轉(zhuǎn)換(PISO)、預(yù)/后加重、接收均衡、時(shí)鐘發(fā)生器及時(shí)鐘恢復(fù)等電路。PCS子層包含8B/10B編解碼、緩沖區(qū)、通道綁定和時(shí)鐘修正等電路。這么來說,PMA是最基本的單位,負(fù)責(zé)模擬部分,而PCS主要負(fù)責(zé)并行的數(shù)字電路處理,理論上來說PCS完全可以由邏輯設(shè)計(jì)完成;但是硬核專用電路實(shí)現(xiàn)肯定功能更強(qiáng)大更穩(wěn)定!

四、GTX收發(fā)處理流程

GTX發(fā)送端處理流程:首先用戶邏輯數(shù)據(jù)經(jīng)過8B/10B編碼后,進(jìn)入一個(gè)發(fā)送緩存區(qū)Phase Adjust FIFO,該緩沖區(qū)主要是PMA子層和PCS子層兩個(gè)時(shí)鐘域的時(shí)鐘隔離,解決兩者時(shí)鐘速率匹配和相位差異的問題,最后經(jīng)過高速Serdes進(jìn)行并串轉(zhuǎn)換(PISO parallel-in serial-out),有必要的話,可以進(jìn)行預(yù)加重、后加重(Pre/Post Emp)。值得一提的是,如果在PCB設(shè)計(jì)時(shí)不慎將TXP和TXN差分引腳交叉連接,則可以通過極性控制來彌補(bǔ)這個(gè)設(shè)計(jì)錯(cuò)誤。

Xilinx FPGA平臺(tái)GTX簡易使用教程(一)

接收端和發(fā)送端過程相反,相似點(diǎn)較多,這里就不贅述了,需要注意的是RX接收端的彈性緩沖區(qū)(RX Elastic Buffer),其具有時(shí)鐘糾正和通道綁定功能。

五、其他內(nèi)容

介紹一些專用名詞和使用的技術(shù)。

1. PRBS :偽隨機(jī)序列碼,在一定程度的隨機(jī)數(shù),使用PRBS這種偽隨機(jī)碼進(jìn)行高速串行通道的測(cè)試,主要是測(cè)試誤碼率的情況。

2. ibert:GTX輔助IP核,集成式比特誤碼率測(cè)試儀,是Xilinx專門用于具有高速串行接口的 FPGA 芯片的調(diào)試和交互式配置工具。放一張測(cè)試眼圖吧:(1.25Gbps)

Xilinx FPGA平臺(tái)GTX簡易使用教程(一)

眼圖中顏色越藍(lán)的地方,BER 值越小,說明這個(gè)區(qū)域誤碼率越低,或者幾乎沒有誤碼率。顏色越紅,表示這個(gè)區(qū)域誤碼率越高。一般來講,這個(gè)眼圖的眼睛張的越開,說明數(shù)據(jù)傳輸信號(hào)越好。Link 的速度越低,對(duì)應(yīng)的眼圖也會(huì)更好,Link 的速度越高,對(duì)應(yīng)的眼圖會(huì)下降。

3. 8b/10b

8b/10b編碼主要是為了解決直流平衡。也就是0/1數(shù)量的平衡。

優(yōu)點(diǎn):具備錯(cuò)誤檢測(cè);

缺點(diǎn):效率不高,具有20%開銷;因此出現(xiàn)了64b/66b編碼。

K28.5 :8b/10b編碼中常用k28.5來做K碼,對(duì)應(yīng)過來就是0xBC,主要用于接收數(shù)據(jù)對(duì)齊。

注:上述介紹均為簡單說明,可能不夠精確,有個(gè)概念就好。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1663

    文章

    22491

    瀏覽量

    638888
  • 收發(fā)器
    +關(guān)注

    關(guān)注

    10

    文章

    3836

    瀏覽量

    111437
  • Xilinx
    +關(guān)注

    關(guān)注

    73

    文章

    2205

    瀏覽量

    131810
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    Xilinx FPGA中的混合模式時(shí)鐘管理器MMCME2_ADV詳解

    FPGA 的浩瀚宇宙中,時(shí)鐘系統(tǒng)不僅是驅(qū)動(dòng)邏輯運(yùn)轉(zhuǎn)的“心臟”,更是決定系統(tǒng)穩(wěn)定性與性能上限的“指揮棒”。對(duì)于 Xilinx 7 系列 FPGA 開發(fā)者而言,如果僅滿足于使用 Clocking Wizard IP 核點(diǎn)點(diǎn)鼠標(biāo),
    的頭像 發(fā)表于 04-10 11:20 ?148次閱讀
    <b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b>中的混合模式時(shí)鐘管理器MMCME2_ADV詳解

    青翼基于KU115FPGA 高性能數(shù)據(jù)預(yù)處理載板-PCIe信號(hào)處理板-FPGA載板

    PCIE702A-2 是款基于 PCIE 總線架構(gòu)的 KU115 FPGA 高性能 數(shù)據(jù)預(yù)處理平臺(tái),該平臺(tái)具有 1 個(gè) FMC+(HPC)接口,1 路 PCIe x8 主機(jī)接口,該
    的頭像 發(fā)表于 03-17 19:00 ?1016次閱讀
    青翼基于KU115<b class='flag-5'>FPGA</b> 高性能數(shù)據(jù)預(yù)處理載板-PCIe信號(hào)處理板-<b class='flag-5'>FPGA</b>載板

    深入剖析TPS650864:Xilinx MPSoCs和FPGA的理想電源管理方案

    深入剖析TPS650864:Xilinx MPSoCs和FPGA的理想電源管理方案 在電子設(shè)備的設(shè)計(jì)中,電源管理是個(gè)至關(guān)重要的環(huán)節(jié),它直接影響著設(shè)備的性能、穩(wěn)定性和效率。今天,我們要深入探討
    的頭像 發(fā)表于 03-16 15:25 ?246次閱讀

    基于XILINX Vivado平臺(tái)GTX收發(fā)器的開發(fā)

    此選項(xiàng)根據(jù)你所用的FPGA型號(hào)確定GT類型,我所用的是7k325t系列,故GT類型為GTX。
    的頭像 發(fā)表于 03-03 14:46 ?5065次閱讀
    基于<b class='flag-5'>XILINX</b> Vivado<b class='flag-5'>平臺(tái)</b>的<b class='flag-5'>GTX</b>收發(fā)器的開發(fā)

    Xilinx FPGA中IDELAYCTRL參考時(shí)鐘控制模塊的使用

    IDELAYCTRL 是 Xilinx FPGA(特別是支持高速 I/O 的系列,如 Virtex-5/6/7、Kintex-7、Artix-7、Spartan-6/7 等)中用于管理和校準(zhǔn)輸入延遲模塊(IDELAYE2/IDELAYE3)的必須存在的參考時(shí)鐘控制模塊。
    的頭像 發(fā)表于 02-26 14:41 ?4415次閱讀

    使用Xilinx 7系列FPGA的四位乘法器設(shè)計(jì)

    (Shinshu University)研究團(tuán)隊(duì)的最新設(shè)計(jì)中,個(gè)專為 Xilinx 7 系列 FPGA 量身打造的 4 位乘法器使用了僅 11 個(gè) LUT + 2 個(gè) CARRY4 塊,關(guān)鍵路徑延遲達(dá)到 2.75 ns。這是
    的頭像 發(fā)表于 11-17 09:49 ?3621次閱讀
    使用<b class='flag-5'>Xilinx</b> 7系列<b class='flag-5'>FPGA</b>的四位乘法器設(shè)計(jì)

    Xilinx FPGA串行通信協(xié)議介紹

    Xilinx FPGA因其高性能和低延遲,常用于串行通信接口設(shè)計(jì)。本文深入分析了Aurora、PCI Express和Serial RapidIO這三種在Xilinx系統(tǒng)設(shè)計(jì)中關(guān)鍵的串行通信協(xié)議。介紹了它們的特性、優(yōu)勢(shì)和應(yīng)用場(chǎng)景
    的頭像 發(fā)表于 11-14 15:02 ?2763次閱讀
    <b class='flag-5'>Xilinx</b> <b class='flag-5'>FPGA</b>串行通信協(xié)議介紹

    請(qǐng)問如何將蜂鳥E203移植到Xilinx NEXYS A7 FPGA 開發(fā)板上?

    如何將蜂鳥E203移植到Xilinx NEXYS A7 FPGA 開發(fā)板上?有參考教程嗎?小白求教 主要是引腳分配,我這邊有移植到Xilinx Artix-7 系列XC7A100T-fgg484的案
    發(fā)表于 11-11 07:44

    【VPX650 】青翼凌云科技基于 VPX 系統(tǒng)架構(gòu)的 VU13P FPGA+ZYNQ SOC 超寬帶信號(hào)處理平臺(tái)

    VPX650 是款基于 6U VPX 系統(tǒng)架構(gòu)的 VU13P FPGA + XC7Z100 SOC 超寬帶信號(hào)處理平臺(tái),該平臺(tái)采用
    的頭像 發(fā)表于 10-16 10:48 ?790次閱讀
    【VPX650 】青翼凌云科技基于 VPX 系統(tǒng)架構(gòu)的 VU13P <b class='flag-5'>FPGA</b>+ZYNQ SOC 超寬帶信號(hào)處理<b class='flag-5'>平臺(tái)</b>

    【 VPX638】青翼凌云科技基于KU115 FPGA+C6678 DSP的6U VPX雙FMC接口通用信號(hào)處理平臺(tái)

    VPX638是款基于KU115 FPGA + C6678 DSP的6U VPX雙FMC接口通用信號(hào)處理平臺(tái),該平臺(tái)采用
    的頭像 發(fā)表于 09-01 13:42 ?1086次閱讀
    【 VPX638】青翼凌云科技基于KU115 <b class='flag-5'>FPGA</b>+C6678 DSP的6U VPX雙FMC接口通用信號(hào)處理<b class='flag-5'>平臺(tái)</b>

    文詳解xilinx 7系列FPGA配置技巧

    本文旨在通過講解不同模式的原理圖連接方式,進(jìn)而配置用到引腳的含義(手冊(cè)上相關(guān)引腳含義有四、五頁,通過本文理解基本上能夠記住所有引腳含義以及使用場(chǎng)景),熟悉xilinx 7系列配置流程,以及設(shè)計(jì)原理圖時(shí)需要注意的些事項(xiàng),比如flash與
    的頭像 發(fā)表于 08-30 14:35 ?1.1w次閱讀
    <b class='flag-5'>一</b>文詳解<b class='flag-5'>xilinx</b> 7系列<b class='flag-5'>FPGA</b>配置技巧

    【TES807】青翼凌云科技基于 XCKU115 FPGA 的雙 FMC 接口萬兆光纖傳輸信號(hào)處理平臺(tái)

    TES807 是款基于千兆或者萬兆以太網(wǎng)傳輸?shù)碾p FMC 接口信 號(hào)處理平臺(tái)。該平臺(tái)采用 XILINX 的 Kintex UltraSacle 系列
    的頭像 發(fā)表于 08-29 15:57 ?641次閱讀
    【TES807】青翼凌云科技基于 XCKU115 <b class='flag-5'>FPGA</b> 的雙 FMC 接口萬兆光纖傳輸信號(hào)處理<b class='flag-5'>平臺(tái)</b>

    基于AD9613與Xilinx MPSoC平臺(tái)的高速AD/DA案例分享

    本文主要介紹基于Xilinx UltraScale+MPSoC XCZU7EV的高速AD采集與高速DA輸出案例
    的頭像 發(fā)表于 06-03 14:22 ?1095次閱讀
    基于AD9613與<b class='flag-5'>Xilinx</b> MPSoC<b class='flag-5'>平臺(tái)</b>的高速AD/DA案例分享

    XILINX XCZU67DR FPGA完整原理圖

    電子發(fā)燒友網(wǎng)站提供《XILINX XCZU67DR FPGA完整原理圖.pdf》資料免費(fèi)下載
    發(fā)表于 05-30 15:29 ?26次下載

    gtx是光纖嗎

    ”,主要面向高端游戲玩家和追求高性能的用戶。GTX顯卡支持最新的圖形處理技術(shù),如DirectX 12、HDR等,能夠?yàn)橥婕規(guī)砹鲿车挠螒蝮w驗(yàn)和高品質(zhì)的圖像效果。 GTX在高速收發(fā)器領(lǐng)域的定義: 在FPGA(現(xiàn)場(chǎng)可編程門陣列)等高
    的頭像 發(fā)表于 05-08 10:37 ?1924次閱讀