chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

進(jìn)入IP Core的時(shí)鐘,都不需要再手動(dòng)添加約束嗎

C29F_xilinx_inc ? 來源:賽靈思 ? 作者:賽靈思 ? 2022-02-16 16:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

?在FPGA的時(shí)序約束中,主時(shí)鐘約束是第一步就要做的,主時(shí)鐘通常有兩種情形:一種是時(shí)鐘由外部時(shí)鐘源提供,通過時(shí)鐘引腳進(jìn)入FPGA,該時(shí)鐘引腳綁定的時(shí)鐘為主時(shí)鐘:另一種是高速收發(fā)器(GT)的時(shí)鐘RXOUTCLK或TXOUTCLK。對(duì)于7系列FPGA,需要對(duì)GT的這兩個(gè)時(shí)鐘手工約束:對(duì)于UltraScale FPGA,只需對(duì)GT的輸入時(shí)鐘約束即可,Vivado會(huì)自動(dòng)對(duì)這兩個(gè)時(shí)鐘約束。

??對(duì)于進(jìn)入到IP Core(比如MMCM)的主時(shí)鐘,只有我們?cè)贗P Core中指定了時(shí)鐘頻率,那么Vivado會(huì)自動(dòng)產(chǎn)生一個(gè)約束文件來約束該輸入的主時(shí)鐘。

??我們以Vivado自帶的wave_gen工程為例,該工程中輸入一對(duì)差分的時(shí)鐘信號(hào),進(jìn)入到MMCM中,我們無需再對(duì)這個(gè)主時(shí)鐘添加約束。

poYBAGIMpiiAYauqAAJ6J-4ddSU104.png

可以看到,綜合后這個(gè)時(shí)鐘已經(jīng)被約束了:

pYYBAGIMpiyATfZbAADDnOt3aR0125.png

這是因?yàn)樵搃p生成的xdc文件中,已經(jīng)包含了對(duì)這個(gè)主時(shí)鐘的約束,如下圖:

poYBAGIMpjOACAs6AAQOkkfcL4w722.png

所以很多同學(xué)可能誤以為只要是進(jìn)了IP Core的主時(shí)鐘,都不需要再手動(dòng)添加約束了。

??但如果收入的差分時(shí)鐘先經(jīng)過了IBUFDS,然后再以單獨(dú)的形式進(jìn)入了MMCM:

pYYBAGIMpjWAJRXdAAGfJIdBIJs514.png

綜合后,可以看到該時(shí)鐘是沒有被約束的:

poYBAGIMpjiAD2hHAADGzGPRIVY313.png

此時(shí)由于輸入時(shí)鐘并非來自管腳,所以Source選擇為Global Buffer

pYYBAGIMpjqAWyYWAAE3GxiLLAU452.png

再看剛剛的clk_core.xdc文件,已經(jīng)沒有產(chǎn)生主時(shí)鐘的約束了:

pYYBAGIMpjyAWTMvAADVipEW5bw146.png

為什么會(huì)沒有這個(gè)約束了呢?因?yàn)檩斎氲臅r(shí)鐘并非來自管腳,IP Core并不知道從哪個(gè)pin輸入的,所以就無法添加主時(shí)鐘的約束,此時(shí)就需要我們?cè)偈謩?dòng)添加約束。

審核編輯:符乾江

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1663

    文章

    22493

    瀏覽量

    638944
  • Vivado
    +關(guān)注

    關(guān)注

    19

    文章

    860

    瀏覽量

    71383
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    請(qǐng)推薦適合 VisionFive 的 CPU 風(fēng)扇型號(hào),如何將風(fēng)扇固定在CPU上,還是不需要風(fēng)扇?

    以及如何將風(fēng)扇固定在CPU上,還是不需要風(fēng)扇?謝謝。
    發(fā)表于 03-25 07:40

    輸入引腳時(shí)鐘約束_Xilinx FPGA編程技巧-常用時(shí)序約束詳解

    一、輸入約束Input ConstraintOFFSET IN約束限定了輸入數(shù)據(jù)和輸入時(shí)鐘邊沿的關(guān)系。 1. 系統(tǒng)同步輸入約束System Synchronous Input 在系
    發(fā)表于 01-16 08:19

    請(qǐng)問SPI為什么不需要加上拉電阻?

    SPI為什么不需要加上拉電阻?
    發(fā)表于 11-25 07:52

    系統(tǒng)c盤滿了怎么清理不需要文件

    不需要的文件, 按步驟逐條操作, 每步后檢查可用空間, 如果不確定要?jiǎng)h除哪個(gè)文件, 先備份到外置硬盤或云端, 這些步驟優(yōu)先考慮安全, 避免刪除 windows 運(yùn)行所需的系統(tǒng)文件. ? 步驟 1, 清空回收站 ? 你刪除的文件會(huì)進(jìn)入回收站, 仍然占用空間, 在桌面右鍵回收
    的頭像 發(fā)表于 11-22 09:30 ?1186次閱讀

    開源RISC-V處理器(蜂鳥E203)學(xué)習(xí)(二)修改FPGA綜合環(huán)境(移植到自己的Xilinx FPGA板卡)

    的板卡只有125M單端時(shí)鐘,所以約束的修改如下圖所示,為了避免混淆直接將時(shí)鐘信號(hào)名都改了。 這里需要修改腳本,如圖修改ip.tcl腳本,這
    發(fā)表于 10-31 08:46

    E203移植genesys2(差分時(shí)鐘板)生成比特流文件全過程

    是100Mhz,輸入選擇單時(shí)鐘源,輸出只需要16Mhz。 添加ip和自定義的分頻文件之后記得在system.v中例化。 4.設(shè)置頭文件與注釋
    發(fā)表于 10-27 07:16

    采用xc7a200開發(fā)板移植蜂鳥E203

    是這兩個(gè)復(fù)位信號(hào)至少有一個(gè)生效。當(dāng)著兩個(gè)復(fù)位鍵都為1時(shí),從而將電源喚醒,可以設(shè)置一個(gè)LED觀察現(xiàn)象是否燒錄至FPGA中,當(dāng)約束的燈滅時(shí),代表燒錄進(jìn)去。 部分管腳約束如下圖所示: 有些管腳不需要約束時(shí),可以采用以下三條腳本命令,
    發(fā)表于 10-24 13:50

    時(shí)序約束問題的解決辦法

    是:在兩寄存器的組合邏輯之間添加反相器當(dāng)作 buffer。 若綜合后的 Hold Slack 為 7% 及以內(nèi)的時(shí)鐘周期,都可以不用做優(yōu)化,因?yàn)檫@個(gè)可以在 Implementation 之后由器件本身
    發(fā)表于 10-24 09:55

    關(guān)于綜合保持時(shí)間約束不滿足的問題

    兩個(gè)時(shí)鐘是沒有約束的異步時(shí)鐘 3、在 synthesis 中 打開 edit timing constraints 設(shè)置異步時(shí)鐘,如下圖: 4、
    發(fā)表于 10-24 07:42

    如何判斷電能質(zhì)量在線監(jiān)測(cè)裝置時(shí)鐘模塊需要進(jìn)行手動(dòng)校準(zhǔn)?

    判斷電能質(zhì)量在線監(jiān)測(cè)裝置時(shí)鐘模塊是否需要手動(dòng)校準(zhǔn),核心是識(shí)別 “ 自動(dòng)同步失效 ” 或 “ 時(shí)鐘偏差超出對(duì)應(yīng)精度等級(jí)允許范圍 ” 兩類場(chǎng)景,結(jié)合裝置狀態(tài)提示、數(shù)據(jù)對(duì)比、功能異常等直觀信
    的頭像 發(fā)表于 10-15 17:52 ?927次閱讀

    光纖線需不需要套管

    光纖線是否需要套管,需根據(jù)具體應(yīng)用場(chǎng)景、環(huán)境條件及安裝要求綜合判斷。在大多數(shù)實(shí)際工程中,為了保護(hù)光纖、確保信號(hào)穩(wěn)定性和延長(zhǎng)使用壽命,套管是必要的防護(hù)措施。以下是詳細(xì)分析: 一、需要套管的情況 戶外或
    的頭像 發(fā)表于 08-07 09:45 ?2354次閱讀
    光纖線需<b class='flag-5'>不需要</b>套管

    使用stm32u575rg通過spi讀取外置adc的數(shù)據(jù),如何設(shè)置才能讓spi不需要中斷重啟持續(xù)讀取數(shù)據(jù)?

    DBL_1=3,DINC=1, BNDT=64. 測(cè)試時(shí)候發(fā)現(xiàn)SPI只能讀取2組數(shù)據(jù),共8個(gè)字節(jié),EOT=1. 需要開啟EOT中斷然后中斷函數(shù)中重新關(guān)閉開啟SPI才能繼續(xù)讀數(shù)據(jù)。如何設(shè)置才能讓spi
    發(fā)表于 07-10 08:22

    設(shè)備數(shù)據(jù)的采集可以實(shí)現(xiàn)用“不需要點(diǎn)表的網(wǎng)關(guān)”嗎

    做變壓器的工廠,它的設(shè)備數(shù)據(jù)的采集可以實(shí)現(xiàn)用“不需要點(diǎn)表的網(wǎng)關(guān)”嗎
    發(fā)表于 05-28 09:59

    cypress3014視頻格式改變的話,GPIF狀態(tài)機(jī)需不需要重新配置?

    你好,請(qǐng)問視頻格式改變的話,GPIF狀態(tài)機(jī)需不需要重新配置
    發(fā)表于 05-14 07:28

    FPGA時(shí)序約束之設(shè)置時(shí)鐘

    Vivado中時(shí)序分析工具默認(rèn)會(huì)分析設(shè)計(jì)中所有時(shí)鐘相關(guān)的時(shí)序路徑,除非時(shí)序約束中設(shè)置了時(shí)鐘組或false路徑。使用set_clock_groups命令可以使時(shí)序分析工具不分析時(shí)鐘組中
    的頭像 發(fā)表于 04-23 09:50 ?1610次閱讀
    FPGA時(shí)序<b class='flag-5'>約束</b>之設(shè)置<b class='flag-5'>時(shí)鐘</b>組