易靈思已經(jīng)有專門的ppt把優(yōu)化策略講解完了。這里只是把操作再重新演示下,方便查閱用。
目前已經(jīng)支持的優(yōu)化選項(xiàng)如下圖。其中為TIMING_1,TIMING_2,TIMING_3主要針對(duì)在沒有發(fā)生時(shí)序擁塞的時(shí)候的優(yōu)化。
CONGESTION_1,CONGESTION_2,CONGESTION_3是針對(duì)發(fā)時(shí)序擁塞時(shí)的優(yōu)化選項(xiàng)。

下面我們來看優(yōu)化策略的掃描過程。
優(yōu)化策略掃描
(1)運(yùn)行cmd
(2)cd 進(jìn)入Efinity安裝目錄下的bin文件夾。例如我的路徑安裝在C盤
C:Users151351>cd C:Efinity2021.2in
(3)運(yùn)行setup.bat
C:Efinity2021.2bin>setup.bat
(4)進(jìn)入工程目錄。我的工程路徑為D: estge_exmaple_file
C:Efinity2021.2in>d:D:>cdD: estge_exmaple_file
(5)運(yùn)行策略掃描命令行efx_run_pnr_sweep.bat .xml sweep_opt_levels.我的工程命名為gshd_v1.
>efx_run_pnr_sweep.bat gshd_v1.xml sweep_opt_levels
(6)查看運(yùn)行結(jié)果提示
每個(gè)優(yōu)化策略都會(huì)有pnr和pgm,分別指place and rounte和program,
< pnr : PASS>表示適配和布線完成 表示生成比特流完成


(7)查看掃描結(jié)果
timing.sum.rpt里面會(huì)有每個(gè)時(shí)鐘的運(yùn)行頻率。在每個(gè)運(yùn)行結(jié)果里面都有有相應(yīng)的bit和hex文件可以配置FPGA.


種子的掃描是在選擇的對(duì)應(yīng)的--optimization_level上進(jìn)行的。

D:customer_Prjnovastarge_exmaple_file>efx_run_pnr_sweep.bat gshd_v1.xml sweep_seeds --start_seed 2 --end_seed 3

D:customer_Prjnovastarge_exmaple_file>efx_run_pnr_sweep.bat gshd_v1.xml sweep_seeds --num_seeds 2
另外在使用end_seed時(shí)要注意,end_seed和num_seeds不能一起使用。這個(gè)可以查看具體的指令解釋。
--end_seed: not allowed with argument --num_seeds
-
掃描
+關(guān)注
關(guān)注
0文章
213瀏覽量
25513 -
時(shí)序
+關(guān)注
關(guān)注
5文章
411瀏覽量
38988 -
C盤
+關(guān)注
關(guān)注
0文章
22瀏覽量
3952
原文標(biāo)題:Efinity優(yōu)化策略
文章出處:【微信號(hào):gh_ea2445df5d2a,微信公眾號(hào):FPGA及視頻處理】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
ARM程序設(shè)計(jì)優(yōu)化策略與技術(shù)
用vivado HLS優(yōu)化設(shè)計(jì)大規(guī)模矩陣相乘,求詳細(xì)具體的優(yōu)化策略
【InTime試用體驗(yàn)】使用簡易、策略選擇精確度高的一款時(shí)序優(yōu)化軟件
ADC優(yōu)化的功率策略
Linux系統(tǒng)的性能優(yōu)化策略
FPGA設(shè)計(jì)應(yīng)用及優(yōu)化策略有哪些?
枝狀流體供熱網(wǎng)優(yōu)化運(yùn)行策略研究與實(shí)現(xiàn)
基于新掃描策略的快速立體匹配算法
休假排隊(duì)系統(tǒng)的無線掃描節(jié)能策略
數(shù)據(jù)庫索引使用策略及優(yōu)化
Efinity在Debug時(shí)會(huì)出現(xiàn)UUID mismatch錯(cuò)誤案例分享
掃描模塊的編程示例和調(diào)試策略
Efinity優(yōu)化策略掃描與運(yùn)行
評(píng)論