chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

國(guó)產(chǎn)EDA又一創(chuàng)新,數(shù)字驗(yàn)證調(diào)試系統(tǒng),直擊SoC芯片設(shè)計(jì)痛點(diǎn)

小麥大叔 ? 來源:電子發(fā)燒友網(wǎng) ? 作者:黃晶晶 ? 2022-05-12 17:58 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電子發(fā)燒友網(wǎng)報(bào)道(文/黃晶晶)國(guó)產(chǎn)EDA廠商芯華章主要發(fā)力數(shù)字芯片驗(yàn)證領(lǐng)域,七大產(chǎn)品系列包括:硬件仿真系統(tǒng)、FPGA原型驗(yàn)證系統(tǒng)、智能場(chǎng)景驗(yàn)證、形式驗(yàn)證、邏輯仿真、系統(tǒng)調(diào)試以及驗(yàn)證云。在最近,芯華章發(fā)布數(shù)字驗(yàn)證調(diào)試系統(tǒng),這也是為了應(yīng)對(duì)當(dāng)前SoC芯片設(shè)計(jì)的痛點(diǎn),而做出了創(chuàng)新。

數(shù)字芯片驗(yàn)證調(diào)試有哪些痛點(diǎn)?

在發(fā)布會(huì)現(xiàn)場(chǎng),來自行業(yè)的專家學(xué)者、行業(yè)伙伴等也受邀出席,包括合肥市微電子研究院院長(zhǎng)陳軍寧、電子科技大學(xué)電子科學(xué)與工程學(xué)院副教授黃樂天、中興微電子有線系統(tǒng)部部長(zhǎng)賀志強(qiáng)、平頭哥上海半導(dǎo)體技術(shù)IP驗(yàn)證及軟硬協(xié)同驗(yàn)證負(fù)責(zé)人張?zhí)旆?、燧原科技資深架構(gòu)師鮑敏祺等,他們數(shù)字驗(yàn)證存在的問題痛點(diǎn),以及驗(yàn)證EDA技術(shù)趨勢(shì)等進(jìn)行了分享交流。

談及前端驗(yàn)證面臨的挑戰(zhàn)時(shí),燧原科技鮑敏祺表示:“一方面芯片驗(yàn)證場(chǎng)景日益復(fù)雜,從單純的功能驗(yàn)證到今天面對(duì)整個(gè)系統(tǒng)級(jí)、場(chǎng)景級(jí)的驗(yàn)證;另一方面,面對(duì)激烈的市場(chǎng)競(jìng)爭(zhēng),芯片集成規(guī)模不斷擴(kuò)大,研發(fā)周期卻不斷縮短,驗(yàn)證的重要性日益突出?!?br />
中興微賀志強(qiáng)也談及,在質(zhì)量和效率的雙重要求下,很多主觀和客觀的數(shù)據(jù)之間如何佐證,不同的流程、方法、工具之間如何關(guān)聯(lián),這是驗(yàn)證的痛點(diǎn)問題,也希望像芯華章一樣能夠聚焦在驗(yàn)證方面與客戶一同,不僅提供更高性能的工具,也將痛點(diǎn)的解決方案固化到流程當(dāng)中,集成到工具當(dāng)中。

平頭哥上海半導(dǎo)體技術(shù)IP驗(yàn)證及軟硬協(xié)同驗(yàn)證負(fù)責(zé)人張?zhí)旆?,在談到一般調(diào)試工具在應(yīng)用中的挑戰(zhàn)時(shí)提到,debug工具對(duì)于SoC系統(tǒng)的驗(yàn)證作用,比如通過看波形調(diào)試一些問題,x-propagation的手段去查X態(tài)的傳播問題,再比如調(diào)試performance,做一些performance方面的分析,希望有一些圖形化的呈現(xiàn)。但現(xiàn)有debug功能實(shí)際上并沒有或者并不及時(shí)滿足客戶的這種業(yè)務(wù)需求。

“也就是說,在實(shí)際應(yīng)用中,各個(gè)芯片的產(chǎn)品調(diào)試特征不同,對(duì)調(diào)試會(huì)產(chǎn)生非常多樣化的細(xì)分需求。因此我們希望能夠在國(guó)產(chǎn)EDA工具里面看到一些開放的接口,便于進(jìn)行二次開發(fā)。比如說讀取波形,讀取仿真信息,對(duì)數(shù)據(jù)庫進(jìn)行一些調(diào)整等等,這樣的話就可以幫助客戶或者幫助用戶快速的去構(gòu)建自己的系統(tǒng)和平臺(tái),提高生產(chǎn)效率。”他說道。

調(diào)試debug的重要性與三大供需落差

根據(jù)EDA業(yè)界的分析,在整個(gè)設(shè)計(jì)驗(yàn)證流程中,驗(yàn)證占70%的工作量,其中調(diào)試debug占比40%。

芯華章科技研發(fā)副總裁林揚(yáng)淳表示,在驗(yàn)證的流程中,包括prototyping 、emulation、simulation、Formal verification等等都需要調(diào)試。debug在其中穿針引線、綜合資料,包括波形、覆蓋率等等,然后加以分析,進(jìn)而達(dá)到有效率的調(diào)試和診斷。就算是非調(diào)試的場(chǎng)景,客戶也常常利用debug tool來檢視和理解整個(gè)設(shè)計(jì),包括designtopology等。因此,在整個(gè)設(shè)計(jì)驗(yàn)證的流程中,debug是不可欠缺、無法替代的。

如此重要的debug調(diào)試,在供需之間存在極大的落差,可以從三方面加以闡釋。

林揚(yáng)淳分析,一是缺乏創(chuàng)新。人工智慧、機(jī)器學(xué)習(xí)云計(jì)算已是不可逆的趨勢(shì)。而目前市面上的產(chǎn)品卻甚少掌握。

其次是資料的碎片化、凌亂甚至矛盾。點(diǎn)、步驟之間常常需要translation,例如EDIF Netlist之間的轉(zhuǎn)換。這不僅耗時(shí),更容易出錯(cuò)。造成如此現(xiàn)象最根本的原因,就是缺乏整體性的規(guī)劃,僅憑商業(yè)并購,將不同公司的工具拼湊在一起造成的。

再者,設(shè)計(jì)日新月異,規(guī)模和復(fù)雜度不斷增加,因而對(duì)debug產(chǎn)品在performance方面的要求也在不斷提高。

面對(duì)目前在驗(yàn)證調(diào)試方面的挑戰(zhàn),芯華章采取了上層的application和底層foundation,齊頭并進(jìn)、全新建構(gòu)的策略,開發(fā)出統(tǒng)一的database、GUI、Parser甚至debug等等,讓上層的application,比如emulation、simulation、Formal verification、prototyping等等,都能糅合在一起。對(duì)各類設(shè)計(jì)在不同的場(chǎng)景下,都可以提供定制化的驗(yàn)證解決方案,也就是我們的FusionVerify Platform。

芯華章基于創(chuàng)新架構(gòu)的數(shù)字驗(yàn)證調(diào)試系統(tǒng):昭曉Fusion Debug

誠然,在數(shù)字芯片驗(yàn)證調(diào)試方面,芯華章傾聽到客戶們的痛點(diǎn)需求,在充分定位需求、積極投入研發(fā)之后,芯華章正式發(fā)布基于創(chuàng)新架構(gòu)的數(shù)字驗(yàn)證調(diào)試系統(tǒng)——昭曉Fusion Debug。

該系統(tǒng)基于芯華章自主開發(fā)的調(diào)試數(shù)據(jù)庫和開放接口,可兼容產(chǎn)業(yè)現(xiàn)有解決方案,提供完善的生態(tài)支持,并具備易用性、高性能等特點(diǎn),能夠幫助工程師簡(jiǎn)化困難的調(diào)試任務(wù),有效解決難度不斷上升的設(shè)計(jì)和驗(yàn)證挑戰(zhàn)。


芯華章科技軟件研發(fā)總監(jiān)黃世杰表示,相比于國(guó)際主流數(shù)字波形格式,芯華章的昭曉Fusion DebugTM 采用完全自研的高性能數(shù)字波形格式XEDB。該波形格式借助創(chuàng)新的數(shù)據(jù)格式和架構(gòu),具備高性能、高容量、高波形壓縮比等特點(diǎn),其提供的高效編碼和壓縮方案,在實(shí)際測(cè)試中可以帶來比國(guó)際主流數(shù)字波形格式超8倍的壓縮率。

與其它商業(yè)波形格式相比,XEDB的讀寫速度快至3倍,并支持分布式架構(gòu),可充分利用多臺(tái)機(jī)器的物理資源來提升整體系統(tǒng)的性能,實(shí)測(cè)中表現(xiàn)出的波形寫入速度可以比單機(jī)模式提高5倍以上,這對(duì)復(fù)雜的軟硬件協(xié)同驗(yàn)證與調(diào)試至關(guān)重要。

在提供完整調(diào)試解決方案的同時(shí),昭曉Fusion DebugTM由創(chuàng)新的設(shè)計(jì)推理引擎和高性能分析引擎提供動(dòng)力,能夠支持統(tǒng)一且高性能的編譯,快速加載仿真結(jié)果和信號(hào)顯示,輕松進(jìn)行信號(hào)連接跟蹤和根本原因分析。

根據(jù)實(shí)際項(xiàng)目數(shù)據(jù)顯示,在完整的設(shè)計(jì)及原理圖模塊化加載中,昭曉Fusion DebugTM 的速度比其他商用EDA工具快至5倍,能滿足大規(guī)模SoC 設(shè)計(jì)調(diào)試的需求,并大大提高了驗(yàn)證效率,從而加速芯片設(shè)計(jì)創(chuàng)新。

芯片設(shè)計(jì)規(guī)?;椭悄芑?,需要EDA的創(chuàng)新

近年來,芯片設(shè)計(jì)的規(guī)模越來越大,摩爾定律逐漸走向極限,芯片驗(yàn)證的難度也隨之提高。在談到下一代設(shè)計(jì)驗(yàn)證工具時(shí),陳軍寧與黃樂天均從不同角度指出,下一代EDA工具需要增強(qiáng)工具間的融合以及更智能化,在減少人力投入的同時(shí),進(jìn)一步充分利用機(jī)器學(xué)習(xí)、云計(jì)算等創(chuàng)新技術(shù),從而提高芯片驗(yàn)證與設(shè)計(jì)效率。

黃樂天還認(rèn)為,以chiplet為代表的新一代集成電路的設(shè)計(jì)方法學(xué)在不斷迭代,那么我們的驗(yàn)證上有沒有驗(yàn)證方法學(xué)跟這種新的設(shè)計(jì)方法學(xué)進(jìn)行配合。chiplet的設(shè)計(jì)空間增加了一個(gè)新的維度,在目前這種新的設(shè)計(jì)規(guī)模越來越大,軟件結(jié)合越來越緊密的情況下,新的驗(yàn)證方法學(xué)或者說驗(yàn)證工具上還有很大的改進(jìn)和整合的空間。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    【「芯片設(shè)計(jì)基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗(yàn)】跟著本書來看EDA的奧秘和EDA發(fā)展

    章介紹了EDA的基礎(chǔ)知識(shí) EDA作為芯片之鑰匙,EDA芯片之母,是
    發(fā)表于 01-21 22:26

    【「芯片設(shè)計(jì)基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗(yàn)】--中國(guó)EDA的發(fā)展

    階段 國(guó)產(chǎn)EDA沉寂期(1994 ~ 2008)。方面,“熊貓系統(tǒng)”推廣上有所欠缺,難以獲得廣泛應(yīng)用。中國(guó)半導(dǎo)體產(chǎn)業(yè)發(fā)展緩慢,無法為國(guó)產(chǎn)
    發(fā)表于 01-20 23:22

    【「芯片設(shè)計(jì)基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗(yàn)】+ 芯片“卡脖子”引發(fā)對(duì)EDA的重視

    本次來閱讀下《芯片設(shè)計(jì)基石:EDA產(chǎn)業(yè)全景與未來展望》第1章 芯片之鑰:解鎖EDA的奧秘中1.1 芯片
    發(fā)表于 01-20 20:09

    【「芯片設(shè)計(jì)基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗(yàn)】+ 全書概覽

    國(guó)外主要EDA企業(yè)和附錄D 術(shù)語解釋。 目前網(wǎng)絡(luò)常見1.1芯片“卡脖子”引發(fā)對(duì)EDA的重視的部分全文。 附:目錄 序逐夢(mèng)“芯”程:中國(guó)EDA
    發(fā)表于 01-20 19:27

    【「芯片設(shè)計(jì)基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗(yàn)】--EDA了解與發(fā)展概況

    的技術(shù)體系,旨在通過計(jì)算機(jī)軟件來輔助或完全自動(dòng)化地完成集成電路從概念構(gòu)思到最終產(chǎn)品實(shí)現(xiàn)的整個(gè)流程。 EDA技術(shù)分為工藝設(shè)計(jì)、泛模擬化合物、數(shù)字邏輯設(shè)計(jì)與驗(yàn)證、物理實(shí)現(xiàn)、晶圓制造和封裝6個(gè)技術(shù)部分。如下
    發(fā)表于 01-19 21:45

    【「芯片設(shè)計(jì)基石——EDA產(chǎn)業(yè)全景與未來展望」閱讀體驗(yàn)】--全書概覽

    感謝論壇與書籍作者及出版方,得以有機(jī)會(huì)閱覽此書,并以此更了解國(guó)產(chǎn)芯片設(shè)計(jì)EDA概貌,期待國(guó)產(chǎn)EDA不斷進(jìn)步,積累
    發(fā)表于 01-18 17:50

    【「龍芯之光 自主可控處理器設(shè)計(jì)解析」閱讀體驗(yàn)】--LoongArch的SOC邏輯設(shè)計(jì)

    。 下面是基本的功能驗(yàn)證流程 書中具體講到了對(duì)I2C仿真調(diào)試驗(yàn)證的詳細(xì)步驟。 通過本章節(jié)學(xué)習(xí),對(duì)芯片設(shè)計(jì)及仿真驗(yàn)證調(diào)試有了更進(jìn)
    發(fā)表于 01-18 13:45

    思爾芯榮登“國(guó)產(chǎn)EDA工具口碑榜”,以“芯神瞳”原型驗(yàn)證解決方案賦能芯片創(chuàng)新

    近日,在中國(guó)電子報(bào)公布的“國(guó)產(chǎn)EDA工具口碑榜”中,思爾芯的“芯神瞳”原型驗(yàn)證解決方案,憑借其卓越的技術(shù)性能和廣泛的市場(chǎng)認(rèn)可,成功進(jìn)入榜單。這殊榮不僅是行業(yè)對(duì)思爾芯技術(shù)實(shí)力的肯定,更
    的頭像 發(fā)表于 12-10 17:06 ?3611次閱讀
    思爾芯榮登“<b class='flag-5'>國(guó)產(chǎn)</b><b class='flag-5'>EDA</b>工具口碑榜”,以“芯神瞳”原型<b class='flag-5'>驗(yàn)證</b>解決方案賦能<b class='flag-5'>芯片</b><b class='flag-5'>創(chuàng)新</b>

    國(guó)際先進(jìn)!中科億海微國(guó)產(chǎn)嵌入式FPGA IP核及EDA系統(tǒng)設(shè)計(jì)技術(shù)通過科技成果評(píng)價(jià)

    技術(shù)研發(fā)實(shí)力的高度認(rèn)可,也是我國(guó)國(guó)產(chǎn)可編程芯片EDA領(lǐng)域自主創(chuàng)新征程上的又一重要里程碑。當(dāng)前,全球半導(dǎo)體產(chǎn)業(yè)正加速邁入“異構(gòu)集成+融合計(jì)算
    的頭像 發(fā)表于 10-15 15:17 ?906次閱讀
    國(guó)際先進(jìn)!中科億海微<b class='flag-5'>國(guó)產(chǎn)</b>嵌入式FPGA IP核及<b class='flag-5'>EDA</b><b class='flag-5'>系統(tǒng)</b>設(shè)計(jì)技術(shù)通過科技成果評(píng)價(jià)

    SiLM228x系列SiLM2285 600V/4A半橋驅(qū)動(dòng),高壓高功率應(yīng)用點(diǎn)

    在工業(yè)電機(jī)驅(qū)動(dòng)、新能源逆變器及高壓開關(guān)電源領(lǐng)域,工程師們長(zhǎng)期面臨高壓干擾、驅(qū)動(dòng)效率低、高邊設(shè)計(jì)復(fù)雜三大核心挑戰(zhàn)。這些點(diǎn)直接影響系統(tǒng)可靠性、能效與成本。SiLM228x系列SiLM2285
    發(fā)表于 08-08 08:46

    隧道工程LoRa無線監(jiān)測(cè)設(shè)備集成方案 隧道深部監(jiān)測(cè)點(diǎn)

    隧道工程LoRa無線監(jiān)測(cè)設(shè)備集成方案 隧道深部監(jiān)測(cè)點(diǎn) 河北穩(wěn)控科技專業(yè)從事巖土工程信息化監(jiān)測(cè)設(shè)備(監(jiān)測(cè)儀器、儀表及監(jiān)測(cè)系統(tǒng))?;谒淼?/div>
    的頭像 發(fā)表于 07-28 16:29 ?655次閱讀

    備儲(chǔ)體方案數(shù)據(jù)中心建設(shè)與使用點(diǎn)

    編者按:在數(shù)據(jù)中心供備電系統(tǒng)的建設(shè)與使用過程中,常常點(diǎn)叢生,制約著數(shù)據(jù)中心的發(fā)展。 明德源能備儲(chǔ)體方案 ,以其本質(zhì)安全、可靠穩(wěn)定、高效靈活的獨(dú)特優(yōu)勢(shì), 為我們探索數(shù)據(jù)中心供備電
    的頭像 發(fā)表于 07-21 17:46 ?611次閱讀

    EDA是什么,有哪些方面

    應(yīng)用領(lǐng)域 集成電路設(shè)計(jì):EDA芯片設(shè)計(jì)的核心工具,支持從數(shù)字/模擬電路設(shè)計(jì)到SoC系統(tǒng)級(jí)芯片
    發(fā)表于 06-23 07:59

    無懼EDA封鎖升級(jí),思爾芯國(guó)產(chǎn)方案筑牢客戶驗(yàn)證防線

    ”,直接決定芯片的功能正確性、性能上限與迭代效率。其也是三巨頭的“鐵壁堡壘”,高度壟斷使得成為國(guó)產(chǎn)EDA突破的關(guān)鍵轉(zhuǎn)折點(diǎn)。作為國(guó)內(nèi)首家數(shù)字
    的頭像 發(fā)表于 06-13 13:18 ?1250次閱讀
    無懼<b class='flag-5'>EDA</b>封鎖升級(jí),思爾芯<b class='flag-5'>國(guó)產(chǎn)</b>方案筑牢客戶<b class='flag-5'>驗(yàn)證</b>防線

    芯華章攜手EDA國(guó)創(chuàng)中心推出數(shù)字芯片驗(yàn)證大模型ChatDV

    面向國(guó)家在集成電路EDA領(lǐng)域的重大需求,芯華章攜手全國(guó)首家集成電路設(shè)計(jì)領(lǐng)域國(guó)家級(jí)創(chuàng)新中心——EDA國(guó)創(chuàng)中心,針對(duì)日益突出的芯片設(shè)計(jì)驗(yàn)證
    的頭像 發(fā)表于 06-06 16:22 ?1945次閱讀