chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

分析信號(hào)完整性和電源完整性

電磁兼容EMC ? 來(lái)源:硬件筆記本 ? 作者:硬件筆記本 ? 2022-06-16 10:29 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在高度集成的電子產(chǎn)品中,電源系統(tǒng)的設(shè)計(jì)占到了設(shè)計(jì)工作量的50%左右;對(duì)于復(fù)雜的FPGA類(lèi)型的產(chǎn)品應(yīng)用,在電路中常常會(huì)達(dá)到15~30路不同的電源。

電源完整性的目的就是給系統(tǒng)提供持續(xù)、穩(wěn)定、干凈的電源,保證系統(tǒng)穩(wěn)定的工作。在數(shù)字系統(tǒng)中,使信號(hào)完整性滿足系統(tǒng)設(shè)計(jì)的要求也需要有一個(gè)非常穩(wěn)定的電源系統(tǒng),但是又不能使電源系統(tǒng)超標(biāo)。所以在設(shè)計(jì)電源完整性時(shí),不僅僅關(guān)注的是去耦電容,還需要關(guān)注電源完整性、信號(hào)完整性和電磁兼容性這個(gè)“生態(tài)系統(tǒng)”,尤其是要考慮高度集成化的數(shù)字電路對(duì)電源完整性的影響… …

但是傳統(tǒng)分析信號(hào)完整性和電源完整性都是分開(kāi)分析的,為了更好的分析SI和PI的相互影響,我們需要把SI和PI放在同一個(gè)EM仿真中來(lái)分析。

49f3a968-ed1b-11ec-ba43-dac502259ad0.jpg

PDN

真實(shí)的PDN是什么樣子的呢?主要分為三個(gè)部分:供電端(VRM)、用電端(Sink)和傳輸通道(PCB、Cable、瓷片電容等等)。

4a02fa1c-ed1b-11ec-ba43-dac502259ad0.jpg

電路板設(shè)計(jì)中,都有電源分配網(wǎng)絡(luò)系統(tǒng)。電源分配網(wǎng)絡(luò)系統(tǒng)的作用就是給系統(tǒng)內(nèi)所有器件或芯片提供足夠的電源,并滿足系統(tǒng)對(duì)電源穩(wěn)定性的要求。

我們看到電源、GND網(wǎng)絡(luò),其實(shí)分布著阻抗。

4a324a06-ed1b-11ec-ba43-dac502259ad0.jpg

4a3f708c-ed1b-11ec-ba43-dac502259ad0.jpg

4a51b83c-ed1b-11ec-ba43-dac502259ad0.jpg

電源噪聲余量計(jì)算:

1、芯片的datasheet會(huì)給一個(gè)規(guī)范值,通常是5%;要考慮到穩(wěn)壓芯片直流輸出誤差,一般是+/_2.5%,因此電源噪聲峰值幅度不超過(guò)+/_2.5%。

2、如芯片的工作電壓范圍是3.13~3.47,穩(wěn)壓芯片標(biāo)出輸出電壓是3.3V,安裝在電路板后的輸出電壓是3.36V。容許的電壓的變化范圍是3.47-3.36=110mv。穩(wěn)壓芯片輸出精度是+/_1%,及3.36* +/_1%=+/_33.6mv。電源噪聲余量為110-33.6=76.4mv。

計(jì)算電源噪聲要注意五點(diǎn)

(1)穩(wěn)壓芯片的輸出的精確值是多少。

(2)工作環(huán)境的是否是穩(wěn)壓芯片所推薦的環(huán)境。

(3)負(fù)載情況是怎么樣,這對(duì)穩(wěn)壓芯片輸出也有影響。

(4)電源噪聲最終會(huì)影響到信號(hào)質(zhì)量。而信號(hào)上的噪聲來(lái)源不僅僅是電源噪聲,反射竄擾等信號(hào)完整性問(wèn)題也會(huì)在信號(hào)上疊加,因此不能把所有噪聲余量留給電源系統(tǒng)。

(5)不同的電壓等級(jí)對(duì)電源噪聲要求也不樣,電壓越小噪聲余量越小。模擬電路對(duì)電源要求更高。

電源噪聲來(lái)源

(1)穩(wěn)壓芯片輸出的電壓不是恒定的,會(huì)有一定的紋波。

(2)穩(wěn)壓電源無(wú)法實(shí)時(shí)響應(yīng)負(fù)載對(duì)于電流需求的快速變化。穩(wěn)壓電源響應(yīng)的頻率一般在200Khz以內(nèi),能做正確的響應(yīng),超過(guò)了這個(gè)頻率則在電源的輸出短引腳處出現(xiàn)電壓跌落。

(3)負(fù)載瞬態(tài)電流在電源路徑阻抗和地路徑阻抗產(chǎn)生的壓降。

(4)外部的干擾。

目標(biāo)阻抗

目標(biāo)阻抗是電源系統(tǒng)的瞬態(tài)阻抗,對(duì)快速變化的電流的表現(xiàn)出來(lái)的一種特性阻抗。目標(biāo)阻抗和一定寬度的頻率有關(guān),在感興趣的頻率范圍內(nèi),電源阻抗都不能超過(guò)這個(gè)值。

目標(biāo)阻抗公式

4a6a991a-ed1b-11ec-ba43-dac502259ad0.png

去耦的電源電壓,ripple為允許的電壓波動(dòng)范圍,典型值為2.5%,△Imax為負(fù)載芯片最大瞬態(tài)電流變化量。

在進(jìn)行電源完整性設(shè)計(jì)、分析和仿真的時(shí)候都會(huì)涉及到一個(gè)非常重要的概念,就是目標(biāo)阻抗?但是目標(biāo)阻抗真的是很多工程師認(rèn)為的那么簡(jiǎn)單嗎?

4a76b75e-ed1b-11ec-ba43-dac502259ad0.jpg

在真實(shí)的電源系統(tǒng)中,電容已經(jīng)不再是一個(gè)簡(jiǎn)單的電容,而是包含了ESR、ESL的寄生參數(shù)。它們有串聯(lián)等效的作用,也有并聯(lián)等效的作用,呈現(xiàn)出來(lái)的結(jié)果都是不相同的。

4a877d78-ed1b-11ec-ba43-dac502259ad0.jpg

4ab15bca-ed1b-11ec-ba43-dac502259ad0.jpg

PDN阻抗隨著頻率而變化,不同的VRM也會(huì)導(dǎo)致阻抗曲線變化,好的VRM會(huì)使整條PDN阻抗曲線非常平滑。

4abefb0e-ed1b-11ec-ba43-dac502259ad0.jpg

信號(hào)的頻譜含量范圍很廣,并且隨著傳輸數(shù)據(jù)而不斷變化,在這種情況下,我們確實(shí)需要關(guān)注阻抗較高的頻率上的強(qiáng)制響應(yīng),確保這個(gè)響應(yīng)不要產(chǎn)生影響芯片與芯片之間通信的PDN噪聲。

4ace3aba-ed1b-11ec-ba43-dac502259ad0.jpg

阻抗曲線都在目標(biāo)阻抗以下都沒(méi)問(wèn)題了嗎?如果存在多個(gè)不超過(guò)目標(biāo)阻抗的巨大的反諧振點(diǎn)是否可以呢?

4ae2603a-ed1b-11ec-ba43-dac502259ad0.jpg

電路設(shè)計(jì)時(shí),通常會(huì)在電路板上放置非常多的電容,那這些電容如何選型?如何搭配?如何放置?這是每一位工程師都會(huì)遇到的情況。

4b019a40-ed1b-11ec-ba43-dac502259ad0.jpg

選擇電容

用一個(gè)電容組合的例子。這個(gè)組合使用的電容為:2個(gè)680uf鉭電容,7個(gè)2.2uf陶瓷電容(0805封裝),13個(gè)0.22uf陶瓷電容(0603封裝),26個(gè)0.022uf陶瓷電容(0402)。圖中上部平坦的曲線是680uf電容的阻抗曲線,其它三個(gè)容值的曲線為為圖中三個(gè)V字曲線,從左到右2.2uf →0.22uf → 0.022uf??偟淖杩骨€為底部粗包路線。

這個(gè)組合實(shí)現(xiàn)了在500K到150M范圍內(nèi)保持阻抗在33毫歐以下,到500M處,阻抗上升到110毫歐,從圖中看反諧振點(diǎn)控制的很低。

4b296fca-ed1b-11ec-ba43-dac502259ad0.jpg

實(shí)際案例

這是一個(gè)實(shí)際的案例,PCB是Xilinx的Demo板,包含了4pcs DDR4顆粒,速率達(dá)到3.2Gbps,同時(shí)還包含了很多SerDes總線,如USB,SFP+和PCIE等等。有15路主要的電源,與各類(lèi)數(shù)字信號(hào)交織在一塊16層的PCB板上。

4b3893ce-ed1b-11ec-ba43-dac502259ad0.jpg

4b4b3740-ed1b-11ec-ba43-dac502259ad0.jpg

對(duì)于這么復(fù)雜的PCB設(shè)計(jì),如何開(kāi)始EM仿真呢?最好的方式就是在直流狀態(tài)下進(jìn)行IR Drop的仿真,這個(gè)很容易理解。使用ADS PIPro就可以完成這個(gè)工作。

4b61d928-ed1b-11ec-ba43-dac502259ad0.jpg

溫度也會(huì)造成電源系統(tǒng)的不確定性,使用PIPro可以進(jìn)行電源系統(tǒng)的電熱聯(lián)合仿真。下圖表示的就是電源系統(tǒng)是否考慮溫度的影響,這樣導(dǎo)致的結(jié)果是不相同的。

4b8b655e-ed1b-11ec-ba43-dac502259ad0.jpg

使用PIPro可以提取PDN的S參數(shù),同時(shí)仿真PDN的阻抗曲線。

4b9a6ab8-ed1b-11ec-ba43-dac502259ad0.jpg

4be0a7d0-ed1b-11ec-ba43-dac502259ad0.jpg

4c02d51c-ed1b-11ec-ba43-dac502259ad0.jpg

其實(shí)信號(hào)與電源的關(guān)系就像一艘快艇行駛在海面上,相互之間都是有影響的。為了捕獲SI和PI的所有的影響,可以把SI和PI放在同一個(gè)EM仿真中同時(shí)來(lái)仿真以獲取一個(gè)完整的S參數(shù)。

4c0f3bea-ed1b-11ec-ba43-dac502259ad0.jpg

SSN仿真是一直以來(lái)SI/PI協(xié)同仿真的重點(diǎn),下面是一個(gè)SSN仿真的案例:

4c221184-ed1b-11ec-ba43-dac502259ad0.jpg

4c490a78-ed1b-11ec-ba43-dac502259ad0.jpg

PDN的測(cè)量主要有時(shí)域測(cè)量和頻域測(cè)量之分,下面是關(guān)于SSN噪聲測(cè)量的案例:

4c56435a-ed1b-11ec-ba43-dac502259ad0.jpg

4c65abba-ed1b-11ec-ba43-dac502259ad0.jpg

如何設(shè)計(jì)一個(gè)好的電源系統(tǒng),這是有一些可以遵循的方法的:

4c78f9ae-ed1b-11ec-ba43-dac502259ad0.jpg

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1656

    文章

    22308

    瀏覽量

    631001
  • 電路板
    +關(guān)注

    關(guān)注

    140

    文章

    5264

    瀏覽量

    106718
  • 去耦電容
    +關(guān)注

    關(guān)注

    12

    文章

    325

    瀏覽量

    23508

原文標(biāo)題:電源完整性,不僅僅是去耦電容那么簡(jiǎn)單[20220616]

文章出處:【微信號(hào):EMC_EMI,微信公眾號(hào):電磁兼容EMC】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    什么是信號(hào)完整性?

    電子發(fā)燒友網(wǎng)站提供《什么是信號(hào)完整性?.pdf》資料免費(fèi)下載
    發(fā)表于 07-09 15:10 ?0次下載

    了解信號(hào)完整性的基本原理

    作者:Cece Chen 投稿人:DigiKey 北美編輯 隨著支持人工智能 (AI) 的高性能數(shù)據(jù)中心的興起,信號(hào)完整性 (SI) 變得至關(guān)重要,這樣才能以更高的速度傳輸海量數(shù)據(jù)。為確保信號(hào)
    的頭像 發(fā)表于 05-25 11:54 ?958次閱讀
    了解<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>的基本原理

    Samtec虎家大咖說(shuō) | 淺談信號(hào)完整性以及電源完整性

    。與會(huì)者提出了關(guān)于信號(hào)完整性電源完整性設(shè)計(jì)的問(wèn)題,這些問(wèn)題反映了一些新興的工程挑戰(zhàn)。Scott、Rich和Istvan在回答中強(qiáng)調(diào)了嚴(yán)格分析
    發(fā)表于 05-14 14:52 ?1101次閱讀
    Samtec虎家大咖說(shuō) | 淺談<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>以及<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>

    電源完整性基礎(chǔ)知識(shí)

    先說(shuō)一下,信號(hào)完整性為什么寫(xiě)電源完整性?SI 只是針對(duì)高速信號(hào)的部分,這樣的理解沒(méi)有問(wèn)題。如果提高認(rèn)知,將SI 以大類(lèi)來(lái)看,SI&a
    發(fā)表于 05-13 14:41

    受控阻抗布線技術(shù)確保信號(hào)完整性

    如何保障信號(hào)完整性為實(shí)現(xiàn)電路信號(hào)完整性,需遵循以下設(shè)計(jì)規(guī)范:避免直角走線、隔離時(shí)鐘信號(hào)電源
    的頭像 發(fā)表于 04-25 20:16 ?1063次閱讀
    受控阻抗布線技術(shù)確保<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>

    信號(hào)完整性測(cè)試基礎(chǔ)知識(shí)

    在當(dāng)今快速發(fā)展的數(shù)字時(shí)代,高速傳輸已成為電子設(shè)備的基本要求。隨著數(shù)據(jù)傳輸速率的不斷提升,信號(hào)完整性(Signal Integrity,簡(jiǎn)稱SI)問(wèn)題變得越來(lái)越重要。信號(hào)完整性是高速互連
    的頭像 發(fā)表于 04-24 16:42 ?3454次閱讀
    <b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>測(cè)試基礎(chǔ)知識(shí)

    電源完整性分析及其應(yīng)用

    引言 電源完整性這一概念是以信號(hào)完整性為基礎(chǔ)的,兩者的出現(xiàn)都源自電路開(kāi)關(guān)速度的提高。當(dāng)高速信號(hào)的翻轉(zhuǎn)時(shí)間和系統(tǒng)的時(shí)鐘周期可以相比時(shí),具有分布
    發(fā)表于 04-23 15:39

    普源DHO3000系列示波器電源完整性測(cè)試

    整個(gè)系統(tǒng)的性能和可靠。普源DHO3000系列示波器憑借其卓越的性能和豐富的功能,成為進(jìn)行電源完整性測(cè)試的絕佳工具。本文將詳細(xì)探討基于普源DHO3000系列示波器的電源
    的頭像 發(fā)表于 04-15 14:45 ?637次閱讀
    普源DHO3000系列示波器<b class='flag-5'>電源</b><b class='flag-5'>完整性</b>測(cè)試

    技術(shù)資訊 | 信號(hào)完整性測(cè)試基礎(chǔ)知識(shí)

    本文重點(diǎn)信號(hào)完整性測(cè)試需要從測(cè)試電路板和原型獲取實(shí)驗(yàn)數(shù)據(jù)并加以分析。在理想的工作流程中,還會(huì)仿真信號(hào)完整性指標(biāo),并將其與實(shí)際測(cè)量值進(jìn)行比較。
    的頭像 發(fā)表于 04-11 17:21 ?1985次閱讀
    技術(shù)資訊 | <b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>測(cè)試基礎(chǔ)知識(shí)

    普源示波器在信號(hào)完整性分析中的應(yīng)用研究

    著系統(tǒng)的性能和可靠。普源示波器作為一種高精度、多功能測(cè)試儀器,在信號(hào)完整性分析中發(fā)揮著不可或缺的作用。本文將探討普源示波器在信號(hào)
    的頭像 發(fā)表于 03-19 14:20 ?706次閱讀
    普源示波器在<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b><b class='flag-5'>分析</b>中的應(yīng)用研究

    電源完整性理論基礎(chǔ)

    隨著 PCB 設(shè)計(jì)復(fù)雜度的逐步提高,對(duì)于信號(hào)完整性分析除了反射,串?dāng)_以及 EMI 之外,穩(wěn)定可靠的電源供應(yīng)也成為設(shè)計(jì)者們重點(diǎn)研究的方向之一。尤其當(dāng)開(kāi)關(guān)器件數(shù)目不斷增加,核心電壓不斷減
    發(fā)表于 03-10 17:15

    電子線路信號(hào)完整性設(shè)計(jì)規(guī)則

    電子發(fā)燒友網(wǎng)站提供《電子線路信號(hào)完整性設(shè)計(jì)規(guī)則.pdf》資料免費(fèi)下載
    發(fā)表于 01-21 09:24 ?0次下載
    電子線路<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>設(shè)計(jì)規(guī)則

    PCB信號(hào)完整性探討-PPT

    信號(hào)完整性(Signal lntegrity,SI)包含由于信號(hào)傳輸速率加快而產(chǎn)生的互連、電源、器件等引起的所有信號(hào)質(zhì)量及延時(shí)等問(wèn)題。 ?
    的頭像 發(fā)表于 01-15 11:30 ?966次閱讀
    PCB<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>探討-PPT

    是德示波器在電源完整性分析中的應(yīng)用

    影響系統(tǒng)穩(wěn)定性,甚至可能導(dǎo)致系統(tǒng)失效。因此,對(duì)電源完整性進(jìn)行精確分析和有效的解決至關(guān)重要。而作為電子測(cè)量領(lǐng)域領(lǐng)先廠商,是德(Keysight)的示波器憑借其卓越的性能和豐富的功能,在電源
    的頭像 發(fā)表于 01-07 11:05 ?714次閱讀
    是德示波器在<b class='flag-5'>電源</b><b class='flag-5'>完整性</b><b class='flag-5'>分析</b>中的應(yīng)用

    如何解決信號(hào)完整性問(wèn)題

    如何解決信號(hào)完整性問(wèn)題呢?是德科技在向您介紹信號(hào)完整性分析基礎(chǔ)知識(shí)的同時(shí),我們還向您展示如何使用基本信號(hào)
    的頭像 發(fā)表于 12-25 16:51 ?2540次閱讀
    如何解決<b class='flag-5'>信號(hào)</b><b class='flag-5'>完整性</b>問(wèn)題