chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Cadence PCIe 5.0技術(shù)通過PCI-SIG?認(rèn)證測(cè)試

科技綠洲 ? 來源:Cadence楷登 ? 作者:Cadence楷登 ? 2022-06-23 10:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

楷登電子(美國 Cadence 公司,NASDAQ:CDNS)今日宣布,其面向 TSMC N7、N6 和 N5 工藝技術(shù) PCI Express?(PCIe?) 5.0 規(guī)范的 PHY 和控制器 IP 在 4 月舉行的業(yè)界首次 PCIe 5.0 規(guī)范合規(guī)認(rèn)證活動(dòng)中通過了 PCI-SIG? 的認(rèn)證測(cè)試。Cadence? 解決方案經(jīng)過充分測(cè)試,符合 PCIe 5.0 技術(shù)的 32GT/s 全速要求。該合規(guī)計(jì)劃為設(shè)計(jì)者提供測(cè)試程序,用以評(píng)估系統(tǒng)級(jí)芯片(SoC)設(shè)計(jì)的 PCIe 5.0 接口是否會(huì)按預(yù)期運(yùn)行。

面向 PCIe 5.0 技術(shù)的 Cadence IP 包括 PHY、配套控制器和驗(yàn)證 IP(VIP),主要用于高帶寬超大規(guī)模計(jì)算、網(wǎng)絡(luò)和存儲(chǔ)應(yīng)用的系統(tǒng)級(jí)芯片設(shè)計(jì)。利用 Cadence 針對(duì) PCIe 5.0 架構(gòu)的 PHY 和控制器子系統(tǒng),客戶可以設(shè)計(jì)出功耗極低的系統(tǒng)級(jí)芯片,并加快產(chǎn)品上市速度。

“我們很高興看到 Cadence 面向 TSMC 先進(jìn)工藝的全系列 IP 產(chǎn)品實(shí)現(xiàn) PCIe 5.0 協(xié)議合規(guī)性?!盩SMC 設(shè)計(jì)基礎(chǔ)設(shè)施管理部副總裁 Suk Lee 表示,“我們與 Cadence 的持續(xù)密切合作將幫助雙方客戶滿足嚴(yán)格的功耗和性能要求,并借助基于 TSMC 先進(jìn)技術(shù)帶來的領(lǐng)先設(shè)計(jì)解決方案來加速芯片創(chuàng)新?!?/p>

“憑借經(jīng)過客戶驗(yàn)證的最低功耗,符合 PCIe 5.0 規(guī)范的 Cadence PHY 和控制器 IP 使客戶能夠開發(fā)出極其節(jié)能的系統(tǒng)級(jí)芯片?!盋adence 公司全球副總裁兼 IP 部總經(jīng)理 Sanjive Agarwala 表示,“通過我們的多通道片上子系統(tǒng)解決方案,我們的客戶可以看到在與其目標(biāo)應(yīng)用相匹配的外形尺寸中實(shí)現(xiàn)了 IP 合規(guī)性。”

“面向 PCIe 5.0 規(guī)范的 Cadence PHY 和控制器測(cè)試芯片在 Xgig 訓(xùn)練器和分析儀平臺(tái)上進(jìn)行的合規(guī)性測(cè)試中表現(xiàn)出色,與之前進(jìn)行的測(cè)試結(jié)果一致?!盫IAVI Solutions 實(shí)驗(yàn)室和產(chǎn)品業(yè)務(wù)部高級(jí)副總裁兼總經(jīng)理 Tom Fawcett 表示,“Cadence 在高帶寬超大規(guī)模 SoC IP 方面處于領(lǐng)先地位,他們?cè)?PCI-SIG 合規(guī)活動(dòng)中的成功記錄表明他們對(duì)其解決方案和整個(gè)技術(shù)的持續(xù)信心。”

英特爾致力于通過開放的 PCI Express 標(biāo)準(zhǔn)進(jìn)行全行業(yè)創(chuàng)新和嚴(yán)格的兼容性測(cè)試。”英特爾公司技術(shù)計(jì)劃總監(jiān) Jim Pappas 表示,“Cadence 最新的 PHY 和控制器 IP 展示了他們對(duì) PCIe 5.0 性能和與我們第 12 代英特爾酷睿和第 4 代英特爾至強(qiáng)可擴(kuò)展平臺(tái)互操作性的承諾?!?/p>

“作為 PCI-SIG 的長期成員,Cadence 為 PCIe 技術(shù)的發(fā)展作出了很大的貢獻(xiàn)?!盤CI-SIG 主席 Al Yanes 表示,“Cadence 積極參與該合規(guī)計(jì)劃,幫助推動(dòng) PCIe 架構(gòu)的不斷普及?!?/p>

面向 PCIe 5.0 架構(gòu)的 Cadence IP 支持 Cadence 的智能系統(tǒng)設(shè)計(jì)(Intelligent System Design? )策略,助力實(shí)現(xiàn)卓越的先進(jìn)節(jié)點(diǎn)系統(tǒng)級(jí)芯片設(shè)計(jì)。面向 TSMC N7、N6 和 N5 工藝技術(shù)的 PCIe 5.0 設(shè)計(jì)套件現(xiàn)已可供授權(quán)和交付。面向 TSMC 先進(jìn)工藝的 Cadence 全系列設(shè)計(jì) IP 解決方案還包括 112G、56G、裸片到裸片(D2D)以及先進(jìn)存儲(chǔ)器 IP 解決方案。

審核編輯:彭靜
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    53949

    瀏覽量

    465309
  • 控制器
    +關(guān)注

    關(guān)注

    114

    文章

    17772

    瀏覽量

    192590
  • Cadence
    +關(guān)注

    關(guān)注

    68

    文章

    1011

    瀏覽量

    146800
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    PCIe 7.0發(fā)布:16通道雙向512GB/s,擁抱光纖未來

    電子發(fā)燒友網(wǎng)報(bào)道(文 / 吳子鵬)日前,PCI-SIG 宣布正式推出 PCIe 7.0 規(guī)范。PCIe 7.0 繼續(xù)沿用自 PCIe 6.0 引入的 PAM4(四電平脈沖幅度調(diào)制)信號(hào)
    的頭像 發(fā)表于 06-13 00:07 ?7423次閱讀
    <b class='flag-5'>PCIe</b> 7.0發(fā)布:16通道雙向512GB/s,擁抱光纖未來

    PCIe 3.0及信號(hào)完整性測(cè)試方法

    PCIe標(biāo)準(zhǔn)自從推出以來,1代和2代標(biāo)準(zhǔn)已經(jīng)在PC和Server上逐漸普及,用于滿足高速顯卡、高速存儲(chǔ)設(shè)備對(duì)于高速數(shù)據(jù)傳輸?shù)囊?。出于支持更高總線數(shù)據(jù)吞吐率的目的,PCI-SIG組織在2010年制
    的頭像 發(fā)表于 02-11 17:39 ?332次閱讀
    <b class='flag-5'>PCIe</b> 3.0及信號(hào)完整性<b class='flag-5'>測(cè)試</b>方法

    VIAVI PCI Express5.0 Xgig協(xié)議訓(xùn)練器主機(jī)測(cè)試臺(tái)專為 PCIe 5.0 適配器卡及控制器/固件開發(fā)的一體化測(cè)試方案

    PCIE5.0協(xié)議訓(xùn)練器主機(jī)測(cè)試臺(tái)專為適配器卡及其控制器/固件開發(fā)設(shè)計(jì)的一體化測(cè)試解決方案。設(shè)計(jì)用于開發(fā)、協(xié)調(diào)和性能調(diào)諧PCIe適配卡及其控制器和固件。
    的頭像 發(fā)表于 12-24 16:09 ?145次閱讀
    VIAVI <b class='flag-5'>PCI</b> Express<b class='flag-5'>5.0</b> Xgig協(xié)議訓(xùn)練器主機(jī)<b class='flag-5'>測(cè)試</b>臺(tái)專為 <b class='flag-5'>PCIe</b> <b class='flag-5'>5.0</b> 適配器卡及控制器/固件開發(fā)的一體化<b class='flag-5'>測(cè)試</b>方案

    Xgig CEM 4通道PCI Express 5.0中介模塊

    PCIe CEM插槽中,這些插槽廣泛存在于眾多服務(wù)器、工作站和臺(tái)式電腦中,方便在不同設(shè)備上進(jìn)行測(cè)試。運(yùn)行速率與車道支持:以32GTps的PCIe 5.0速率運(yùn)行,支持最多4車道(雙向)
    發(fā)表于 12-15 09:38

    DERA D8000系列順利通過PCI SIG認(rèn)證,開啟高性能計(jì)算新篇章

    PCI-SIG(外圍部件互連專業(yè)組)合規(guī)性與互操作性雙重認(rèn)證。此次認(rèn)證標(biāo)志著該系列產(chǎn)品完全符合全球權(quán)威的PCIe 5.0
    的頭像 發(fā)表于 10-29 17:18 ?311次閱讀
    DERA D8000系列順利<b class='flag-5'>通過</b><b class='flag-5'>PCI</b> <b class='flag-5'>SIG</b><b class='flag-5'>認(rèn)證</b>,開啟高性能計(jì)算新篇章

    PCI11414 PCIe交換機(jī)技術(shù)解析與應(yīng)用設(shè)計(jì)指南

    。 Microchip Technology PCI11414擁有4通道(4x8GT/s)上行端口和1通道(1x8GT/s)下行端口,非常適用于提高嵌入式應(yīng)用中的PCIe帶寬。 該器件通過
    的頭像 發(fā)表于 10-10 13:56 ?876次閱讀
    <b class='flag-5'>PCI</b>11414 <b class='flag-5'>PCIe</b>交換機(jī)<b class='flag-5'>技術(shù)</b>解析與應(yīng)用設(shè)計(jì)指南

    ?Microchip PCI11400 PCIe交換機(jī)技術(shù)解析與應(yīng)用指南

    Technology PCI11400提供4通道(4x8GT/s)上行端口和1通道(1x8GT/s)下行端口,可滿足嵌入式應(yīng)用中對(duì)更高帶寬PCIe的需求。 它支持8GT/s的最大線路速率,并通過
    的頭像 發(fā)表于 10-10 11:48 ?746次閱讀
    ?Microchip <b class='flag-5'>PCI</b>11400 <b class='flag-5'>PCIe</b>交換機(jī)<b class='flag-5'>技術(shù)</b>解析與應(yīng)用指南

    PCIe 8.0規(guī)范開發(fā)更新!

    電子發(fā)燒友網(wǎng)綜合報(bào)道,近日,PCI-SIG宣布PCI Express 8.0規(guī)范的Version 0.3 版本已獲得工作組批準(zhǔn),現(xiàn)已向PCI-SIG 會(huì)員開放。這標(biāo)志著PCIe 8.0
    的頭像 發(fā)表于 09-25 09:21 ?5898次閱讀
    <b class='flag-5'>PCIe</b> 8.0規(guī)范開發(fā)更新!

    PCIe 7.0技術(shù)細(xì)節(jié)曝光

    6 月 11 日 PCI SIG官宣 PCI Express 7.0(PCIe 7.0)規(guī)范最終版已制定完畢,但幾乎沒有公開任何技術(shù)細(xì)節(jié)。不
    的頭像 發(fā)表于 09-08 10:43 ?2778次閱讀
    <b class='flag-5'>PCIe</b> 7.0<b class='flag-5'>技術(shù)</b>細(xì)節(jié)曝光

    PCIe 6.0 SSD主控芯片狂飆!PCIe 7.0規(guī)范到來!

    ? 電子發(fā)燒友網(wǎng)綜合報(bào)道,早在2022年1月,PCI-SIG 組織正式發(fā)布了 PCIe 6.0 標(biāo)準(zhǔn),與 PCIe 5.0 相比帶寬再次翻倍,達(dá)到64 GT / s。 ?
    的頭像 發(fā)表于 09-07 05:41 ?8237次閱讀
    <b class='flag-5'>PCIe</b> 6.0 SSD主控芯片狂飆!<b class='flag-5'>PCIe</b> 7.0規(guī)范到來!

    PCIe 8.0 規(guī)范公布:1TB/s 帶寬、256GT/s 速率

    將使速率在 PCIe 7.0 的基礎(chǔ)上翻倍至 256.0 GT/s,通過 x16 配置實(shí)現(xiàn) 1TB/s 的雙向帶寬。 ? 從 PCI-SIG 目前公布的細(xì)節(jié)來看,PCIe 8.0 首
    的頭像 發(fā)表于 08-08 09:14 ?7467次閱讀

    PCIe協(xié)議分析儀在數(shù)據(jù)中心中有何作用?

    硬件供應(yīng)商需通過PCI-SIG認(rèn)證,以證明其產(chǎn)品(如服務(wù)器主板、GPU)符合PCIe規(guī)范。 作用: 使用分析儀的合規(guī)性測(cè)試套件(CTS),
    發(fā)表于 07-29 15:02

    PCIe 4.0/5.0仍是主流!三家SSD企業(yè)搶灘高性能存儲(chǔ)市場(chǎng),新品相繼亮相

    電子發(fā)燒友網(wǎng)報(bào)道(文/莫婷婷)PCIe標(biāo)準(zhǔn)自從2003年推出以來,在持續(xù)演進(jìn)。今年, PCI 特別興趣小組(PCI-SIG)宣布正式推出 PCIe 7.0 規(guī)范,并透露已經(jīng)啟動(dòng)
    的頭像 發(fā)表于 07-05 01:02 ?7850次閱讀
    <b class='flag-5'>PCIe</b> 4.0/<b class='flag-5'>5.0</b>仍是主流!三家SSD企業(yè)搶灘高性能存儲(chǔ)市場(chǎng),新品相繼亮相

    nvme IP開發(fā)之PCIe

    類型的配置空間頭結(jié)構(gòu)如表3所示。其中主要的寄存器的作用如下: (1)設(shè)備ID和供應(yīng)商ID:由PCI-SIG分配,當(dāng)供應(yīng)商ID為16’hFFFF時(shí)表示 無效的設(shè)備; (2)狀態(tài)寄存器:保存PCIe設(shè)備
    發(fā)表于 05-18 00:48

    是德科技PCIe 6.0發(fā)射機(jī)合規(guī)性測(cè)試解決方案

    隨著 PCIe 6.0 標(biāo)準(zhǔn)剛剛進(jìn)入市場(chǎng),PCI-SIG 組織已著手推動(dòng)下一代標(biāo)準(zhǔn)——PCIe 7.0,預(yù)計(jì)將在 2025 年正式發(fā)布,持該標(biāo)準(zhǔn)的設(shè)備預(yù)計(jì)將在 2026 年問世,而大規(guī)模商用
    的頭像 發(fā)表于 03-06 11:29 ?1691次閱讀
    是德科技<b class='flag-5'>PCIe</b> 6.0發(fā)射機(jī)合規(guī)性<b class='flag-5'>測(cè)試</b>解決方案