chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

2022 年 eFPGA 的 5 大預(yù)測(cè)

新疆切糕 ? 來源:新疆切糕 ? 作者:新疆切糕 ? 2022-07-18 16:02 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

2022 年片上系統(tǒng) (SoC) 對(duì)可重構(gòu)性的需求將繼續(xù)增加,同時(shí)開發(fā) SoC 的成本迅速上升,尤其是在先進(jìn)工藝節(jié)點(diǎn)上。隨著價(jià)格上漲,SoC 供應(yīng)商在其產(chǎn)品上產(chǎn)生大量收入的壓力也在增加。如果可重構(gòu)性允許 SoC 在更廣泛的應(yīng)用中使用,這可能是可能的。嵌入式 FPGA (eFPGA) 方法可以提供這種靈活性。

過去,eFPGA 通常不是芯片架構(gòu)師為項(xiàng)目考慮的第一個(gè)知識(shí)產(chǎn)權(quán) (IP)。畢竟,沒有它設(shè)計(jì)的芯片已經(jīng)有數(shù)十萬甚至數(shù)百萬。然而,這種心態(tài)一直在穩(wěn)步改變,現(xiàn)在最重要的原因是因?yàn)榭蛻粢蟾?。他們需要更高的性能和更低的功耗,與此同時(shí),芯片開發(fā)的成本和設(shè)計(jì)周期持續(xù)飆升。這些不斷變化的需求需要一個(gè)多變的解決方案。

由于 eFPGA 現(xiàn)在可以在多個(gè)供應(yīng)商的許多工藝節(jié)點(diǎn)中使用,以下是我們對(duì)明年及以后 eFPGA 開發(fā)和用例的預(yù)期預(yù)測(cè)。

5G ASIC 引領(lǐng) eFPGA 采用

5G,更具體地說,開放式 RAN,是 eFPGA 的完美應(yīng)用。將 eFPGA 集成到 ASIC 中可以滿足大規(guī)模 MIMO 和數(shù)據(jù)包處理所需的高計(jì)算需求。它可以做到這一點(diǎn),同時(shí)保留 ASIC 的低功耗和重量?jī)?yōu)勢(shì),并能夠定制硬件以支持 RU 和 DU 互操作性、區(qū)域、運(yùn)營(yíng)商或站點(diǎn)特定要求。

大型 FPGA 用戶開發(fā)自己的 FPGA 平臺(tái)

我們之前已經(jīng)看到過這種情況。高通、蘋果、博通、Marvell、微軟都已獲得 Arm 架構(gòu)許可,以創(chuàng)建針對(duì)其需求的 Arm 實(shí)現(xiàn),而這些實(shí)現(xiàn)是他們無法從 Arm 獲得的。

同時(shí),Apple、Amazon、Facebook、Microsoft 也將相同的概念應(yīng)用于 ASIC 開發(fā),因?yàn)樗鼈冃枰瑫r(shí)控制其硬件和軟件開發(fā)以及路線圖。對(duì)于真正需要使用 eFPGA 來執(zhí)行不斷變化的工作負(fù)載以支持其產(chǎn)品和服務(wù)路線圖的定制 FPGA 的大型 FPGA 用戶來說,同樣的過程也將發(fā)揮作用。

更多系統(tǒng)公司向 MCU/ASSP 供應(yīng)商尋求 eFPGA

摩爾定律何時(shí)結(jié)束?誰知道?有許多非常聰明的物理學(xué)家和工藝工程師致力于解決這個(gè)問題。然而,對(duì)于一些人來說,由于成本和泄漏功率的原因,它最終以 55nm 或 40nm 結(jié)束。在最先進(jìn)的節(jié)點(diǎn)上增加計(jì)算能力或在任何給定節(jié)點(diǎn)上擠壓更多能力的常見選擇是使用專門構(gòu)建的加速器。

許多系統(tǒng)公司已經(jīng)使用 FPGA 來提供額外的計(jì)算資源,從用于網(wǎng)絡(luò)應(yīng)用的高功率 Xilinx FPGA 到用于電池和物聯(lián)網(wǎng)設(shè)備的 RenesasLattice 的小型低功率 FPGA。隨著公司越來越依賴 FPGA 的靈活性,他們將尋求并要求在其 SoC、ASSP 或 MCU 上使用 eFPGA 功能。

FPGA 到 ASIC 的轉(zhuǎn)換加速

在產(chǎn)品中繼續(xù)使用昂貴的 FPGA 與承諾支付 ASIC 開發(fā)費(fèi)用并通過降低 ASIC 芯片成本來收回成本之間一直是一場(chǎng)拉鋸戰(zhàn)。將 FPGA 轉(zhuǎn)換為 ASIC 的缺點(diǎn)之一是,一旦 ASIC 完成,改變它的唯一方法就是再次重新流片。

eFPGA 改變了這個(gè)等式。保留設(shè)計(jì)關(guān)鍵部分的可重構(gòu)性為可升級(jí)性、錯(cuò)誤修復(fù)和延長(zhǎng)芯片使用壽命的新功能提供了途徑。更長(zhǎng)的使用壽命等于更高的產(chǎn)量,這等于轉(zhuǎn)換為 ASIC 的成本合理性。最終結(jié)果是更低的芯片成本和更高的系統(tǒng)利潤(rùn)。

安全性將受益于 eFPGA 可重構(gòu)性

安全性涵蓋了廣泛的用例,包括信任根、加密、側(cè)通道攻擊保護(hù)和設(shè)計(jì)混淆。針對(duì)嵌入式系統(tǒng)的威脅不斷增加,變得更加復(fù)雜且不斷變化。安全解決方案也需要隨著時(shí)間的推移而改變。

有據(jù)可查的是,量子計(jì)算機(jī)能夠在數(shù)小時(shí)內(nèi)破解當(dāng)今芯片中硬連線的加密算法只是時(shí)間問題。能夠更新已部署系統(tǒng)中的安全電路以領(lǐng)先于黑客,這對(duì)公司來說具有巨大的價(jià)值。更聰明的解決方案還可以利用在原位動(dòng)態(tài)重新配置 eFPGA 的時(shí)間方面。隨著 eFPGA 的廣泛應(yīng)用,安全架構(gòu)師可以利用流片后的動(dòng)態(tài)重新配置電路,提出獨(dú)特而新穎的安全解決方案。

這些只是我們?cè)谖磥硪荒昕吹降膶?duì) eFPGA 的一些預(yù)測(cè)。長(zhǎng)期以來被認(rèn)為是芯片設(shè)計(jì)的圣杯,eFPGA終于進(jìn)入了主流,并將在芯片的未來發(fā)展中發(fā)揮重要作用。觀看會(huì)很有趣。

審核編輯 黃昊宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 嵌入式
    +關(guān)注

    關(guān)注

    5198

    文章

    20404

    瀏覽量

    333343
  • soc
    soc
    +關(guān)注

    關(guān)注

    40

    文章

    4564

    瀏覽量

    228893
  • efpga
    +關(guān)注

    關(guān)注

    1

    文章

    34

    瀏覽量

    16042
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    智多晶正式發(fā)布Seal 5000系列新品SA5T-200 FPGA芯片

    2025 12月16日,國產(chǎn) FPGA 自主創(chuàng)新引領(lǐng)者智多晶正式發(fā)布Seal 5000系列新品 ——SA5T-200 FPGA 芯片。作為深耕 F
    的頭像 發(fā)表于 12-24 17:37 ?2228次閱讀

    labview如何實(shí)現(xiàn)數(shù)據(jù)的采集與實(shí)時(shí)預(yù)測(cè)

    現(xiàn)有以下問題:labview可以實(shí)現(xiàn)數(shù)據(jù)的采集以及調(diào)用python代碼,但如何將這兩項(xiàng)功能集成在一個(gè)VI文件里,從而實(shí)現(xiàn)數(shù)據(jù)的采集與實(shí)時(shí)預(yù)測(cè)。現(xiàn)有條件如下:已完成數(shù)據(jù)的采集系統(tǒng),python中的預(yù)測(cè)代碼也已經(jīng)訓(xùn)練封裝完成。
    發(fā)表于 12-03 21:13

    Altera Agilex 5系列FPGA與SoC產(chǎn)品榮膺2025全球電子成就獎(jiǎng)

    近日,全球 FPGA 創(chuàng)新技術(shù)領(lǐng)導(dǎo)者 Altera 的 Agilex 5 FPGA 與 SoC 產(chǎn)品系列,榮獲 2025 AspenCore 全球電子成就獎(jiǎng)(WEAA)的處理器/D
    的頭像 發(fā)表于 12-03 11:13 ?2433次閱讀

    Altera Agilex 5 D系列FPGA和SoC家族全面升級(jí)

    Agilex 5 D 系列 FPGA 和 SoC 家族全面升級(jí),為中端 FPGA 應(yīng)用能力帶來巨大飛躍——邏輯單元、內(nèi)存、DSP/AI 算力提升高達(dá) 2.5 倍,外存帶寬提升高達(dá) 2 倍,輕松駕馭功耗和空間受限環(huán)境中的高計(jì)算性能
    的頭像 發(fā)表于 11-25 14:42 ?2184次閱讀

    MarketsandMarkets FPGA行業(yè)報(bào)告,2026~2030 FPGA市場(chǎng)洞察

    202510月,全球知名市場(chǎng)研究與商業(yè)洞察權(quán)威咨詢機(jī)構(gòu) MarketsandMarkets 發(fā)布?Field-Programmable Gate Array (FPGA) MarketSize
    的頭像 發(fā)表于 11-20 13:20 ?463次閱讀
    MarketsandMarkets <b class='flag-5'>FPGA</b>行業(yè)報(bào)告,2026~2030 <b class='flag-5'>FPGA</b>市場(chǎng)洞察

    蜂鳥E203簡(jiǎn)單分支預(yù)測(cè)的改進(jìn)

    1.蜂鳥E203的原有分支預(yù)測(cè) 蜂鳥E203處理器為了能夠連續(xù)不斷的取指令,需要在每個(gè)時(shí)鐘周期都能生成一條待取的指令。因此,在取指令的階段,IFU單元模塊進(jìn)行了簡(jiǎn)單的譯碼處理,用以判別
    發(fā)表于 10-24 07:45

    提高條件分支指令預(yù)測(cè)正確率的方法

    基于全局分支歷史的ghare分支預(yù)測(cè)器 主要構(gòu)成 分支目標(biāo)緩沖器BTB 分支歷史寄存器BHR 方式歷史寄存器PHT 對(duì)于某個(gè)條件分支指令而言,其全局歷史是相對(duì)恒定的,讓PHT同時(shí)保存全局歷史
    發(fā)表于 10-22 08:22

    基于全局預(yù)測(cè)歷史的gshare分支預(yù)測(cè)器的實(shí)現(xiàn)細(xì)節(jié)

    GShare預(yù)測(cè)機(jī)制簡(jiǎn)介 GShare預(yù)測(cè)機(jī)制作為一種常用的分支預(yù)測(cè)機(jī)制,通過基于分支歷史和分支地址來預(yù)測(cè)分支指令的執(zhí)行路徑。分支歷史是指處理器在執(zhí)行程序時(shí)遇到的所有分支指令的執(zhí)行情
    發(fā)表于 10-22 06:50

    2025嵌入式競(jìng)賽FPGA賽道紫光同創(chuàng)杯再創(chuàng)新高

    “全國大學(xué)生嵌入式芯片與系統(tǒng)設(shè)計(jì)競(jìng)賽-FPGA創(chuàng)新設(shè)計(jì)賽道”原為全國大學(xué)生FPGA創(chuàng)新設(shè)計(jì)競(jìng)賽,由東南大學(xué)PLD校內(nèi)賽發(fā)展而來,于2017擴(kuò)大為全國性賽事,2022
    的頭像 發(fā)表于 10-13 15:39 ?1379次閱讀

    Altera Agilex 3/5 FPGA和SoC的功能特性

    Agilex 5 FPGA 和 SoC 以及新推出的 Agilex 3 FPGA 和 SoC 代表著可編程邏輯技術(shù)方面的重大飛躍。這兩個(gè)設(shè)備系列均具備全新功能,可隨著設(shè)計(jì)需求的變化實(shí)現(xiàn)輕松遷移和靈活擴(kuò)展。
    的頭像 發(fā)表于 09-06 10:10 ?3404次閱讀
    Altera Agilex 3/<b class='flag-5'>5</b> <b class='flag-5'>FPGA</b>和SoC的功能特性

    ATA-2022B高壓放大器手冊(cè)

    *附件:ATA-2022B單頁手冊(cè)(鈑金)V3.0.pdf
    發(fā)表于 08-19 16:19

    FPGA 40周!面向未來的FPGA,AMD聚焦邊緣智能與異構(gòu)計(jì)算

    電子發(fā)燒友網(wǎng)報(bào)道(文/黃晶晶)賽靈思(Xilinx)推出的第一款FPGA芯片XC2064于19856月問世,它有600個(gè)門,64個(gè)可配置邏輯塊,運(yùn)行頻率為70MHz。這款現(xiàn)場(chǎng)可編程門陣列FPGA
    的頭像 發(fā)表于 06-24 18:17 ?5644次閱讀

    如何統(tǒng)計(jì)蜂鳥E203的分支預(yù)測(cè)率?

    想請(qǐng)問大家如何統(tǒng)計(jì)蜂鳥E203的分支預(yù)測(cè)率,我嘗試在exu_commit模塊里統(tǒng)計(jì),但是發(fā)現(xiàn)預(yù)測(cè)率都有寫問題,想請(qǐng)教以下大家
    發(fā)表于 06-10 07:05

    無法在Raspberry Pi 4中通過PyPI OpenVINO?安裝2022運(yùn)行時(shí)軟件包,為什么?

    無法在 Raspberry* Pi 4 中通過 PyPI* 安裝OpenVINO? 2022 運(yùn)行時(shí)軟件包。
    發(fā)表于 03-05 07:31

    FPGA+AI王炸組合如何重塑未來世界:看看DeepSeek東方神秘力量如何預(yù)測(cè)......

    降低。這種趨勢(shì)使得更多AI開發(fā)者能夠利用FPGA進(jìn)行硬件加速。 4.市場(chǎng)與產(chǎn)業(yè)的推動(dòng)? 市場(chǎng)規(guī)模增長(zhǎng):隨著5G、AI和物聯(lián)網(wǎng)等新興技術(shù)的快速發(fā)展,FPGA市場(chǎng)正在經(jīng)歷顯著增長(zhǎng)。預(yù)計(jì)到2025
    發(fā)表于 03-03 11:21