chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

RISC-V的 CPU 驗證挑戰(zhàn)

張強 ? 來源:uuwyfsdfsf ? 作者:uuwyfsdfsf ? 2022-07-27 17:21 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

RISC-V 正受到整個半導(dǎo)體行業(yè)的關(guān)注。它提供了一個開源解決方案的誘惑,任何人都可以利用它來創(chuàng)建自己的 CPU 或自定義加速器。

當然,深入挖掘并出現(xiàn)挑戰(zhàn)。RISC-V 是新的,還沒有多年現(xiàn)場驗證經(jīng)驗的好處。這意味著精心選擇和執(zhí)行的 CPU 驗證策略至關(guān)重要。這也意味著“黃金參考模型”的可用性是必須保護的關(guān)鍵組件。如果沒有已知的良好參考,就不可能對驗證結(jié)果有信心。擁有自定義指令集模擬器 (ISS) 對成功至關(guān)重要。

CPU 設(shè)計和相關(guān)指令集架構(gòu) (ISA) 的正確驗證是 CPU 核心工程組必須解決的最具挑戰(zhàn)性的活動之一。與固定功能設(shè)計或模塊不同,CPU 是可編程的,旨在執(zhí)行許多不同的任務(wù)。最終,它是由其 ISA 的廣度和深度以及程序員利用 ISA 的不同方式來定義的。即使使用超級計算機,考慮到指令、內(nèi)存利用率、數(shù)據(jù)模式等的所有組合,實現(xiàn)對 CPU 的 100% 驗證也需要數(shù)千年的時間。

相反,CPU 驗證小組必須更聰明地工作,并專注于進行“足夠”的驗證以發(fā)現(xiàn)最有可能出現(xiàn)的問題?!白銐颉钡亩x基于特定的 CPU 和 ISA 變化——例如廣泛的功能集與狹窄的集中集——以及可能是安全關(guān)鍵或通用的最終應(yīng)用程序市場,例如。

大型處理器公司花費數(shù)年時間和數(shù)億美元為其特定處理器和指令集開發(fā)驗證流程和方法。他們從時間和經(jīng)驗中受益,即便如此,多年來的顯著問題表明,針對每種可能的情況驗證 CPU 設(shè)計是多么困難。

在構(gòu)建用于 CPU 驗證的方法、流程和工具集時,RISC-V 設(shè)計和驗證小組有很多選擇。例如,一些團體可能更喜歡基于經(jīng)驗的 Accellera 通用驗證方法 (UVM) 標準,而另一些團體可能更喜歡 C。任何一種方法都是合適的。

同樣,在模擬平臺方面有多種選擇,通常根據(jù)經(jīng)驗或已經(jīng)使用的模擬平臺做出決定。較新的公司權(quán)衡投資于 EDA 行業(yè)的事實上的標準模擬器或開源模擬器(如 Verilator)的優(yōu)缺點。雖然沒有任何答案適用于所有情況,但在前進之前就驗證環(huán)境達成一致是必須的。

該流程的另一個關(guān)鍵組成部分是所選 ISA 的 CPU 參考模型??赡芎苋菀渍J為它可以在內(nèi)部開發(fā),這是一個固有的風險提議。開發(fā) CPU 是一項艱巨的任務(wù)。最好尋找一個經(jīng)過驗證的外部參考模型,即驗證 CPU 和 ISA 所依據(jù)的“黃金”標準。

裝備驗證流程

poYBAGLeLtOAWXnHAADTgGwP0JU003.jpg

RISC-V 驗證流程應(yīng)包含大量組件,以確保 RISC-V CPU 開發(fā)人員實現(xiàn)其驗證目標。(圖片:SmartDV)

有了這么長的標準列表,確定一個符合所有條件的驗證流程似乎是一項無望的任務(wù)。一個 RISC-V CPU 驗證平臺是一個完整的環(huán)境,用于嚴格驗證基于 RISC-V 的新 CPU 設(shè)計,專門為 RISC-V CPU 開發(fā)人員實現(xiàn)對其設(shè)計的全面驗證。它與 SystemVerilog/UVM 和基于 C 的流程以及所有行業(yè)標準的模擬器和 Verilator 兼容。支持所有 RISC-V ISA 的測試套件以及經(jīng)過驗證的黃金參考模型。

RISC-V CPU 或定制加速器的商業(yè)驗證流程將為驗證組提供對其驗證結(jié)果的急需信心,并創(chuàng)造開放式協(xié)作和創(chuàng)新。

審核編輯:彭靜
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20166

    瀏覽量

    247882
  • cpu
    cpu
    +關(guān)注

    關(guān)注

    68

    文章

    11226

    瀏覽量

    223189
  • 可編程
    +關(guān)注

    關(guān)注

    2

    文章

    1317

    瀏覽量

    41361
  • RISC-V
    +關(guān)注

    關(guān)注

    48

    文章

    2817

    瀏覽量

    52078
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    RV生態(tài)又一里程碑:英偉達官宣CUDA將兼容RISC-V架構(gòu)!

    時間里,RISC-V生態(tài)也在不斷壯大,RISC-V?CPU產(chǎn)品性能持續(xù)提高,開始往高性能的服務(wù)器CPU發(fā)展,形成向Arm服務(wù)器CPU
    的頭像 發(fā)表于 07-19 00:04 ?6215次閱讀
    RV生態(tài)又一里程碑:英偉達官宣CUDA將兼容<b class='flag-5'>RISC-V</b>架構(gòu)!

    高通收購Ventana Micro Systems,深化RISC-V CPU技術(shù)專長

    要點: 此次收購強化了高通在推動RISC-V標準和生態(tài)系統(tǒng)發(fā)展方面的承諾和領(lǐng)導(dǎo)地位。 Ventana在RISC-V指令集開發(fā)方面的技術(shù)專長將增強高通在CPU工程技術(shù)領(lǐng)域的實力。 Ventana團隊
    的頭像 發(fā)表于 12-11 14:08 ?286次閱讀

    探索RISC-V在機器人領(lǐng)域的潛力

    探索RISC-V在機器人領(lǐng)域的潛力 測評人:洄溯 測評時間: 2025年11月 測評對象: MUSE Pi Pro開發(fā)板(基于進迭時空K1系列高性能RISC-V CPU) 一、 開篇引言
    發(fā)表于 12-03 14:40

    為什么RISC-V是嵌入式應(yīng)用的最佳選擇

    最近RISC-V基金會在社交媒體上發(fā)文,文章說物聯(lián)網(wǎng)和嵌入式系統(tǒng)正在迅速發(fā)展,需要更高的計算性能、更低的功耗和人工智能。RISC-V是為未來而建的,包括超高效的MCU到高性能應(yīng)用處理器,RISC-V使開發(fā)人員能夠設(shè)計以下解決方案
    的頭像 發(fā)表于 11-07 10:09 ?1354次閱讀

    利用事務(wù)級加速實現(xiàn)高速、高質(zhì)量的RISC-V驗證

    引言RISC-V架構(gòu)以其開放性和高度可定制的特性,正在重塑處理器設(shè)計格局。然而,這種靈活性也帶來了顯著的驗證挑戰(zhàn),使其驗證復(fù)雜度遠超傳統(tǒng)固定架構(gòu)處理器。
    的頭像 發(fā)表于 09-18 10:08 ?1837次閱讀
    利用事務(wù)級加速實現(xiàn)高速、高質(zhì)量的<b class='flag-5'>RISC-V</b><b class='flag-5'>驗證</b>

    時擎科技亮相2025 RISC-V中國峰會,深度解析高性能RISC-V SoC技術(shù)挑戰(zhàn)與創(chuàng)新

    2025年7月16-18日,第五屆RISC-V中國峰會在上海張江科學(xué)會堂成功舉辦,作為全球RISC-V領(lǐng)域頂級盛會之一,本屆峰會匯聚了數(shù)百家企業(yè)、研究機構(gòu)及開源社區(qū),共同探討RISC-V生態(tài)
    的頭像 發(fā)表于 07-21 17:37 ?1405次閱讀
    時擎科技亮相2025 <b class='flag-5'>RISC-V</b>中國峰會,深度解析高性能<b class='flag-5'>RISC-V</b> SoC技術(shù)<b class='flag-5'>挑戰(zhàn)</b>與創(chuàng)新

    芯華章RISC-V敏捷驗證方案再升級

    7月17-18日,在中國規(guī)模最大、規(guī)格最高的RISC-V峰會上,芯華章向數(shù)千名專業(yè)用戶展示其面向RISC-V指令集打造的完整敏捷驗證方案,其中最新發(fā)布的GalaxSim Turbo 3.0創(chuàng)新性地
    的頭像 發(fā)表于 07-21 17:03 ?865次閱讀
    芯華章<b class='flag-5'>RISC-V</b>敏捷<b class='flag-5'>驗證</b>方案再升級

    開芯院采用芯華章P2E硬件驗證平臺加速RISC-V驗證

    學(xué),基于開芯院昆明湖4核設(shè)計,預(yù)期實現(xiàn)倍數(shù)級的效率提升,解決RISC-V CPU設(shè)計在驗證中用例運行時間長和調(diào)試難度大的雙重挑戰(zhàn)。 復(fù)雜的RISC-
    的頭像 發(fā)表于 07-18 10:08 ?2303次閱讀
    開芯院采用芯華章P2E硬件<b class='flag-5'>驗證</b>平臺加速<b class='flag-5'>RISC-V</b><b class='flag-5'>驗證</b>

    智芯公司RISC-V高性能CPU芯片獲得權(quán)威認可

    近日,智芯公司自主研發(fā)的RISC-V高性能CPU芯片通過工信部直屬中國電子技術(shù)標準化研究院賽西實驗室檢測,標志著智芯公司在RISC-V高性能CPU芯片領(lǐng)域取得關(guān)鍵突破,自主研發(fā)實力獲得
    的頭像 發(fā)表于 06-16 17:32 ?1364次閱讀

    RISC-V架構(gòu)CPU的RAS解決方案

    RISC-V架構(gòu)以追趕者的姿態(tài)在多個應(yīng)用領(lǐng)域與X86架構(gòu)和ARM架構(gòu)展開競爭。在服務(wù)器應(yīng)用領(lǐng)域,RISC-V架構(gòu)正在重新定義服務(wù)器芯片領(lǐng)域必備的安全、虛擬化和RAS等規(guī)格和規(guī)范。服務(wù)器CPU芯片作為
    的頭像 發(fā)表于 06-06 17:03 ?1622次閱讀
    <b class='flag-5'>RISC-V</b>架構(gòu)<b class='flag-5'>CPU</b>的RAS解決方案

    FPGA與RISC-V淺談

    全球半導(dǎo)體產(chǎn)業(yè)競爭格局正在經(jīng)歷深刻變革,物聯(lián)網(wǎng)、邊緣計算等新興技術(shù)的蓬勃發(fā)展,讓RISC-V憑借其開源、精簡以及模塊化的靈活優(yōu)勢,日益成為業(yè)界焦點,也為全球半導(dǎo)體產(chǎn)業(yè)注入新的活力與挑戰(zhàn)
    發(fā)表于 04-11 13:53 ?563次閱讀
    FPGA與<b class='flag-5'>RISC-V</b>淺談

    芯來科技亮相RISC-V Day Tokyo 2025

    RISC-V Day Tokyo 2025春季會議于日前在東京大學(xué)ITO國際研究中心順利舉行。The RISC-V Day Tokyo作為日本最大的RISC-V活動,匯集了眾多優(yōu)秀的RISC-
    的頭像 發(fā)表于 03-03 14:07 ?1053次閱讀

    關(guān)于RISC-V芯片的應(yīng)用學(xué)習總結(jié)

    RISC-V芯片作為一種基于精簡指令集計算(RISC)原則的開源指令集架構(gòu)(ISA)芯片,近年來在多個領(lǐng)域展現(xiàn)出了廣泛的應(yīng)用潛力和顯著優(yōu)勢。以下是對RISC-V芯片應(yīng)用的總結(jié)。 RISC-V
    發(fā)表于 01-29 08:38

    新的一年 RISC-V前景如何呢?

    1 月 7 日消息,RISC-V 領(lǐng)軍企業(yè) SiFive 成立中國分公司,中文名稱定為“芯伍科技”。 1 月 14 日消息,專注傳統(tǒng)與 AI 業(yè)務(wù),Imagination 放棄 RISC-V CPU 開發(fā)。 新的一年,
    發(fā)表于 01-24 16:19

    RISC-V MCU技術(shù)

    話下。 還有個Sipeed Longan Nano開發(fā)板,用的是SiFive的RISC-V處理器核心,給開發(fā)者提供了一個平臺,能讓他們?nèi)ヌ剿?b class='flag-5'>RISC-V架構(gòu)和應(yīng)用開發(fā)。這個開發(fā)板也能用來驗證R
    發(fā)表于 01-19 11:50