chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

IEDM 2022上的新型存儲器簡介

jf_BPGiaoE5 ? 來源:半導(dǎo)體行業(yè)觀察 ? 2023-02-14 11:33 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在筆者看來,市場對新興存儲器并不友善,盡管人們?nèi)匀幌M鎯?nèi)計算(copute in memory)能夠重振基于電阻、相變和其他特性的新型存儲器。

不過,這并沒有阻止存儲器的研發(fā),當前的新興存儲器領(lǐng)域的大部分研究現(xiàn)在都集中在鐵電存儲器(ferroelectric memories)上,如IEDM內(nèi)存分委會約有三分之一的研究人員從事FeRAM研發(fā)。其中鋯酸鉿 (HZO:hafnium zirconate) 和其他材料的極化(正或負)可以通過施加電壓來控制。

存儲技術(shù)委員會主席兼首爾國立大學(xué)教授 Sang Bum Kim 在 IEDM會議上也指出,F(xiàn)eRAM 比 DRAM 慢,但比 NAND 快。而且它們真的很小。不過,他們還有很多材料問題需要解決,其循環(huán)耐力和保持力(cycling endurance and retention)仍然沒有達到應(yīng)有的水平。

從IEDM的統(tǒng)計數(shù)據(jù)看來,中國的FeRAM研究已經(jīng)達到了一相當高的水平。例如,來自北京大學(xué)的一個研究小組考慮了一個棘手的問題,那就是如何在 HZO 晶體中保持正斜方相(orthorhombic phase),這是鐵電效應(yīng)所需的相。“我們系統(tǒng)地表征了 La 摻雜 HfO2 器件中出色的鐵電性。觀察到超過 38 nm 的大單晶斜方晶相。實現(xiàn)了超快速和高可靠性的偏振切換?!敝袊芯咳藛T在報告說。

如何在鐵電材料中保持O-phase這一挑戰(zhàn)促使英特爾創(chuàng)建了一個復(fù)雜的模型,該模型著眼于電場循環(huán)過程中的相變。英特爾表示:“擁有一個可以描述所有這些階段的統(tǒng)一理論框架對于更好地理解場循環(huán)過程中的潛在物理機制以及探索基于氧化鉿薄膜(hafnia-based thin films)的混合階段的設(shè)備設(shè)計非常重要?!?/p>

中國團隊的新型存儲器研究

正如前文所說,中國北京大學(xué)團隊在IEDM 2022上發(fā)布了一些研究進展。北京大學(xué)集成電路學(xué)院也撰文分享了其在新型存儲器及可靠性研。需要強調(diào)一下,本章節(jié)內(nèi)的主要內(nèi)容都是引自北京大學(xué)集成電路學(xué)院的新聞稿,僅供讀者學(xué)習(xí),其內(nèi)容版權(quán)歸北京大學(xué)所有。

DRAM作為存儲器市場的主力軍,傳統(tǒng)的1T1C結(jié)構(gòu)在10nm節(jié)點附近面臨巨大的瓶頸。后道兼容的寬禁帶氧化物半導(dǎo)體基2T0C DRAM,具有極低的關(guān)態(tài)漏電流,熱預(yù)算低,與硅基后道工藝兼容,可以在數(shù)據(jù)保持時間、功耗與密度上實現(xiàn)突破。然后,氧化物半導(dǎo)體特殊的滲流輸運機制導(dǎo)致了其高閾值電壓與高開態(tài)電流不可兼得,從而需要負保持電壓來實現(xiàn)高數(shù)據(jù)保持時間,并且寫入速度也遠低于當前主流水平。

針對上述問題,吳燕慶研究員、黃如院士團隊對基于寬禁帶氧化物半導(dǎo)體IGZO的晶體管載流子遷移率與源漏接觸進行優(yōu)化,實現(xiàn)了閾值電壓在100 pA*W/L的標準下大于1.2V,同時輸出電流在過驅(qū)動電壓為1V下達到24 mA/mm,柵壓為0時的關(guān)態(tài)電流在常溫和85℃下均小于10-19A/mm。2T0C DRAM單元成功實現(xiàn)了10 ns的超快寫入速度,以及室溫斷電情況下數(shù)據(jù)保持時間大于10ks和85℃下保持時間大于7ks,分別為之前同類工作的10倍與100倍。此外,通過調(diào)節(jié)寫入管的字線和位線電壓,成功在常溫和85℃下實現(xiàn)了具有超高區(qū)分度和線性度的3-bit存儲,并可通過電壓協(xié)同調(diào)節(jié)進一步擴展存儲容量。該工作展示了寬禁帶氧化物半導(dǎo)體在三維集成的大容量、高密度、非易失DRAM方向應(yīng)用的潛力。

氧化鉿基薄膜鐵電材料由于其與硅基工藝的兼容性,近年來受到廣泛的關(guān)注和研究。如何通過摻雜適合的元素以制備出具有優(yōu)異鐵電性的薄膜材料,是鉿基鐵電材料的重要問題。此外,如何在ns量級脈沖下獲得足夠的極化翻轉(zhuǎn)量也是實現(xiàn)高速非易失存儲的關(guān)鍵。針對以上問題,吳燕慶研究員、黃如院士團隊提出了通過鑭元素摻雜氧化鉿薄膜提升鐵電性的方法,系統(tǒng)研究了其鐵電回滯特性以及翻轉(zhuǎn)特性。實驗表征到超過38nm的大尺寸正交鐵電相(O相)單晶,在5ns脈沖下實現(xiàn)了文獻中最高的超過60mC/cm2的極化翻轉(zhuǎn)量,實現(xiàn)了1.3×104A/cm2的最高翻轉(zhuǎn)電流。提出了新的反映翻轉(zhuǎn)特性的參數(shù)-翻轉(zhuǎn)電導(dǎo)G,并測量到了最高的1.03×104S/cm2的翻轉(zhuǎn)電導(dǎo)。

鉿基鐵電晶體管(FeFET),由于其與CMOS工藝兼容性好、可微縮性強和低功耗等優(yōu)勢,在嵌入式和存儲級內(nèi)存等存儲器應(yīng)用領(lǐng)域具有廣泛的前景。針對鉿基FeFET耐久性低(<106)的問題,唐克超研究員、黃如院士課題組從硅溝道FeFET的器件原理出發(fā),提出了鐵電層-中間層協(xié)同優(yōu)化的耐久性改善新方法;結(jié)合第一性原理計算的理論預(yù)測,選取了Al:HfO2鐵電層和Al2O3中間層的材料組合,具有較低的電荷俘獲密度和較長的俘獲時間常數(shù),利于耐久性的提升。優(yōu)化后器件的耐久性超過5×109,超過通常報道的FeFET耐久性三個數(shù)量級以上,并具有10年以上的保持特性。研究成果對高耐久性的硅溝道FeFET提供了重要指導(dǎo)。

針對FeFET寫后讀延遲和循環(huán)操作中存儲窗口退化機理不清晰的問題,王潤聲教授、黃如院士課題組與合作者首次對不同應(yīng)力條件下器件中缺陷的物理性質(zhì)進行了全面的實驗研究。通過eMSM、DMP和RTN等先進表征方法,發(fā)現(xiàn)寫后讀延遲和存儲窗口退化的可靠性根源分別來自兩種不同的缺陷,并揭示了它們在循環(huán)電應(yīng)力下的動力學(xué)行為變化,為厘清FeFET的缺陷物理本質(zhì)、改善器件可靠性提供了重要的依據(jù)。

四層鐵電容器堆棧

根據(jù) Intel 在最近的技術(shù)會議上也發(fā)表了相關(guān)論文,很明顯,Intel 正在緊追 FeRAM,以此作為提供快速、密集、嵌入式 L4 緩存的一種方式。在 IEDM 2022 上,英特爾研究員 Shriram Shivaraman 發(fā)表了題為“Hafnia-Based FeRAM: A Path Toward Ultra-High Density for Next-Generation High-Speed Embedded Memory”的受邀論文。該演示文稿描述了創(chuàng)建具有四層 FeRAM 電容器堆疊層的嵌入式存儲器的能力,這表明堆疊電容器可以實現(xiàn)與傳統(tǒng) AFE(anti ferroelectric)溝槽電容器相同的行為,并且架構(gòu)變化不會影響 AFE 電容器的結(jié)晶和電氣特性。

負責(zé) imec 鐵電項目的 imec研究員 Jan Van Houdt 則對此持謹慎態(tài)度。當被問及(正交)O-phase是否難以在 HZO 中保持時,Van Houdt 說:“我們?nèi)栽谂?yōu)化材料。

他接著指出,我們絕對希望擁有一種在加工過程中穩(wěn)定的材料,一種在使用壽命結(jié)束前保持相同相組成的材料,雖然我們現(xiàn)在還沒有。但它將是一種動態(tài)材料,隨溫度而變化,隨循環(huán)而變化。如果我們在設(shè)備上做一些壓力測試,它就會改變。這是一個不便的事實,我們不能完全控制材料的成分。與 DRAM 電容器中的常規(guī)電介質(zhì)或其他控制非常好的材料完全不同。

Van Houdt 說,一個樂觀的事實是原子級沉積 (ALD) 與鋯酸鉿 (HZO) 薄膜配合得很好?!坝辛虽喫徙x,我們就有了 ALD,這讓 imec 看到了希望。我想我們會成功的。但以何種形式,這仍在爭論中。有一件事是肯定的,不再只是學(xué)術(shù)界在研究這個了。它已經(jīng)轉(zhuǎn)向業(yè)界?!?圖 1 顯示了 HZO 設(shè)備中的相數(shù)或極化可能性。


pYYBAGPrATqAVOaCAAEPOKLEvq0773.jpg

正如IL(interfacial)層在 CMOS 邏輯中起著至關(guān)重要的作用一樣,imec 研究人員在 IEDM 2022 上展示了界面工程( interfacial engineering)工作,研究了 IL 種子(seed)層和覆蓋(cap)層如何“顯著改善”基于 La 摻雜 HZO 的鐵電電容器,包括鐵電響應(yīng)和剩余極化 (PR:remnant polarization)。

imec 團隊在具有 TiN 頂部和底部電極的BL( bilayer) 和/或TL (trilayer) 配置中創(chuàng)建了 1 nm TiO2seed層和/或 2nm Nb2O5cap層?!拔覀冋故玖?Nb2O5cap 如何通過在 HZO 中注入氧氣來促進從((anti-FE)四方相(tetragonal)到(FE)正交相(orthorhombic phase)的轉(zhuǎn)變,并發(fā)現(xiàn) TiO2seed層有利于改善 HZO 內(nèi)部的晶粒取向,從而帶來更高的 2PR 和減少的喚醒。最后,根據(jù)所使用的 Hf 和 Zr 的前體( precursors),我們展示了兩種 trilayer器件的耐久性高達 1011次循環(huán),其在1.8 MV/cm能獲得約為30μC/cm2的2PR。在3 MV/cm的時候,歷經(jīng) 3x106的循環(huán)以后,更是獲得了一個創(chuàng)紀錄的66.5μC/cm2的2PR?!盫an Houdt 說。

imec 團隊成員 J. Bizin davyi 表示,Bilayer 和trilayer堆疊可以成功組合以提高鐵電性,同時仍具有出色的耐用性。

從IGZO 氧化物半導(dǎo)體受益

有趣的是,日本研究人員在 IEDM 上展示了將 FeRAM 電容器與基于銦鎵鋅氧化物 (IGZO) 的氧化物半導(dǎo)體制成的控制設(shè)備相結(jié)合的工作,IGZO 是會議上的另一個熱門話題。Semiconductor Energy Laboratory Co., Ltd.(日本厚木)描述了一種使用氧化物半導(dǎo)體場效應(yīng)晶體管 (OSFET) 和鐵電電容器的 FeRAM,“利用 OSFET 的高擊穿電壓,即使柵極長度成比例 ” 。這家以研發(fā)為導(dǎo)向的公司報告稱,其 FeRAM 具有前所未有的尺寸——0.06μm2,實現(xiàn)了 10 ns 的寫入時間,在 85°C 下的保留時間為 1,000 分鐘或更長時間。在2.5V的工作電壓,它更是展現(xiàn)出了108的耐受循環(huán)。

“這種內(nèi)存具有較高的運行速度、非易失性以及較高的重復(fù)寫入耐久性,因此將成為未來新興內(nèi)存的候選者,”SEL在其論文中寫道。

新加坡國立大學(xué)的一篇論文還在 BEOL 兼容的非易失性開關(guān)中結(jié)合了 IGZO 器件和鐵電 HZO 電容器,這是一種 FPGA 類型的器件,NUS 團隊稱之為 MemTransistor(圖 2)。Soitec聲稱首次展示了與 BEOL 兼容的“3D Fin-Gate 氧化物半導(dǎo)體 Fe-FET。

pYYBAGPrAU-AU_j2AADDPyx-ZRo149.jpg

三星追逐MRAM

除了鐵電存儲器外,MRAM 在 IEDM 2022 上也受到關(guān)注,三星在兩個背靠背的演示中詳細介紹了其 MRAM 進展。J.H. Park 詳細介紹了三星在 STT-MRAM 方面的大量工作,他說,與 SRAM 相比,STT-MRAM 在速度、尺寸和耐用性方面具有許多優(yōu)勢?!?/p>

在接下來的演講中,T.Y. Lee 描述了“用于非易失性 RAM 應(yīng)用的世界上最節(jié)能的 MRAM 技術(shù)”。將磁隧道結(jié) (MTJ) 縮小到 14 納米 FinFET 節(jié)點,可使面積縮小 33%,讀取時間加快 2.6 倍(圖 3)?!癕RAM 具有用作低泄漏工作存儲器的良好潛力,”Lee 說。

pYYBAGPrAWWAU0YmAAEeDqis6GI121.jpg

三星的研究人員聲稱,他們開發(fā)的這個產(chǎn)品是有史以來最小、最節(jié)能的非易失性隨機存取存儲器。

該團隊采用了該公司的 28 納米嵌入式 MRAM,并將磁性隧道結(jié)擴展到 14 納米 FinFET 邏輯工藝。論文摘要涉及該團隊生產(chǎn)的獨立存儲器,其寫入能量要求為每位 25pJ,以每秒 54MB 的數(shù)據(jù)速率進行讀取的有源功率要求為 14mW,寫入的有源功率要求為 27mW。循環(huán)是1014個周期,當縮放到 16Mbit 設(shè)備時,芯片將占用 30 平方毫米。

按照三星所說,該研究的目標之一是證明嵌入式 MRAM 作為緩存存儲器適用于依賴大型數(shù)據(jù)集和分析的應(yīng)用程序(例如邊緣 AI)的適用性。




審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • DRAM
    +關(guān)注

    關(guān)注

    41

    文章

    2401

    瀏覽量

    189535
  • 存儲器
    +關(guān)注

    關(guān)注

    39

    文章

    7753

    瀏覽量

    172145
  • CMOS工藝
    +關(guān)注

    關(guān)注

    1

    文章

    59

    瀏覽量

    16164
  • IEDM
    +關(guān)注

    關(guān)注

    0

    文章

    5

    瀏覽量

    11543
  • 驅(qū)動電壓
    +關(guān)注

    關(guān)注

    0

    文章

    100

    瀏覽量

    14001

原文標題:IEDM 2022上的新型存儲

文章出處:【微信號:光刻人的世界,微信公眾號:光刻人的世界】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    sram存儲器是什么,sram存儲芯片選型要點

    在半導(dǎo)體存儲芯片領(lǐng)域,SRAM(靜態(tài)隨機存取存儲器)一直以高速、低延遲的特性占據(jù)著獨特位置。與需要不斷刷新的DRAM不同,SRAM采用4T或6T晶體管構(gòu)成的雙穩(wěn)態(tài)觸發(fā)結(jié)構(gòu),只要通電就能穩(wěn)定保持數(shù)據(jù)
    的頭像 發(fā)表于 04-14 15:07 ?136次閱讀

    SDRAM工業(yè)動態(tài)隨機存儲器在可編程邏輯控制(PLC)的應(yīng)用

    在工業(yè)自動化控制系統(tǒng)中,可編程邏輯控制(PLC)承擔(dān)著數(shù)據(jù)采集、邏輯運算與執(zhí)行控制的核心任務(wù)。隨著生產(chǎn)現(xiàn)場對實時性和穩(wěn)定性的要求不斷提高,PLC對內(nèi)部存儲器的性能也提出了更嚴苛的需求。其中
    的頭像 發(fā)表于 04-07 14:10 ?93次閱讀

    串行mram磁性隨機存儲器的工作原理與存儲機制

    存儲器技術(shù)不斷演進的今天,MRAM磁性隨機存儲器憑借其獨特的非易失性、高速讀寫與高耐久性,正成為越來越多高端應(yīng)用場景的理想選擇。尤其是串行MRAM磁性隨機存儲器,通過精簡的接口設(shè)計與靈活的集成方式,進一步拓展了MRAM在嵌入式
    的頭像 發(fā)表于 03-30 16:27 ?190次閱讀
    串行mram磁性隨機<b class='flag-5'>存儲器</b>的工作原理與<b class='flag-5'>存儲</b>機制

    半導(dǎo)體存儲器的發(fā)展過程和主要分類

    從打孔卡到納米芯片,存儲技術(shù)跨越三個世紀。本文系統(tǒng)回顧存儲器演進史,詳解易失與非易失性存儲的分類邏輯,重點剖析現(xiàn)代科技“心臟”——DRAM。從1T1C單元結(jié)構(gòu)到讀寫刷新的電荷流轉(zhuǎn)機制,深度解碼海量數(shù)據(jù)如何在微觀電容中精準定格。
    的頭像 發(fā)表于 03-16 15:20 ?495次閱讀
    半導(dǎo)體<b class='flag-5'>存儲器</b>的發(fā)展過程和主要分類

    【案例5.1】存儲器選型的考慮要點

    【案例5.1】存儲器選型的考慮要點某設(shè)計,用戶接口數(shù)據(jù)傳輸速率為10Gbps,每8個字節(jié)的數(shù)據(jù)對應(yīng)一次查表需求,數(shù)據(jù)表存儲在由DDR4SDRAM組成的存儲器中。工程師需綜合考慮各方面要求,進行
    的頭像 發(fā)表于 03-04 17:20 ?404次閱讀
    【案例5.1】<b class='flag-5'>存儲器</b>選型的考慮要點

    FIFO存儲器的種類、IP配置及應(yīng)用

    FIRST IN FIRST OUT (先入先出)。顧名思義,F(xiàn)IFO是一個數(shù)據(jù)具有先進先出的存儲器。
    的頭像 發(fā)表于 01-13 15:15 ?572次閱讀
    FIFO<b class='flag-5'>存儲器</b>的種類、IP配置及應(yīng)用

    瑞薩RA系列FSP庫開發(fā)實戰(zhàn)指南之常用存儲器介紹

    存儲器是計算機結(jié)構(gòu)的重要組成部分。存儲器是用來存儲程序代碼和數(shù)據(jù)的部件,有了存儲器計算機才具有記憶功能?;镜?b class='flag-5'>存儲器種類見圖21_1。
    的頭像 發(fā)表于 01-12 06:21 ?7379次閱讀
    瑞薩RA系列FSP庫開發(fā)實戰(zhàn)指南之常用<b class='flag-5'>存儲器</b>介紹

    CW32F030片FLASH閃存存儲器物理區(qū)域的劃分

    FLASH 閃存由兩部分物理區(qū)域組成:主 FLASH 存儲器和啟動程序存儲器。 1、主 FLASH 存儲器,共 64KB,地址空間為 0x0000 0000 - 0x0000
    發(fā)表于 12-23 08:28

    DDR SDRAM是什么存儲器(雙數(shù)據(jù)速率同步動態(tài)隨機存取存儲器介紹)

    在計算機和電子設(shè)備中,存儲器扮演著數(shù)據(jù)臨時存放與快速交換的關(guān)鍵角色。其中,DDR SDRAM(雙數(shù)據(jù)速率同步動態(tài)隨機存取存儲器)已成為現(xiàn)代內(nèi)存的主流技術(shù)之一。它不僅在速度上顯著超越前代產(chǎn)品,更憑借其高效傳輸機制,廣泛應(yīng)用于電腦、服務(wù)
    的頭像 發(fā)表于 12-08 15:20 ?1568次閱讀

    CW32L052 FLASH存儲器介紹

    概述CW32L052內(nèi)部集成了64KB嵌入式FLASH供用戶使用,可用來存儲應(yīng)用程序和用戶數(shù)據(jù)。 芯片支持對 FLASH 存儲器的讀、擦除和寫操作,支持擦寫保護和讀保護。 芯片內(nèi)置 FLASH 編程
    發(fā)表于 12-05 08:22

    雙口SRAM靜態(tài)隨機存儲器存儲原理

    在各類存儲設(shè)備中,SRAM(靜態(tài)隨機存儲器)因其高速、低功耗和高可靠性,被廣泛應(yīng)用于高性能計算、通信和嵌入式系統(tǒng)中。其中,雙口SRAM靜態(tài)隨機存儲器憑借其獨特的雙端口設(shè)計,在高帶寬和多任務(wù)場景中表現(xiàn)尤為出色,成為提升系統(tǒng)效率的重
    的頭像 發(fā)表于 11-25 14:28 ?757次閱讀

    芯源的片存儲器介紹

    FLASH 閃存由兩部分物理區(qū)域組成:主FLASH 存儲器和啟動程序存儲器。 ●● 主 FLASH 存儲器,共 64KB,地址空間為 0x0000 0000 - 0x0000 FF
    發(fā)表于 11-12 07:34

    Everspin存儲器8位并行總線MRAM概述

    在需要高速數(shù)據(jù)寫入與極致可靠性的工業(yè)與數(shù)據(jù)中心應(yīng)用中,Everspin推出的8位位并行接口MRAM樹立了性能與耐用性的新標桿。這款Everspin存儲器MRAM與SRAM引腳兼容的存儲器,以高達35
    的頭像 發(fā)表于 10-24 16:36 ?795次閱讀

    簡單認識高帶寬存儲器

    HBM(High Bandwidth Memory)即高帶寬存儲器,是一種基于 3D 堆疊技術(shù)的高性能 DRAM(動態(tài)隨機存取存儲器)。其核心設(shè)計是通過硅通孔(TSV)和微凸塊(Microbump
    的頭像 發(fā)表于 07-18 14:30 ?5354次閱讀

    MCU存儲器層次結(jié)構(gòu)解析

    ? ? ? ?MCU的存儲器層次結(jié)構(gòu)通過整合不同性能與功能的存儲單元,優(yōu)化系統(tǒng)效率并滿足多樣化場景需求。其核心架構(gòu)可分為以下層次: 一、寄存層(最高速) 定位?:集成于CPU內(nèi)核中,直接參與運算
    的頭像 發(fā)表于 05-09 10:21 ?907次閱讀