chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

如何降低PCB互連設計中的RF效應呢?

liuhezhineng ? 來源:PCB電子電路技術 ? 作者:PCB電子電路技術 ? 2023-03-08 17:01 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

導讀:本文將介紹電路板系統(tǒng)的芯片到電路板、PCB板內互連以及PCB與外部器件之間的三類互連設計的各種技巧,包括器件安裝、布線的隔離以及減少引線電感的措施等,以幫助設計師降低PCB互連設計中的RF效應。

電路板系統(tǒng)的互連包括:芯片到電路板、PCB板內互連以及PCB與外部器件之間的三類互連。在RF設計中,互連點處的電磁特性是工程設計面臨的主要問題之一,本文介紹上述三類互連設計的各種技巧,內容涉及器件安裝方法、布線的隔離以及減少引線電感的措施等等。

目前有跡象表明,印刷電路板設計的頻率越來越高。隨著數據速率的不斷增長,數據傳送所要求的帶寬也促使信號頻率上限達到1GHz,甚至更高。這種高頻信號技術雖然遠遠超出毫米波技術范圍(30GHz),但的確也涉及RF和低端微波技術。

RF工程設計方法必須能夠處理在較高頻段處通常會產生的較強電磁場效應。這些電磁場能在相鄰信號線或PCB線上感生信號,導致令人討厭的串擾(干擾及總噪聲),并且會損害系統(tǒng)性能。回損主要是由阻抗失配造成,對信號產生的影響如加性噪聲和干擾產生的影響一樣。

高回損有兩種負面效應:

1.信號反射回信號源會增加系統(tǒng)噪聲,使接收機更加難以將噪聲和信號區(qū)分開來;

2.任何反射信號基本上都會使信號質量降低,因為輸入信號的形狀出現(xiàn)了變化。

盡管由于數字系統(tǒng)只處理1和0信號并具有非常好的容錯性,但是高速脈沖上升時產生的諧波會導致頻率越高信號越弱。盡管前向糾錯技術可以消除一些負面效應,但是系統(tǒng)的部分帶寬用于傳輸冗余數據,從而導致系統(tǒng)性能的降低。一個較好的解決方案是讓RF效應有助于而非有損于信號的完整性。建議數字系統(tǒng)頻率處(通常是較差數據點)的回損總值為-25dB,相當于VSWR為1.1.

PCB設計的目標是更小、更快和成本更低。對于RFPCB而言,高速信號有時會限制PCB設計的小型化。目前,解決串擾問題的主要方法是進行接地層管理,在布線之間進行間隔和降低引線電感(studcapacitance)。降低回損的主要方法是進行阻抗匹配。此方法包括對絕緣材料的有效管理以及對有源信號線和地線進行隔離,尤其在狀態(tài)發(fā)生跳變的信號線和地之間更要進行間隔。

由于互連點是電路鏈上為薄弱的環(huán)節(jié),在RF設計中,互連點處的電磁性質是工程設計面臨的主要問題,要考察每個互連點并解決存在的問題。電路板系統(tǒng)的互連包括芯片到電路板、PCB板內互連以及PCB與外部裝置之間信號輸入/輸出等三類互連。

一、芯片到PCB板間的互連

Pentium IV以及包含大量輸入/輸出互連點的高速芯片已經面世。就芯片本身而言,其性能可靠,并且處理速率已經能夠達到1GHz.在近GHz互連研討會上,令人激動之處在于:處理I/O數量和頻率不斷增長問題的方法已經廣為人知。芯片與PCB互連的主要問題是互連密度太高會導致PCB材料的基本結構成為限制互連密度增長的因素。會議上提出了一個創(chuàng)新的解決方案,即采用芯片內部的本地無線發(fā)射器將數據傳送到鄰近的電路板上。無論此方案是否有效,與會人員都非常清楚:就高頻應用而言,IC設計技術已遠遠于PCB設計技術。

二、PCB板內互連

進行高頻PCB設計的技巧和方法如下:

1. 傳輸線拐角要采用45°角,以降低回損(圖1);

2b02bf32-bbdb-11ed-bfe3-dac502259ad0.jpg

圖1:高頻PCB設計的技巧:傳輸拐角采用45°角

2. 要采用絕緣常數值按層次嚴格受控的高性能絕緣電路板。這種方法有利于對絕緣材料與鄰近布線之間的電磁場進行有效管理。

3. 要完善有關高精度蝕刻的PCB設計規(guī)范。要考慮規(guī)定線寬總誤差為+/-0.0007英寸、對布線形狀的下切(undercut)和橫斷面進行管理并指定布線側壁電鍍條件。對布線(導線)幾何形狀和涂層表面進行總體管理,對解決與微波頻率相關的趨膚效應問題及實現(xiàn)這些規(guī)范相當重要。

4. 突出引線存在抽頭電感,要避免使用有引線的組件。高頻環(huán)境下,使用表面安裝組件。

5. 對信號過孔而言,要避免在敏感板上使用過孔加工(pth)工藝,因為該工藝會導致過孔處產生引線電感。如一個20層板上的一個過孔用于連接1至3層時,引線電感可影響4到19層。

6. 要提供豐富的接地層。要采用模壓孔將這些接地層連接起來防止3維電磁場對電路板的影響。

7. 要選擇非電解鍍鎳或浸鍍金工藝,不要采用HASL法進行電鍍。這種電鍍表面能為高頻電流提供更好的趨膚效應(圖2)。此外,這種高可焊涂層所需引線較少,有助于減少環(huán)境污染。

2b1a46e8-bbdb-11ed-bfe3-dac502259ad0.jpg

圖2:高頻PCB設計的技巧:趨膚效應

8. 阻焊層可防止焊錫膏的流動。但是,由于厚度不確定性和絕緣性能的未知性,整個板表面都覆蓋阻焊材料將會導致微帶設計中的電磁能量的較大變化。一般采用焊壩(solderdam)來作阻焊層。

如果你不熟悉這些方法,可向曾從事過軍用微波電路板設計的經驗豐富的設計工程師咨詢。你還可同他們討論一下你所能承受的價格范圍。例如,采用背面覆銅共面(copper-backedcoplanar)微帶設計比帶狀線設計更為經濟,你可就此同他們進行討論以便得到更好的建議。的工程師可能不習慣考慮成本問題,但是其建議也是相當有幫助的。現(xiàn)在要盡量對那些不熟悉RF效應、缺乏處理RF效應經驗的年輕工程師進行培養(yǎng),這將會是一項長期工作。

此外,還可以采用其他解決方案,如改進計算機型,使之具備RF效應處理能力。

三、PCB與外部裝置互連

現(xiàn)在可以認為我們解決了板上以及各個分立組件互連上的所有信號管理問題。那么怎么解決從電路板到連接遠端器件導線的信號輸入/輸出問題呢?同軸電纜技術的創(chuàng)新者TrompeterElectronics公司正致力于解決這個問題,并已經取得一些重要進展(圖3)。 另外,看一下圖4中給出的電磁場。這種情況下,我們管理著微帶到同軸電纜之間的轉換。在同軸電纜中,地線層是環(huán)形交織的,并且間隔均勻。在微帶中,接地層在有源線之下。這就引入了某些邊緣效應,需在設計時了解、預測并加以考慮。當然,這種不匹配也會導致回損,必須減小這種不匹配以避免產生噪音和信號干擾。

2b369604-bbdb-11ed-bfe3-dac502259ad0.jpg

2b51ee2c-bbdb-11ed-bfe3-dac502259ad0.jpg

圖3、4:PCB與外部裝置互連技巧

電路板內阻抗問題的管理并不是一個可以忽略的設計問題。阻抗從電路板表層開始,然后通過一個焊點到接頭,終結于同軸電纜處。由于阻抗隨頻率變化,頻率越高,阻抗管理越難。在寬帶上采用更高頻率來傳輸信號的問題看來是設計中面臨的主要問題。


審核編輯:劉清

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4415

    文章

    23950

    瀏覽量

    425972
  • IC設計
    +關注

    關注

    38

    文章

    1405

    瀏覽量

    108401
  • RF
    RF
    +關注

    關注

    66

    文章

    3203

    瀏覽量

    172141
  • 電磁場
    +關注

    關注

    0

    文章

    806

    瀏覽量

    49494
  • 無線發(fā)射器

    關注

    0

    文章

    11

    瀏覽量

    3399

原文標題:降低PCB互連設計RF效應小技巧

文章出處:【微信號:PCB電子電路技術,微信公眾號:PCB電子電路技術】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    Co/TiN界面對鈷互連電阻率的影響

    隨著集成電路特征尺寸的持續(xù)縮小,互連電阻增大導致信號延遲和功耗上升,已成為半導體行業(yè)面臨的主要挑戰(zhàn)之一。鈷作為銅的潛在替代金屬,其體電阻率與電子平均自由程的乘積較低,預測具有較小的電阻率尺寸效應
    的頭像 發(fā)表于 04-16 18:02 ?66次閱讀
    Co/TiN界面對鈷<b class='flag-5'>互連</b>電阻率的影響

    如何設置HDI PCB布局?

    如何設置HDI PCB布局 在電子設計領域,HDI(High Density Interconnect)PCB,即高密度互連印刷電路板,已成為現(xiàn)代電子設備不可或缺的關鍵組件。其以高集
    的頭像 發(fā)表于 03-30 17:01 ?940次閱讀
    如何設置HDI <b class='flag-5'>PCB</b>布局?

    X射線成像的泰伯效應

    X射線成像的泰伯效應
    的頭像 發(fā)表于 03-19 07:57 ?98次閱讀
    X射線成像<b class='flag-5'>中</b>的泰伯<b class='flag-5'>效應</b>

    TE推出的AMPMODU互連系統(tǒng)有何特點?赫聯(lián)電子怎么樣?

    印刷電路板 (PCB) 的工業(yè)應用。   小型化是影響全球工業(yè)的一個趨勢。 AMPMODU 元件的廣泛使用,加上其小尺寸,使其成為適合各種應用和系統(tǒng)的堅實互連系統(tǒng)。對板小型化日益增長的需求正在推動
    發(fā)表于 01-05 10:15

    漏致勢壘降低效應如何影響晶體管性能

    隨著智能手機、電腦等電子設備不斷追求輕薄化,芯片中的晶體管尺寸已縮小至納米級(如3nm、2nm)。但尺寸縮小的同時,一個名為“漏致勢壘降低效應(DIBL)”的物理現(xiàn)象逐漸成為制約芯片性能的關鍵難題。
    的頭像 發(fā)表于 12-26 15:17 ?1065次閱讀
    漏致勢壘<b class='flag-5'>降低效應</b>如何影響晶體管性能

    Amphenol RF FPC和PCB內部射頻天線:物聯(lián)網時代的理想之選

    Amphenol RF FPC和PCB內部射頻天線:物聯(lián)網時代的理想之選 在當今物聯(lián)網蓬勃發(fā)展的時代,設備之間的無線通信需求日益增長,內部射頻天線作為實現(xiàn)無線連接的關鍵部件,其性能和適用性顯得
    的頭像 發(fā)表于 12-12 13:55 ?602次閱讀

    長電科技光電合封解決方案降低數據互連能耗

    今年以來,光電合封(Co-packaged Optics,CPO)技術加速邁向產業(yè)化:國際巨頭推出交換機CPO方案降低數據互連能耗;國內企業(yè)則在集成光引擎等產業(yè)領域實現(xiàn)突破。作為先進封裝技術的領軍
    的頭像 發(fā)表于 09-05 15:46 ?4616次閱讀

    金相技術在PCB失效分析應用

    PCB印刷電路板是電子元器件的支撐體,是電子元器件電氣相互連接的載體。小到電子手表、計算器,大到計算機、通信電子設備、軍用武器系統(tǒng),只要有集成電路等電子元件,為了使各個元件之間的電氣互連,都要
    的頭像 發(fā)表于 08-06 13:02 ?703次閱讀
    金相技術在<b class='flag-5'>PCB</b>失效分析<b class='flag-5'>中</b>應用

    TE推出AMPMODU互連系統(tǒng)具有哪些產品特性?-赫聯(lián)電子

    印刷電路板 (PCB) 的工業(yè)應用。   小型化是影響全球工業(yè)的一個趨勢。 AMPMODU 元件的廣泛使用,加上其小尺寸,使其成為適合各種應用和系統(tǒng)的堅實互連系統(tǒng)。對板小型化日益增長的需求正在推動
    發(fā)表于 06-30 09:59

    XSR芯片間互連技術的定義和優(yōu)勢

    XSR 即 Extra Short Reach,是一種專為Die to Die之間的超短距離互連而設計的芯片間互連技術??梢酝ㄟ^芯粒互連(NoC)或者中介層(interposer)上的互連
    的頭像 發(fā)表于 06-06 09:53 ?2565次閱讀
    XSR芯片間<b class='flag-5'>互連</b>技術的定義和優(yōu)勢

    ?PCB設計當我說到“燈芯效應”,臺下的你們竟如此寂靜 ……

    高速先生成員--黃剛 是的,在網上輸入這個名字后,可能前幾個彈出來的定義都不是和PCB相關的。的確,對于做設計和仿真的朋友來說,這個名詞是陌生的!那它到底和PCB行業(yè)的哪一類細分領域強相關,另外
    發(fā)表于 05-26 14:10

    互連層RC延遲的降低方法

    隨著集成電路技術節(jié)點的不斷減小以及互連布線密度的急劇增加,互連系統(tǒng)電阻、電容帶來的 RC耦合寄生效應迅速增長,影響了器件的速度。圖2.3比較了不同技術節(jié)點下門信號延遲(gate de
    的頭像 發(fā)表于 05-23 10:43 ?2063次閱讀
    <b class='flag-5'>互連</b>層RC延遲的<b class='flag-5'>降低</b>方法

    如何降低PCB/PCBA在物流環(huán)節(jié)的損壞率?

    在電子產品生產過程PCB或PCBA的運輸往往被視為“后端環(huán)節(jié)”,但它的重要性不容小覷。一次運輸破損,可能導致整批產品延誤交付,甚至引發(fā)連鎖品控問題。在實際操作,板子在運輸途中出現(xiàn)劃傷、斷裂
    的頭像 發(fā)表于 05-05 18:09 ?1294次閱讀

    何為趨膚效應?

    的表面?答案就是“電子” 圖1 交變電流通過導體時,導體的中心部位沒有任何電流,電流幾乎都集中到導體的表面很薄很薄的一層,這個現(xiàn)象就稱之為“趨膚效應”,如上圖1右邊所示。 那趨膚
    發(fā)表于 04-21 11:37

    為什么PCB變形彎曲?如何解決?

    回焊爐的溫度或是調慢板子在回焊爐升溫及冷卻的速度,就可以大大地降低PCB板翹曲的情形發(fā)生。不過可能會有其他副作用發(fā)生,比如說焊錫短路。 4、 布局布線設計問題 純分享貼,有需要可以直接下載附件獲取文檔! (如果內容有幫助可以
    發(fā)表于 04-21 10:57