chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

On chip ESD和EOS保護(hù)設(shè)計(jì)

上海雷卯電子 ? 2021-12-31 16:08 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

IC片上保護(hù)設(shè)計(jì)對(duì)EOS的影響

全面的方法可以減少與EOS相關(guān)的故障

通常理解的是,芯片上ESD保護(hù)是必不可少的,以滿足人體模型(HBM)和充電裝置模型產(chǎn)品合格(CDM)ESD應(yīng)力的可靠性要求。由工業(yè)委員會(huì)確定的ESD目標(biāo)水平的當(dāng)前最低安全水平(在IC行業(yè)中已廣為接受),對(duì)于HBM為1kV,對(duì)于CDM為250V,在成熟技術(shù)中具有良好的ESD設(shè)計(jì)實(shí)踐,可以提供更高的水平以確保更高的利潤(rùn)。

盡管這是理想的,但在某些問(wèn)題上,過(guò)高的ESD設(shè)計(jì)水平可能會(huì)導(dǎo)致設(shè)計(jì)良好的ESD電路在更長(zhǎng)的時(shí)間內(nèi)承受過(guò)電流,從而使其更易遭受持續(xù)時(shí)間短暫的瞬態(tài)感應(yīng)EOS事件和意外損壞。同樣,如果不遵守適當(dāng)?shù)囊?guī)則,處理閂鎖事件中的過(guò)電流的設(shè)計(jì)也會(huì)對(duì)EOS產(chǎn)生一些影響。

本文簡(jiǎn)要回顧了這些問(wèn)題,以說(shuō)明強(qiáng)大的ESD保護(hù)不能保證IC設(shè)計(jì)免受意外EOS影響。它還總結(jié)了各種IC設(shè)計(jì)應(yīng)用和相應(yīng)的ESD設(shè)計(jì)方法,這些方法應(yīng)說(shuō)明任何不必要的EOS損壞情況。

ESD設(shè)計(jì)窗口

bc3f0ece-69c0-11ec-8d32-dac502259ad0.gif

首先,必須確保ESD保護(hù)設(shè)計(jì)嚴(yán)格用于實(shí)現(xiàn)能夠保護(hù)所需的組件級(jí)HBM和CDM目標(biāo)級(jí)別,同時(shí)又不對(duì)與柵極氧化物相關(guān)的功能和/或IC引腳可靠性產(chǎn)生任何負(fù)面影響的最佳電路,結(jié)或互連損壞。ESD工作區(qū)稱為“設(shè)計(jì)窗口”,如圖1所示。

bcfeab3a-69c0-11ec-8d32-dac502259ad0.png

圖1:ESD保護(hù)策略的典型設(shè)計(jì)窗口

bc3f0ece-69c0-11ec-8d32-dac502259ad0.gif

任何ESD設(shè)計(jì)均受IC工作區(qū)域,IC可靠性區(qū)域以及保護(hù)鉗定義的熱效應(yīng)的限制。因此,設(shè)計(jì)人員選擇合適的ESD器件,電路器件,并包括可以實(shí)現(xiàn)該目標(biāo)的任何限制電阻。保護(hù)設(shè)備的觸發(fā)電壓(V t1)定義了它設(shè)計(jì)為導(dǎo)通的電平;觸發(fā)后的保持電壓(V Hold)是指應(yīng)高于施加電壓的鉗位電平。最后,I t2是指ESD故障電流水平。圖1中常用保護(hù)設(shè)備的選擇是:

如藍(lán)色曲線(1A或1B)所示,NMOS晶體管在觸發(fā)點(diǎn)V t1處進(jìn)入雙極擊穿(npn),并迅速恢復(fù)為稱為V Hold的保持電壓,并保護(hù)高達(dá)故障電流I ESD對(duì)應(yīng)于ESD目標(biāo)水平。(I t2,V t2)是指保護(hù)設(shè)備可能燒壞的散熱點(diǎn),因此該I t2必須大于I ESD目標(biāo)電流水平(例如,目標(biāo)1.5 kV HBM的電流為1 Amp)。如果保護(hù)設(shè)備的導(dǎo)通電阻(R on)太高,則V t2也可能達(dá)到可靠性電壓極限。鉗位電路必須有效觸發(fā),以使其電壓累積不超過(guò)柵極氧化層擊穿電壓(BV ox)或晶體管擊穿電壓。晶體管的V Hold經(jīng)過(guò)設(shè)計(jì),使其具有一定的工作電壓裕度,如曲線1A所示。相反,在具有V Hold的快速恢復(fù)裝置小于工作電壓(曲線1B)的情況下,存在EOS損壞的風(fēng)險(xiǎn)。

圖1中的第二個(gè)選擇也可以是非突跳設(shè)計(jì),其中鉗位器調(diào)諧并傳導(dǎo)電流,如紅色曲線2所示。有兩種器件和電路技術(shù)都可以應(yīng)用于傳統(tǒng)的突跳器件來(lái)產(chǎn)生這種情況。行為。

另一個(gè)選擇是pnpn器件,它以相似的V t1觸發(fā),但具有更低的V Hold(等于或低于曲線1B所示的V Hold,因此要小心,以免在電路工作期間意外觸發(fā))。如果將此pnpn器件放置在VDD引腳上,則非常危險(xiǎn),因?yàn)楹芸赡軙?huì)意外或意外觸發(fā)。本質(zhì)上,ESD設(shè)計(jì)人員僅專注于ESD電池和通過(guò)組件的保護(hù)路徑。具有較低的V Hold的ESD優(yōu)勢(shì)會(huì)帶來(lái)EOS風(fēng)險(xiǎn),這是一個(gè)折衷方案:如果在正常操作期間觸發(fā)ESD電池,則存在無(wú)法關(guān)閉ESD電池并會(huì)傳導(dǎo)大量電流的高風(fēng)險(xiǎn)。持續(xù)時(shí)間比設(shè)計(jì)的時(shí)間更長(zhǎng)。

盡管通常ESD保護(hù)的設(shè)計(jì)并非旨在防止EOS事件,但根據(jù)特定的應(yīng)用和操作,上述器件的ESD保護(hù)的IC 設(shè)計(jì)風(fēng)格確實(shí)可以影響EOS損壞導(dǎo)致的故障率。環(huán)境。圖2說(shuō)明了兩個(gè)不同的驟回設(shè)備,其中設(shè)備1與設(shè)備2的設(shè)計(jì)相比相對(duì)安全。設(shè)備2的EOS風(fēng)險(xiǎn)增加是由于V Hold參數(shù)低于最大允許VDD。雷卯電子可以提供ON CHIP ESD design 服務(wù)。

bd6cb526-69c0-11ec-8d32-dac502259ad0.png

圖2:避免EOS損壞的快照設(shè)計(jì)

bc3f0ece-69c0-11ec-8d32-dac502259ad0.gif

閂鎖和EOS

bc3f0ece-69c0-11ec-8d32-dac502259ad0.gif

如前所述,如果不采取適當(dāng)?shù)念A(yù)防措施,pnpn設(shè)備對(duì)于EOS可能會(huì)出現(xiàn)更多問(wèn)題。圖3說(shuō)明了這種容易產(chǎn)生EOS的ESD設(shè)計(jì)操作。此類(lèi)設(shè)備的V Hold必須高于V dd或I Hold(將其保持在閂鎖模式所需的電流)要大于電源Idd電流。有一些設(shè)計(jì)方法可以實(shí)現(xiàn)此目的,以防止意外閂鎖導(dǎo)致EOS損壞。在保護(hù)設(shè)備類(lèi)型錯(cuò)誤(例如電源引腳上的pnpn)的情況下,已經(jīng)觀察到EOS損壞。

bdfae878-69c0-11ec-8d32-dac502259ad0.png

圖3:PNPN ESD保護(hù)設(shè)備的設(shè)計(jì)操作顯示了EOS的脆弱性

即使設(shè)計(jì)人員真誠(chéng)地進(jìn)行了照顧,但如果OEM廠商通常沒(méi)有就應(yīng)用中的實(shí)際電壓尖峰水平向他們進(jìn)行咨詢,也會(huì)出現(xiàn)問(wèn)題。因此,在某些意外情況下,可能會(huì)導(dǎo)致EOS損壞。此外,此外,某些涉及觸發(fā)電壓和保持電壓的設(shè)計(jì)風(fēng)格可能會(huì)對(duì)整個(gè)系統(tǒng)產(chǎn)生更大的影響。因此,設(shè)計(jì)者只能防止客戶指定的應(yīng)用程序需求引起的那些事件。

在根據(jù)JEDEC閂鎖規(guī)范(JESD78)進(jìn)行閂鎖可靠性測(cè)試期間,如果不了解某些條件,則IO引腳上可能會(huì)發(fā)生EOS損壞。如果IO引腳具有高輸入阻抗,則電壓(在注入電流以測(cè)試閂鎖時(shí))可能會(huì)積聚得足夠高,從而在達(dá)到測(cè)試所需的閂鎖極限之前,在意想不到的路徑上造成結(jié)擊穿損壞。這會(huì)造成不必要的EOS損壞,從而引起一些客戶誤解。在即將發(fā)布的文檔修訂版中,對(duì)JEDECJESD78測(cè)試方法進(jìn)行了更好的描述,以避免這種錯(cuò)誤的評(píng)估。

高速設(shè)計(jì)

bc3f0ece-69c0-11ec-8d32-dac502259ad0.gif

代替在IO引腳上鉗位器件的方法,用于大型數(shù)字IO環(huán)組的一種常用設(shè)計(jì)風(fēng)格(參見(jiàn)圖4)是“軌鉗位”VDD保護(hù)設(shè)備,其中MOS保護(hù)設(shè)備在“正常工作”線性和飽和區(qū)域中工作在ESD事件傳導(dǎo)期間,器件不會(huì)發(fā)生雙極性擊穿。它包括一個(gè)有源MOSFET作為VDD和VSS之間的鉗位器件,其特性如圖1中的紅色曲線所示。即使在這些情況下,如果設(shè)計(jì)不能正確解決某些情況,EOS損壞也可能成為問(wèn)題。例如,在正常應(yīng)用期間,電源上出現(xiàn)的IO轉(zhuǎn)換引起的“dv/ dt”壓擺率可能會(huì)導(dǎo)致該設(shè)備進(jìn)入電流傳導(dǎo)模式。

be7066b6-69c0-11ec-8d32-dac502259ad0.png

圖4:用于ESD保護(hù)策略的非快速回彈鉗

bc3f0ece-69c0-11ec-8d32-dac502259ad0.gif

第二個(gè)考慮因素是需要先進(jìn)技術(shù)的高速應(yīng)用程序的數(shù)量不斷增加。通常,調(diào)整工藝技術(shù)以減輕ESD設(shè)計(jì)對(duì)EOS的意外損壞是不可取的,因?yàn)樵摷夹g(shù)針對(duì)IC應(yīng)用,速度性能和產(chǎn)品規(guī)格需求進(jìn)行了優(yōu)化。ESD設(shè)計(jì)在技術(shù)表征期間進(jìn)行,并在技術(shù)成熟后逐漸成熟。因此,由ESD設(shè)計(jì)人員或IO設(shè)計(jì)人員(有時(shí)由兩者)解決由特定ESD保護(hù)設(shè)計(jì)方法引起的任何EOS問(wèn)題。

片上系統(tǒng)設(shè)計(jì)

bc3f0ece-69c0-11ec-8d32-dac502259ad0.gif

另一方面來(lái)自使用多個(gè)電源電壓電平的片上系統(tǒng)(SOC)設(shè)計(jì)。在這些情況下,電源排序通常會(huì)成為任何意外觸發(fā)的內(nèi)部二極管的問(wèn)題。這些二極管會(huì)在順序轉(zhuǎn)換期間消耗大量功率,從而導(dǎo)致EOS損壞。芯片(尤其是具有多個(gè)電源域的SoC)的設(shè)計(jì)越復(fù)雜,存在意想不到的寄生路徑的可能性就越大。除非遵循仔細(xì)的設(shè)計(jì)技術(shù),否則可能會(huì)導(dǎo)致EOS損壞的退貨。因此,SOCESD保護(hù)設(shè)計(jì)必須考慮到這一點(diǎn)。

高壓與低壓ESD設(shè)計(jì)

bc3f0ece-69c0-11ec-8d32-dac502259ad0.gif

有人可能會(huì)認(rèn)為,施加電壓越低,器件對(duì)ESD和EOS問(wèn)題的敏感性就越高。相反,如果遵循謹(jǐn)慎的策略來(lái)保護(hù)薄柵極氧化物和晶體管較低的結(jié)擊穿電壓,則可以安全地為ESD設(shè)計(jì)低壓器件。唯一的例外可能是由于高速應(yīng)用而降低了ESD目標(biāo)水平。一旦設(shè)計(jì)用于ESD,它們的EOS問(wèn)題就相對(duì)不那么普遍了。

另一方面,高壓應(yīng)用經(jīng)常使用SCR型保護(hù)器件。盡管這些器件提供更高的ESD保護(hù)級(jí)別,但同時(shí)它們的設(shè)計(jì)窗口通常更窄(最大工作電壓和IC擊穿區(qū)域之間的開(kāi)銷(xiāo)較小),并且?guī)缀蹩偸鞘筕 Hold遠(yuǎn)低于最大工作電壓。在非ESD條件下觸發(fā)這些設(shè)備可能會(huì)導(dǎo)致EOS事件。

要考慮的另一方面是,與使用低壓設(shè)備的保護(hù)設(shè)計(jì)相比,使用高壓設(shè)備的保護(hù)設(shè)計(jì)在開(kāi)啟模式下具有更高的功耗。這樣,當(dāng)設(shè)備無(wú)法保護(hù)或ESD設(shè)備本身發(fā)生故障時(shí),可利用更多的能量在故障區(qū)域造成材料損壞。EOS損壞與設(shè)備設(shè)計(jì)所處的工作電壓或環(huán)境之間存在一些相關(guān)性。有一些設(shè)計(jì)建議可以緩解這些情況[1]。

絕對(duì)最大電壓(AMR)和EOS

bc3f0ece-69c0-11ec-8d32-dac502259ad0.gif

如行業(yè)委員會(huì)關(guān)于EOS的白皮書(shū)[1]所述,遵循AMR指南對(duì)于避免EOS損壞至關(guān)重要。ESD保護(hù)設(shè)備可能會(huì)超過(guò)AMR,但這僅在短暫的觸發(fā)瞬變期間(在ESD操作時(shí)序持續(xù)時(shí)間內(nèi)),并且不會(huì)造成傷害。但是在持續(xù)施加電壓較長(zhǎng)的情況下,超過(guò)AMR是危險(xiǎn)的。

但是,應(yīng)注意的是,隨著柵極電介質(zhì)更薄的發(fā)展,進(jìn)一步的技術(shù)進(jìn)步和新穎的晶體管工藝技術(shù)將降低擊穿電壓,并繼續(xù)縮小設(shè)計(jì)窗口。擊穿電壓的這種降低直接轉(zhuǎn)化為AMR電壓的降低,并且隨后可能開(kāi)始影響表現(xiàn)出EOS損害的PPM返還率。

客戶與供應(yīng)商溝通

bc3f0ece-69c0-11ec-8d32-dac502259ad0.gif

總之,如果不遵循適當(dāng)?shù)谋Wo(hù)設(shè)計(jì)技術(shù)和預(yù)防措施,ESD設(shè)計(jì)風(fēng)格可能會(huì)導(dǎo)致EOS損壞。對(duì)于實(shí)施的任何保護(hù)設(shè)計(jì)選擇,ESD設(shè)計(jì)人員都必須了解特定引腳的應(yīng)用,對(duì)EOS的任何潛在影響,并注意任何其他注意事項(xiàng)。

通過(guò)適當(dāng)?shù)念A(yù)先通信可以避免許多EOS損壞??蛻舯仨毟嬷O(shè)計(jì)人員有關(guān)的應(yīng)用電壓范圍,任何可能的電壓過(guò)沖和下沖等。供應(yīng)商必須對(duì)ESD保護(hù)鉗的觸發(fā)電壓和保持電壓有足夠的了解,在最大工作電壓和擊穿電壓之間要有足夠的裕度,并選擇在“ESD設(shè)計(jì)窗口”安全操作區(qū)域中起作用的夾具,等等。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • ESD
    ESD
    +關(guān)注

    關(guān)注

    50

    文章

    2421

    瀏覽量

    180361
  • EOS
    EOS
    +關(guān)注

    關(guān)注

    0

    文章

    133

    瀏覽量

    22216
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    探索ESD562-Q1:汽車(chē)應(yīng)用中的ESD保護(hù)解決方案

    探索ESD562-Q1:汽車(chē)應(yīng)用中的ESD保護(hù)解決方案 在汽車(chē)電子系統(tǒng)的設(shè)計(jì)中,靜電放電(ESD)和電涌保護(hù)至關(guān)重要。今天要介紹的
    的頭像 發(fā)表于 02-25 10:05 ?238次閱讀

    接口保護(hù)ESD選擇解決方案

    ESDSRVLC05-4 封裝:SOT23-6L 器件:ESD5V0K5 封裝:SOT-363 器件:ESD5V0J4 封裝: SOT-353 (保護(hù)地與信號(hào)地間距大于0.0254m
    的頭像 發(fā)表于 11-28 17:16 ?1900次閱讀
    接口<b class='flag-5'>保護(hù)</b><b class='flag-5'>ESD</b>選擇解決方案

    ESD靜電保護(hù)元件的結(jié)構(gòu)和原理

    上一篇我們聊了ESD的危害和測(cè)試標(biāo)準(zhǔn),這一篇我們聚焦“防護(hù)主力”——ESD保護(hù)二極管(又稱TVS二極管)。這個(gè)看似簡(jiǎn)單的元器件,到底是如何在瞬間將千伏級(jí)靜電“化解于無(wú)形”的?雷卯電子的ESD
    的頭像 發(fā)表于 11-17 09:58 ?3398次閱讀
    <b class='flag-5'>ESD</b>靜電<b class='flag-5'>保護(hù)</b>元件的結(jié)構(gòu)和原理

    EOS設(shè)計(jì)詳解及實(shí)際"栗子"

    接口等。 EOSESD的區(qū)別: ESD: 靜電放電。特點(diǎn)是電壓極高(數(shù)千伏甚至數(shù)萬(wàn)伏)、持續(xù)時(shí)間極短(納秒級(jí))、能量相對(duì)較低。 EOS: 電氣過(guò)應(yīng)力。特點(diǎn)是電壓相對(duì)較低(幾十伏到幾百
    發(fā)表于 11-17 09:37

    13保護(hù)器件ESD的VB VC IR IPP代表什么意思

    ESD
    上海雷卯電子
    發(fā)布于 :2025年10月26日 11:45:43

    ESDEOS失效模式介紹

    ESD(Electro Static Discharge靜電釋放)與EOS(Electrical Over Stress 過(guò)度電性應(yīng)力)都是與電壓過(guò)應(yīng)力有關(guān)的概念,但它們之間有明顯的差異。
    的頭像 發(fā)表于 10-23 14:13 ?2161次閱讀
    <b class='flag-5'>ESD</b>和<b class='flag-5'>EOS</b>失效模式介紹

    ESDA5WY車(chē)規(guī)級(jí)單向ESD保護(hù)器件技術(shù)解析與應(yīng)用指南

    STMicroelectronics ESDA5WY車(chē)用雙路單向ESD保護(hù)是一款車(chē)用單向瞬態(tài)電壓抑制器 (TVS),設(shè)計(jì)用于惡劣環(huán)境。TVS可保護(hù)敏感電子產(chǎn)品免受因電氣過(guò)應(yīng)力 (
    的頭像 發(fā)表于 10-17 18:27 ?1478次閱讀
    <b class='flag-5'>ESD</b>A5WY車(chē)規(guī)級(jí)單向<b class='flag-5'>ESD</b><b class='flag-5'>保護(hù)</b>器件技術(shù)解析與應(yīng)用指南

    ?STMicroelectronics ESDAxxWY系列汽車(chē)級(jí)單向ESD保護(hù)器件技術(shù)解析

    STMicroelectronics ESDAxWY汽車(chē)雙線單向ESD保護(hù)是瞬態(tài)電壓抑制器 (TVS),設(shè)計(jì)用于在惡劣環(huán)境中保護(hù)敏感電子產(chǎn)品。 這些TVS二極管可防止因電氣過(guò)應(yīng)力 (
    的頭像 發(fā)表于 10-16 16:36 ?959次閱讀
    ?STMicroelectronics <b class='flag-5'>ESD</b>AxxWY系列汽車(chē)級(jí)單向<b class='flag-5'>ESD</b><b class='flag-5'>保護(hù)</b>器件技術(shù)解析

    ESD341 TVS ESD保護(hù)二極管技術(shù)解析與應(yīng)用指南

    Texas Instruments ESD341 TVS ESD保護(hù)二極管是用于HDMI 1.4電路保護(hù)的TVS ESD
    的頭像 發(fā)表于 09-11 14:42 ?1298次閱讀
    <b class='flag-5'>ESD</b>341 TVS <b class='flag-5'>ESD</b><b class='flag-5'>保護(hù)</b>二極管技術(shù)解析與應(yīng)用指南

    ESD752和ESD762雙通道ESD保護(hù)二極管技術(shù)解析與應(yīng)用指南

    Texas Instruments ESD752和ESD762雙通道ESD保護(hù)二極管設(shè)計(jì)用于USB供電 (USB-PD) 和工業(yè)接口。ESD
    的頭像 發(fā)表于 09-07 17:41 ?1358次閱讀
    <b class='flag-5'>ESD</b>752和<b class='flag-5'>ESD</b>762雙通道<b class='flag-5'>ESD</b><b class='flag-5'>保護(hù)</b>二極管技術(shù)解析與應(yīng)用指南

    ESD751與ESD761:24V單通道ESD保護(hù)二極管技術(shù)解析

    Texas Instruments ESD751/ESD751-Q1和ESD761/ESD761-Q1 ESD
    的頭像 發(fā)表于 09-02 09:30 ?1277次閱讀
    <b class='flag-5'>ESD</b>751與<b class='flag-5'>ESD</b>761:24V單通道<b class='flag-5'>ESD</b><b class='flag-5'>保護(hù)</b>二極管技術(shù)解析

    ESD451 ±30kV ESD保護(hù)二極管技術(shù)解析與應(yīng)用指南

    Texas Instruments ESD451 ±30kV ESD保護(hù)二極管是一款雙向ESD保護(hù)二極管,用于
    的頭像 發(fā)表于 08-21 09:56 ?1275次閱讀
    <b class='flag-5'>ESD</b>451 ±30kV <b class='flag-5'>ESD</b><b class='flag-5'>保護(hù)</b>二極管技術(shù)解析與應(yīng)用指南

    Texas Instruments ESD652/ESD652-Q1 ESD 保護(hù)二極管數(shù)據(jù)手冊(cè)

    Texas Instruments ESD652/ESD652-Q1 ESD保護(hù)二極管是雙通道、雙向二極管,采用小型引線SOT-23(DBZ)封裝。這些二極管具有18V工作電壓和4pF
    的頭像 發(fā)表于 08-01 14:29 ?1382次閱讀
    Texas Instruments <b class='flag-5'>ESD</b>652/<b class='flag-5'>ESD</b>652-Q1 <b class='flag-5'>ESD</b> <b class='flag-5'>保護(hù)</b>二極管數(shù)據(jù)手冊(cè)

    電路板ESD保護(hù)優(yōu)化指南

    ,對(duì)“板載”或“片載”ESD保護(hù)的要求已降至500V,遠(yuǎn)低于8kV的典型現(xiàn)場(chǎng)要求。本文介紹了電路板設(shè)計(jì)人員可以采用的各種技術(shù),以幫助設(shè)計(jì)人員在所選ESD保護(hù)器件無(wú)法通過(guò)系統(tǒng)
    的頭像 發(fā)表于 07-11 15:30 ?3045次閱讀
    電路板<b class='flag-5'>ESD</b><b class='flag-5'>保護(hù)</b>優(yōu)化指南

    ESD保護(hù)器件LESD5Z5.0C系列規(guī)格書(shū)

    LESD3Z5.0C器件專為保護(hù)電壓敏感元件免受靜電放電(ESD)和瞬態(tài)電壓事件影響而設(shè)計(jì)。其出色的鉗位能力、低漏電流和快速響應(yīng)時(shí)間,使這些部件成為電路板空間受限設(shè)計(jì)中理想的ESD
    發(fā)表于 07-07 17:06 ?0次下載