chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

BGA封裝焊盤走線設(shè)計及制作工藝,你都知道嗎

華秋電子 ? 2023-03-24 14:05 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

BGA是一種芯片封裝的類型,英文 (Ball Grid Array)的簡稱,封裝引腳為球狀柵格陣列在封裝底部,引腳都成球狀并排列成一個類似于格子的圖案,由此命名為BGA。

主板控制芯片諸多采用此類 封裝技術(shù) ,采用BGA技術(shù)封裝的內(nèi)存,可以使其在體積不變的情況下,容量提高2-3倍,BGA與TSOP相比,體積更小、散熱和電性能更好。

BGA封裝焊盤走線設(shè)計

1

BGA焊盤間走線

設(shè)計時,當(dāng)BGA焊盤 間距小于10mil ,兩個BGA焊盤中間 不可走線 ,因為走線的線寬間距都超出生產(chǎn)的工藝能力,除非減小BGA焊盤,在制作生產(chǎn)稿時保證其間距足夠,但當(dāng)焊盤被削成異形后,可能導(dǎo)致焊接位置不準(zhǔn)確。

圖片

2

盤中孔樹脂塞孔電鍍填平

當(dāng)BGA封裝的焊盤間距小而無法出線時,需設(shè)計盤中孔,將孔打在焊盤上面,從內(nèi)層走線或底層走線,這時的盤中孔需要 樹脂塞孔電鍍填平 ,如果盤中孔不采取樹脂塞孔工藝,焊接時會導(dǎo)致焊接不良,因為焊盤中間有孔焊接面積少,并且孔內(nèi)還會漏錫。

3

BGA區(qū)域過孔塞孔

BGA焊盤區(qū)域的過孔一般都需要 塞孔 ,而樣板考慮到成本以及生產(chǎn)難易度,基本過孔都是 蓋油 ,塞孔方式選擇的是油墨塞孔,塞孔的好處是防止孔內(nèi)有異物或保護過孔的使用壽命,再者是在SMT貼片過回流焊時,過孔冒錫會造成另一面開短路。

4

盤中孔、HDI設(shè)計

引腳間距較小的BGA芯片,當(dāng)超出工藝制成引腳焊盤無法出線時,建議直接設(shè)計 盤中孔 ,例如手機板的BGA芯片比較小,且引腳多,引腳的間距小到無法從引腳中間走線,就只能采取HDI盲埋孔布線方式設(shè)計PCB,在BGA焊盤上面打盤中孔,內(nèi)層打埋孔,在內(nèi)層布線導(dǎo)通。

圖片

BGA焊接工藝

1

印刷錫高

焊膏印刷的目的,是將適量的錫膏均勻施加在PCB焊盤上,以保證貼片元器件與PCB相對應(yīng)的焊盤再回流焊接時,達到良好的 電氣連接 ,并具有足夠的機械強度,印刷錫膏需要制作鋼網(wǎng),錫膏通過各焊盤在鋼網(wǎng)上對應(yīng)的開孔,在刮刀的作用下,將錫均勻的涂覆在各焊盤上,以達到良好焊接的目前。

2

器件放置

器件放置就是 貼片 ,用貼裝機將片式元器件,準(zhǔn)確的貼裝到印好錫膏或貼片膠的PCB表面相應(yīng)的位置,高速貼片機,適用于貼裝小型大量的組件,如電容電阻等,也可貼裝一些IC組件;泛用貼片機,適用于貼裝異性或精密度高的組件,如QFP,BGA,SOT,SOP,PLCC等。

3

回流焊接

回流焊是通過熔化電路板焊盤上的錫膏,實現(xiàn)表面組裝元器件焊端與PCB焊盤之間的機械與電氣連接,形成 電氣回路 ,回流焊作為SMT生產(chǎn)中的關(guān)鍵工序,合理的溫度曲線設(shè)置是保證回流焊質(zhì)量的關(guān)鍵,不恰當(dāng)?shù)臏囟惹€會使PCB板出現(xiàn)焊接不全、虛焊、元件翹立、焊錫球過多等焊接缺陷,影響產(chǎn)品質(zhì)量。

4

X-Ray檢查

X-Ray幾乎可以檢查全部的工藝缺陷,通過其透視特點,檢查焊點的形狀,和電腦庫里標(biāo)準(zhǔn)的形狀比較,來判斷 焊點的質(zhì)量 ,尤其對BGA、DCA元件的焊點檢查,作用不可替代,無須測試模具,缺點是價格目前相當(dāng)昂貴。

BGA焊接不良原因

1

BGA焊盤孔未處理

BGA焊接的焊盤上有孔,在焊接過程中 焊球會與焊料一起丟失 ,由于PCB生產(chǎn)中缺乏電阻焊接工藝,焊錫和焊球會通過靠近焊板的孔而流失,從而導(dǎo)致焊球流失。

2

焊盤大小不一

BGA焊接的焊盤大小不一,會影響焊接的品質(zhì)良率,BGA焊盤的出線,應(yīng) 不超過焊盤直徑的50% ,動力焊盤的出線,應(yīng) 不小于0.1mm ,且可以加粗,為防止焊接盤變形,焊接阻擋窗不得大于0.05mm,銅面上的開窗,應(yīng)與線路PAD一樣大,否則BGA焊盤做出來大小不一。

快速解決BGA焊接問題

因前期設(shè)計不當(dāng),而在生產(chǎn)中引發(fā)相關(guān)問題的情況屢見不鮮,那有什么辦法可以一勞永逸,提前解決生產(chǎn)困擾呢?這里不得不提到一款可以完美避開生產(chǎn)風(fēng)險的軟件: 華秋DFM

1

封裝的盤中孔

使用華秋DFM一鍵分析功能,檢測設(shè)計文件是否存在盤中孔,提示設(shè)計工程師存在盤中孔是否需要修改文件不做盤中孔設(shè)計,因為盤中孔制造成本非常高,如能把盤中孔改為普通孔,可減少產(chǎn)品的成本,同時也提醒制造板廠有設(shè)計盤中孔,需做樹脂塞孔走盤中孔生產(chǎn)工藝。

圖片

2

焊盤與引腳比

使用華秋DFM組裝分析功能,檢測設(shè)計文件的BGA焊盤與實際器件引腳的大小比例,焊盤直徑比BGA引腳小于20%,可能存在焊接不良問題,大于25%則使布線空間變小,此時需設(shè)計工程師調(diào)整焊盤與BGA引腳直徑的比例。

圖片

華秋DFM軟件針對BGA焊盤等問題,具有詳盡的 可焊性解決方案 ,生產(chǎn)前幫助用戶評審BGA設(shè)計文件的可焊性,避免在組裝過程中出現(xiàn)BGA芯片的可焊性問題,并提示BGA芯片存在可焊性品質(zhì)良率等。

圖片

目前華秋DFM軟件推出了新版本,可實現(xiàn)制造與設(shè)計過程同步,模擬選定的PCB產(chǎn)品從設(shè)計、制造到組裝的整個生產(chǎn)流程。

華秋DFM使BOM表整理、元器件匹配、裸板分析及組裝分析四個模塊相互聯(lián)系,共同協(xié)作來完成一個完整的DFM分析

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4415

    文章

    23950

    瀏覽量

    425981
  • 封裝
    +關(guān)注

    關(guān)注

    128

    文章

    9314

    瀏覽量

    149015
  • 焊盤
    +關(guān)注

    關(guān)注

    6

    文章

    605

    瀏覽量

    39885
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    過孔,真的了解嗎?PCB設(shè)計中的“隱形殺手”揭秘

    孔打在盤上,結(jié)果SMT生產(chǎn)時遭遇"滑鐵盧";有人嚴(yán)格按照傳統(tǒng)設(shè)計,卻又被BGA封裝的布線逼到墻角。今天,我們就來深入解析過孔的方方面面
    的頭像 發(fā)表于 03-04 07:34 ?8139次閱讀
    過孔<b class='flag-5'>焊</b><b class='flag-5'>盤</b>,<b class='flag-5'>你</b>真的了解嗎?PCB設(shè)計中的“隱形殺手”揭秘

    羅徹斯特電子為客戶提供廠內(nèi)BGA封裝元器件重新植球服務(wù)

    當(dāng)BGA封裝的元器件從含鉛工藝升級為符合RoHS標(biāo)準(zhǔn)的產(chǎn)品,或者長期存儲的BGA元器件在生產(chǎn)過程中出現(xiàn)球損壞或焊接不良時,該如何應(yīng)對?
    的頭像 發(fā)表于 01-28 09:26 ?671次閱讀

    相同PCB單板,相同信號的AC電容,為啥反不同?

    電容看作微帶,一段又寬又厚的,根據(jù)傳輸的阻抗理論,線寬越大,銅厚越厚,阻抗就越小。 由于AC耦合電容處的阻抗通常比信號
    發(fā)表于 12-23 09:24

    哪種工藝更適合高密度PCB?

    根據(jù)參考信息,?沉金工藝(ENIG)? 是更適合高密度PCB的表面處理工藝?。以下是具體原因: 平整度優(yōu)勢 高密度PCB(如使用BGA、QFN等封裝)的
    的頭像 發(fā)表于 11-06 10:16 ?746次閱讀

    薄膜電容的關(guān)鍵詞是什么知道嗎?

    薄膜電容是一種以金屬箔作為電極,以聚乙酯、聚丙烯、聚苯乙烯等塑料薄膜作為電介質(zhì)的電容器,在電子電路中具有重要作用。薄膜電容有哪些關(guān)鍵詞知道嗎?
    的頭像 發(fā)表于 10-13 15:30 ?623次閱讀
    薄膜電容的關(guān)鍵詞是什么<b class='flag-5'>你</b><b class='flag-5'>知道嗎</b>?

    PCB工藝有哪幾種?

    PCB工藝對元器件焊接可靠性等很關(guān)鍵,不同工藝適用于不同場景,常見分類及說明如下:
    的頭像 發(fā)表于 09-10 16:45 ?1158次閱讀
    PCB<b class='flag-5'>焊</b><b class='flag-5'>盤</b><b class='flag-5'>工藝</b>有哪幾種?

    不同的PCB制作工藝的流程細節(jié)

    半加成法雙面 PCB 工藝具有很強的代表性,其他類型的 PCB 工藝可參考該工藝,并通過對部分工藝步驟和方法進行調(diào)整而得到。下面以半加成法雙面 PCB
    的頭像 發(fā)表于 08-12 10:55 ?7486次閱讀
    不同的PCB<b class='flag-5'>制作工藝</b>的流程細節(jié)

    PCB反的樣子越詭異,高速過孔的性能越好?

    高速先生成員--黃剛 隨著傳輸速率越來越高,在PCB設(shè)計上難做的地方早就不是的設(shè)計了,而是變成了過孔的設(shè)計。為什么怎么說呢,Chris給大家舉個栗子大家就知道了:
    發(fā)表于 08-04 16:00

    PCB設(shè)計中過孔為什么要錯開位置?

    在PCB設(shè)計中,過孔(Via)錯開位置(即避免過孔直接放置在盤上)是出于電氣性能、工藝可靠性及信號完整性的綜合考量,具體原因如下: 1. 防止焊料流失,確保焊接質(zhì)量
    的頭像 發(fā)表于 07-08 15:16 ?1291次閱讀

    aQFN封裝芯片SMT工藝研究

    aQFN作為一種新型封裝以其低成本、高密度I/O、優(yōu)良的電氣和散熱性能,開始被應(yīng)用于電子產(chǎn)品中。本文從aQFN封裝芯片的結(jié)構(gòu)特征,PCB設(shè)計,鋼網(wǎng)設(shè)計
    的頭像 發(fā)表于 06-11 14:21 ?3454次閱讀
    aQFN<b class='flag-5'>封裝</b>芯片SMT<b class='flag-5'>工藝</b>研究

    別蒙我,PCB板上這幾對高速怎么看我覺得一樣!

    工程師說過孔這檔子事了。那不說過孔說什么啊,就單純的,正常的話也不影響高速性能。Chris就喜歡杠,就打算在線上挑挑刺! 以為C
    發(fā)表于 06-09 14:34

    Allegro Skill布線功能-隔層挖空

    在高速PCB設(shè)計中,對于射頻信號的,其相鄰層挖空的設(shè)計具有重要作用。首先射頻信號的通常較大,容易形成分布電容,從而破壞微帶或帶狀
    的頭像 發(fā)表于 06-06 11:47 ?2703次閱讀
    Allegro Skill布線功能-<b class='flag-5'>焊</b><b class='flag-5'>盤</b>隔層挖空

    MICRO OLED 金屬陽極像素制作工藝對晶圓 TTV 厚度的影響機制及測量優(yōu)化

    引言 在 MICRO OLED 的制造進程中,金屬陽極像素制作工藝舉足輕重,其對晶圓總厚度偏差(TTV)厚度存在著復(fù)雜的影響機制。晶圓 TTV 厚度指標(biāo)直接關(guān)乎 MICRO OLED 器件的性能
    的頭像 發(fā)表于 05-29 09:43 ?902次閱讀
    MICRO OLED 金屬陽極像素<b class='flag-5'>制作工藝</b>對晶圓 TTV 厚度的影響機制及測量優(yōu)化

    技術(shù)資訊 | 選擇性 BGA 膏的可靠性

    隨著時間的推移,采用BGA封裝的器件密度不斷提高,球數(shù)量也越來越多。由于器件之間的間距較小,球數(shù)量龐大且間距縮小,如今即使是一些簡單的器件,也需要采用
    的頭像 發(fā)表于 05-10 11:08 ?1143次閱讀
    技術(shù)資訊 | 選擇性 <b class='flag-5'>BGA</b> <b class='flag-5'>焊</b>膏的可靠性

    PCB單層板LAYOUT,QFN封裝的中間接地出不來怎么辦?

    PAD為懸空狀態(tài),不能和外部接地網(wǎng)絡(luò)連接。現(xiàn)有的封裝不能滿足布局需求,就只能修改封裝設(shè)計。下面介紹幾種修改方案提供參考。1、芯片的4個邊角的管腳進行切角,這樣中間接地就可以從4個
    發(fā)表于 04-27 15:08