chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

【筆記】在高電平與低電平的夾縫中生存另外一種電平

撞上電子 ? 2023-06-06 09:47 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1. 高阻態(tài)的基本概念:高阻態(tài)是指邏輯電路或接口中的一種狀態(tài),當(dāng)設(shè)備處于高阻態(tài)時,其輸出引腳與信號線斷開連接,表現(xiàn)出非常高的電阻。這種狀態(tài)下,輸出信號不會對其他電路產(chǎn)生影響,實現(xiàn)了信號的隔離和不干擾。2. 高阻態(tài)的作用和優(yōu)勢:- 總線沖突避免:在多個設(shè)備共享同一條總線進(jìn)行數(shù)據(jù)傳輸?shù)那闆r下,通過將未使用的設(shè)備的輸出引腳切換到高阻態(tài),可以避免總線沖突。例如,在I2C總線上,每個設(shè)備都有一個地址,當(dāng)某個設(shè)備不需要進(jìn)行數(shù)據(jù)傳輸時,將其輸出引腳切換到高阻態(tài),避免與其他設(shè)備的輸出引腳沖突。 - 降低功耗:在低功耗應(yīng)用或電池供電的設(shè)備中,將未使用的設(shè)備的輸出引腳切換到高阻態(tài)可以降低功耗。因為高阻態(tài)下,輸出引腳不會導(dǎo)通,減少了電流消耗,延長了電池壽命。- 輸入輸出控制:高阻態(tài)允許對設(shè)備的輸入和輸出狀態(tài)進(jìn)行控制。通過將輸出引腳切換到高阻態(tài),可以斷開設(shè)備與外部電路的連接,實現(xiàn)對外部電路狀態(tài)的控制或進(jìn)行電平轉(zhuǎn)換。3. 高阻態(tài)的命名和表示方法: - 邏輯門中的高阻態(tài):在邏輯門中,常用的表示高阻態(tài)的符號為 "Z" 或 "HIZ"。例如,在三態(tài)門(Tri-state Gate)中,輸出引腳在高阻態(tài)時通常被表示為 "Z"。在數(shù)電符號中,也可以使用懸空線表示高阻態(tài)。- 開漏輸出中的高阻態(tài):開漏輸出器件在高阻態(tài)下只能拉低信號線,而無法主動拉高。在這種情況下,通常需要通過外部上拉電阻將信號線拉高,使其處于高電平狀態(tài)。下面是一些例子,展示了高阻態(tài)在實際應(yīng)用中的使用場景:1. I2C總線通信:在多個I2C設(shè)備共享同一條總線時,當(dāng)某個設(shè)備不需要進(jìn)行數(shù)據(jù)傳輸時,將其輸出引腳切換到高阻態(tài),避免與其他設(shè)備的輸出引腳沖突。2. 總線驅(qū)動:在總線驅(qū)動器中,當(dāng)驅(qū)動器未使能或未選擇某個設(shè)備時,將其輸出引腳切換到高阻態(tài),以確保總線上的數(shù)據(jù)傳輸不受未使用設(shè)備的干擾。
3. 電源管理:在電池供電的設(shè)備中,將未使用的模塊或外設(shè)的輸出引腳切換到高阻態(tài),降低功耗,延長電池壽命。綜上所述,高阻態(tài)是一種重要的電路狀態(tài),通過切換設(shè)備的輸出引腳到高阻態(tài),可以實現(xiàn)信號隔離、沖突避免、功耗降低和輸入輸出控制。具體的應(yīng)用場景和方式根據(jù)不同的電路設(shè)計和需求而異。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電平
    +關(guān)注

    關(guān)注

    5

    文章

    372

    瀏覽量

    41550
  • 高電平
    +關(guān)注

    關(guān)注

    6

    文章

    225

    瀏覽量

    22802
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    個MOSFET電平轉(zhuǎn)換電路原理

    電路原理很簡單,分兩情況: 1.從A到B A為高電平時,MOS管關(guān)斷,B端通過上拉,輸出高電平; A為低電平時,MOS管內(nèi)的體二極管導(dǎo)通,使MOS管的S極被拉低,從而使Vgs
    發(fā)表于 12-04 06:27

    Texas Instruments TXU0202電壓電平轉(zhuǎn)換器技術(shù)解析與應(yīng)用指南

    Texas Instruments TXU0202/TXU0202-Q1電壓電平轉(zhuǎn)換器是款2位、雙電源非反向固定方向電壓電平轉(zhuǎn)換器件。Ax引腳以V~CCA~邏輯電平為基準(zhǔn),OE引腳可
    的頭像 發(fā)表于 09-16 14:53 ?942次閱讀
    Texas Instruments TXU0202電壓<b class='flag-5'>電平</b>轉(zhuǎn)換器技術(shù)解析與應(yīng)用指南

    請問為什么M0519引腳的某些部分在配置為GPIO功能后無法將輸出控制到高電平低電平狀態(tài)?

    為什么M0519引腳的某些部分在配置為GPIO功能后無法將輸出控制到高電平低電平狀態(tài)?
    發(fā)表于 08-27 15:00

    當(dāng)I/O上電初始配置為準(zhǔn)高電平時,需要多少個下拉電阻來保持I/O低電平?

    當(dāng)I/O上電初始配置為準(zhǔn)高電平時,需要多少個下拉電阻來保持I/O低電平?
    發(fā)表于 08-26 07:40

    當(dāng)I/O上電初始配置為準(zhǔn)高電平時,需要多少個下拉電阻來保持I/O低電平呢?

    當(dāng)I/O上電初始配置為準(zhǔn)高電平時,需要多少個下拉電阻來保持I/O低電平?
    發(fā)表于 08-21 07:54

    什么情況會導(dǎo)致BUFFER_RYD直為低電平

    直為低電平 按照“Detailed LVDS transaction diagram”中的流程,完成“PHY and LINK training”后,BUFFER_RDY信號應(yīng)該從低電平
    發(fā)表于 08-14 06:21

    為什么 KT142C 芯片 BUSY 腳空閑高電平僅 0.2V?附低功耗模式配置指南

    文檔圍繞 KT142C 芯片 busy 引腳展開,該引腳為 15 腳 PA12,播放時輸出低電平,空閑時本應(yīng)輸出 3.3V 高電平,但芯片空閑 5 秒進(jìn)入 2μA 超低功耗狀態(tài)后,busy 腳呈高阻
    的頭像 發(fā)表于 06-16 09:38 ?1243次閱讀
    為什么 KT142C 芯片 BUSY 腳空閑<b class='flag-5'>高電平</b>僅 0.2V?附低功耗模式配置指南

    有幾種電平轉(zhuǎn)換電路,適用于不同的場景

    ,I2Cdata/clk腳雙方直接通訊等。當(dāng)器件的IO電壓不樣的時候,就需要進(jìn)行電平轉(zhuǎn)換,不然無法實現(xiàn)高低電平的變化。二.電平轉(zhuǎn)換電路常見的有幾種
    的頭像 發(fā)表于 05-12 19:33 ?1935次閱讀
    有幾種<b class='flag-5'>電平</b>轉(zhuǎn)換電路,適用于不同的場景

    電平轉(zhuǎn)換電路設(shè)計原理和常見問題及解決辦法

    原理分析 當(dāng)輸入端3.3V為低電平時,D1導(dǎo)通,輸出端 1.8V為低電平,實現(xiàn)兩端都為低電平。當(dāng)輸入端 3.3V為高電平時,D1截止,輸出端被 R1 上拉至 1.8V ,為
    發(fā)表于 04-27 15:54

    DS1232LPS-2+T&amp;R,什么情況下,5腳RST會直輸出高電平

    DS1232LPS-2+T&R,這款芯片在什么情況下,5腳RST會直輸出高電平?(正常時序是上電有個400多ms的高電平后,直處于低電平
    發(fā)表于 04-18 07:51

    TPS3824-Q1 高電平低電平有效,汽車電壓監(jiān)控器(復(fù)位IC)帶看門狗和手動復(fù)位技術(shù)手冊

    閾值電壓 VIT? 以下,電源電壓監(jiān)控器就會監(jiān)控 VDD 并保持 RESET 低電平。內(nèi)部定時器延遲輸出返回到非活動狀態(tài) (高),以驗證系統(tǒng)復(fù)位是否正確。延遲時間 td VDD 上升到閾值電壓 VIT - 以上后開始。當(dāng)電源電壓降至閾值電壓 VIT? 以下時,輸出再次
    的頭像 發(fā)表于 04-11 18:01 ?911次閱讀
    TPS3824-Q1 <b class='flag-5'>高電平</b>和<b class='flag-5'>低電平</b>有效,汽車電壓監(jiān)控器(復(fù)位IC)帶看門狗和手動復(fù)位技術(shù)手冊

    為什么T4240的HRESET引腳總是低電平?

    ,RCW_SRC也由 CPLD 控制。 (2) T4240 的 HRESET 引腳用 4.7K 電阻從外部上拉。 調(diào)試過程中,我們遇到了個奇怪的現(xiàn)象:HRESET_B 引腳始終保持低電平。我們進(jìn)行了以下實驗來
    發(fā)表于 04-04 08:10

    如何在不使用DMA的情況下減少ECSPI CS高電平時間?

    我遇到了個問題,即 Chip Select (CS) 大約 5 μs 內(nèi)保持高電平。 最初,使用 DMA 時,我觀察到 SCLK (
    發(fā)表于 03-31 06:56

    硬件基礎(chǔ)篇——TTL與CMOS電平

    、電平規(guī)范 1、名稱解釋Uoh -> 輸出高電平,Uol -> 輸出低電平;Uih -> 輸入高電平,Uil ->
    發(fā)表于 03-22 15:21

    DLPC350上電后DMD_PWR_EN始終為低電平是怎么回事?

    DLPC350上電后DMD_PWR_EN始終為低電平測試芯片電壓正常,請問這個管腳電平什么情況下高?電路是根據(jù)官方參考自己做的。PWRGOOD和POSENSE都為高電平。
    發(fā)表于 02-27 06:32