chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一文輕松搞定PCB疊層和阻抗設(shè)計

華秋商城 ? 來源:未知 ? 2023-07-19 07:45 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群




為了減少在高速信號傳輸過程中的反射現(xiàn)象,必須在信號源、接收端以及傳輸線上保持阻抗的匹配。單端信號線的具體阻抗取決于它的線寬尺寸以及與參考平面之間的相對位置。特定阻抗要求的差分對間的線寬/線距則取決于選擇的PCB疊層結(jié)構(gòu)。

由于最小線寬和最小線距是取決于PCB類型以及成本要求,受此限制,選擇的PCB疊層結(jié)構(gòu)必須能實現(xiàn)板上的所有阻抗需求,包括內(nèi)層和外層、單端和差分線等。


PCB疊層設(shè)計

層的定義設(shè)計原則

1、主芯片相臨層為地平面,提供器件面布線參考平面;

2、所有信號層盡可能與地平面相鄰;

3、盡量避免兩信號層直接相鄰;

4、主電源盡可能與其對應(yīng)地相鄰;

5、原則上應(yīng)該采用對稱結(jié)構(gòu)設(shè)計,對稱的含義包括:介質(zhì)層厚度及種類、銅箔厚度、圖形分布類型(大銅箔層、線路層)的對稱。

PCB的層定義推薦方案

具體的PCB層設(shè)置時,要對以上原則進(jìn)行靈活掌握,根據(jù)實際的需求,確定層的排布,切忌生搬硬套。以下給出常見的層排布推薦方案,供參考。在層設(shè)置時,若有相鄰布線層,可通過增大相鄰布線層的間距,來降低層間串?dāng)_。對于跨分割的情況,確保關(guān)鍵信號必須有相對完整的參考地平面或提供必要的橋接措施。

本文以RK3588方案的PCB設(shè)計為例,其10層1階,10層2階,8層通孔等PCB疊層結(jié)構(gòu)的相關(guān)介紹,給客戶在疊層結(jié)構(gòu)的選擇和評估上提供幫助。如果選擇其他類型的疊層結(jié)構(gòu),請根據(jù)PCB廠商給出的規(guī)格,重新計算阻抗。

本文使用華秋DFM軟件的阻抗計算功能,為大家展開相關(guān)疊層和阻抗設(shè)計的案例講解。這是一款國內(nèi)免費的PCB可制造性和PCBA裝配分析軟件,幫助設(shè)計工程師在生產(chǎn)前檢查出可制造性問題,且能夠滿足工程師需要的多種使用場景。


華秋DFM軟件下載地址(復(fù)制到電腦瀏覽器打開):

https://dfm.elecfans.com/uploads/software/promoter/hqdfm_DFMGZH.zip


8層通孔板1.6mm厚度疊層設(shè)計

在8層通孔板疊層設(shè)計中,頂層信號L1的參考平面為L2,底層信號L8的參考平面為L7。建議層疊為TOP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基銅厚度建議全部采用 1oZ,厚度為1.6mm,其疊層設(shè)計如下圖所示。


8層通孔板1.6mm厚度阻抗設(shè)計

外層單端50歐姆阻抗設(shè)計

使用華秋DFM工具,選擇外層單端阻抗模型,輸入對應(yīng)參數(shù),計算出對應(yīng)線寬為3.8mil,L1與L8層是對稱設(shè)計,故L1層與L8層50歐姆單端走線為3.8mil,如下圖所示。

外層差分100歐姆阻抗設(shè)計

使用華秋DFM工具,選擇外層單端阻抗模型,輸入對應(yīng)參數(shù),計算出對應(yīng)線寬/間距為3.3/7.7mil,L1與L8層是對稱設(shè)計,故L1層與L8層100歐姆差分走線為3.3/7.7mil,如下圖所示。

內(nèi)層單端50歐姆阻抗設(shè)計

使用華秋DFM工具,選擇外層單端阻抗模型,輸入對應(yīng)參數(shù),計算出對應(yīng)線寬為4.2mil,L3與L6層是對稱設(shè)計,故L3層與L6層50歐姆單端走線為4.2mil,如下圖所示。

內(nèi)層差分100歐姆阻抗設(shè)計

使用華秋DFM工具,選擇外層單端阻抗模型,輸入對應(yīng)參數(shù),計算出對應(yīng)線寬/間距為3.3/7.7mil,L3與L6層是對稱設(shè)計,故L3層與L6層100歐姆差分走線為3.3/7.7mil,如下圖所示。

總體阻抗走線線寬


8層通孔板1.2mm厚度疊層設(shè)計

在8層通孔板疊層設(shè)計中,頂層信號L1的參考平面為L2,底層信號L8的參考平面為L7。建議層疊為TOP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基銅厚度建議全部采用 1oZ,厚度為1.2mm,詳細(xì)的疊層設(shè)計如下表所示。


8層通孔板1.2mm厚度阻抗設(shè)計

按照疊層設(shè)計參數(shù),使用華秋DFM軟件進(jìn)行阻抗計算,計算方法與上述8層1.6MM通孔一致,不一一截圖,計算出的阻抗線寬線距如下表所示。


8層通孔板1.0mm厚度疊層設(shè)計

在8層通孔板疊層設(shè)計中,頂層信號L1的參考平面為L2,底層信號L8的參考平面為L7。建議層疊為TOP-Gnd-Signal-Power-Gnd-Signal-Gnd-Bottom,基銅厚度建議全部采用 1oZ,厚度為1.0mm,詳細(xì)的疊層設(shè)計如下表所示。


8層通孔板1.0mm厚度阻抗設(shè)計

按照疊層設(shè)計參數(shù),使用華秋DFM軟件進(jìn)行阻抗計算,計算方法與上述8層1.6MM通孔一致,不一一截圖,計算出的阻抗線寬線距如下表所示。


10層1階HDI板1.6mm厚度疊層設(shè)計

在10層1階板疊層設(shè)計中,頂層信號L1的參考平面為L2,底層信號L10的參考平面為L9。建議層疊為TOP-Signal/Gnd-Gnd/Power-Signal-Gnd/Power-Gnd/Power-Gnd/Power-Signal-Gnd-Bottom,其中L1,L2,L9,L10,建議采用1oZ,其它內(nèi)層采用HoZ。如下圖所示為1.6mm板厚的參考疊層。


10層1階HDI板1.6mm厚度阻抗設(shè)計

按照疊層設(shè)計參數(shù),使用華秋dfm軟件進(jìn)行阻抗計算,計算方法與上述8層通孔一致,不一一截圖,計算出的單端阻抗線寬線距、差分阻抗線寬線距如下圖所示。


10層2階HDI板1.6mm厚度疊層設(shè)計

在10層2階板疊層設(shè)計中,頂層信號L1的參考平面為L2,底層信號L10的參考平面為L9。建議層疊為TOP-Gnd-Signal-Gnd-Power-Signal/Pow -Gnd-Signal-Gnd-Bottom,其中L1,L2,L3,L8,L9,L10,建議采用1oZ,其它內(nèi)層采用HoZ。下圖為1.6mm板厚的參考疊層。


10層2階HDI板1.6mm厚度阻抗設(shè)計

按照疊層設(shè)計參數(shù),使用華秋dfm軟件進(jìn)行阻抗計算,計算方法與上述8層通孔一致,不一一截圖,計算出的單端阻抗線寬線距、差分阻抗線寬線距如下圖所示。


華秋DFM軟件下載地址(復(fù)制到電腦瀏覽器打開):

https://dfm.elecfans.com/uploads/software/promoter/hqdfm_hqsc.zip



專屬福利


上方鏈接下載還可享多層板首單立減50元

每月1次4層板免費打樣

并領(lǐng)取多張無門檻元器件+打板+貼片”優(yōu)惠券




原文標(biāo)題:一文輕松搞定PCB疊層和阻抗設(shè)計

文章出處:【微信公眾號:華秋商城】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 華秋商城
    +關(guān)注

    關(guān)注

    8

    文章

    119

    瀏覽量

    8659

原文標(biāo)題:一文輕松搞定PCB疊層和阻抗設(shè)計

文章出處:【微信號:華強(qiáng)芯城,微信公眾號:華秋商城】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    技術(shù)資訊 I PCB設(shè)計三大頑疾:規(guī)則亂、布線慢、偏——Allegro X Designer 的系統(tǒng)級解法

    的核心功能,從規(guī)則管理、布線效率、設(shè)計這三個方面入手,剖析貫穿整個設(shè)計流程的專業(yè)設(shè)計體系。本文要點keypoint看懂AllegroXDesigner系統(tǒng)級
    的頭像 發(fā)表于 03-27 16:44 ?6887次閱讀
    技術(shù)資訊 I <b class='flag-5'>PCB</b>設(shè)計三大頑疾:規(guī)則亂、布線慢、<b class='flag-5'>疊</b><b class='flag-5'>層</b>偏——Allegro X Designer 的系統(tǒng)級解法

    Bamtone班通:不同基材介電常數(shù)對PCB阻抗的影響有多大?

    PCB阻抗與基材介電常數(shù)大致成反比,在、線寬、介質(zhì)厚度都不變的前提下,介電常數(shù)越高,阻抗越?。唤殡姵?shù)越低,
    的頭像 發(fā)表于 01-21 11:34 ?2322次閱讀
    Bamtone班通:不同基材介電常數(shù)對<b class='flag-5'>PCB</b><b class='flag-5'>阻抗</b>的影響有多大?

    西門子PCB設(shè)計工具Z-planner Enterprise 2510版本的新增功能

    Z-planner Enterprise 是設(shè)計工具,專注于管理和優(yōu)化您的 PCB
    的頭像 發(fā)表于 01-04 16:17 ?382次閱讀
    西門子<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計工具Z-planner Enterprise 2510版本的新增功能

    PCB加工中的“流膠”到底是怎么影響阻抗的?

    ,今兒再給大家分享些影響指數(shù)也賊高的因素,那就是流膠。。。 什么是流膠?的確又要花點篇幅從PCB加工工藝說起了。首先PCB的組成大家
    發(fā)表于 12-23 10:14

    固態(tài)電容:小型化封裝,釋放PCB更多空間

    固態(tài)電容通過小型化封裝設(shè)計,顯著釋放PCB空間,同時保持高性能與可靠性,成為高密度電子系統(tǒng)的理想選擇。
    的頭像 發(fā)表于 12-05 16:15 ?851次閱讀

    電容是如何實現(xiàn)高頻噪聲抑制的?

    主題:求解電容的高頻秘訣:其工藝是如何實現(xiàn)極低ESL和高自諧振頻率的? 我們了解到超低ESR
    發(fā)表于 12-04 09:19

    固態(tài)電容的性能優(yōu)勢

    固態(tài)電容(MLPC)憑借其獨特的結(jié)構(gòu)設(shè)計與材料特性,在性能上展現(xiàn)出顯著優(yōu)勢,尤其在小型化、高頻特性、抗振性、高溫穩(wěn)定性及安全性方面表現(xiàn)突出,以下是詳細(xì)分析: 、小型化與高容量密度:突破空間限制
    的頭像 發(fā)表于 11-26 09:30 ?1007次閱讀

    貼片電感代理-電感的實際應(yīng)用

    電感,作為種基于多層陶瓷或磁性材料制成的電感元件,以其小型化、高頻特性好、品質(zhì)因數(shù)高、散熱性能好及抗干擾能力強(qiáng)等優(yōu)勢,在消費電子、工業(yè)自動化及汽車電子等領(lǐng)域得到了廣泛應(yīng)用。以下將詳細(xì)闡述
    的頭像 發(fā)表于 08-22 17:38 ?995次閱讀
    貼片電感代理-<b class='flag-5'>疊</b><b class='flag-5'>層</b>電感的實際應(yīng)用

    宏集HMI-4G套裝,輕松搞定“數(shù)據(jù)上云+異地遠(yuǎn)程運維”

    工業(yè)現(xiàn)場設(shè)備分散、環(huán)境復(fù)雜、網(wǎng)絡(luò)難部署?宏集 HMI-4G 套裝搞定!輕松打破數(shù)據(jù)孤島,實現(xiàn)數(shù)據(jù)上云與遠(yuǎn)程運維。文末附有真實客戶案例,歡迎查閱參考。
    的頭像 發(fā)表于 08-14 16:46 ?1200次閱讀
    宏集HMI-4G套裝,<b class='flag-5'>輕松</b><b class='flag-5'>搞定</b>“數(shù)據(jù)上云+異地遠(yuǎn)程運維”

    如何為EMC設(shè)計選擇PCB結(jié)構(gòu)

    在設(shè)計電磁兼容性(EMC)表現(xiàn)優(yōu)異的 PCB 時,結(jié)構(gòu)的選擇是需要掌握的核心概念之。
    的頭像 發(fā)表于 07-15 10:25 ?6758次閱讀
    如何為EMC設(shè)計選擇<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>結(jié)構(gòu)

    Allegro Skill工藝輔助之導(dǎo)入模板

    PCB設(shè)計中,導(dǎo)入模板能夠確保設(shè)計的標(biāo)準(zhǔn)化和規(guī)范化,避免因手動設(shè)置參數(shù)而可能出現(xiàn)的錯誤或不
    的頭像 發(fā)表于 07-10 17:10 ?3442次閱讀
    Allegro Skill工藝輔助之導(dǎo)入<b class='flag-5'>疊</b><b class='flag-5'>層</b>模板

    PCB設(shè)計避坑指南

    ?當(dāng)產(chǎn)品工作溫度升高時,PCB是否出現(xiàn)意外故障?這些痛點很可能源自不合理的設(shè)計。當(dāng)我們面對越來越高速的電路設(shè)計,合理的結(jié)構(gòu)已成為項目
    的頭像 發(fā)表于 06-25 07:36 ?3108次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計避坑指南

    PCB設(shè)計避坑指南

    阻抗公差控制在±10%。 2、鍵分析 自動檢測設(shè)計隱患,排除生產(chǎn)難點和設(shè)計缺陷,警示影響價格因素。 3、驗證 軟件能自動匹配符合生產(chǎn)的
    發(fā)表于 06-24 20:09

    天合光能再度刷新組件功率世界紀(jì)錄

    繼6月9日宣布鈣鈦礦/晶體硅30.6%組件效率及829W組件功率雙世界紀(jì)錄后,天合光能今日再傳喜訊——
    的頭像 發(fā)表于 06-13 15:58 ?1086次閱讀

    捷多邦專家解讀:如何選擇最優(yōu)PCB方案?

    PCB設(shè)計中,多層板的設(shè)計直接影響信號完整性、電源分配和EMC性能。合理的結(jié)構(gòu)不僅能提升電路板的可靠性,還能優(yōu)化生產(chǎn)成本。作為行業(yè)
    的頭像 發(fā)表于 05-11 10:58 ?900次閱讀