chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

時(shí)序分析基本概念解析

ruikundianzi ? 來(lái)源:IP與SoC設(shè)計(jì) ? 2023-08-08 10:31 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

完整形式 :

CRP:時(shí)鐘重新收斂悲觀主義。

什么是 CRP(時(shí)鐘重新收斂悲觀主義)?

正如“聚合”的意思(字典)“兩個(gè)或多個(gè)事物聚集在一起的發(fā)生”。所以我們可以假設(shè)它也與 2 個(gè)時(shí)鐘路徑聚集在一起有關(guān)。 (了解時(shí)鐘路徑請(qǐng)參考另一篇博客-靜態(tài)時(shí)序分析基礎(chǔ):第1部分“時(shí)序路徑”)

現(xiàn)在假設(shè)有如圖所示的 2 個(gè)觸發(fā)器電路。

wKgZomTRqX2AQnp8AAAe2WjZ2SE201.jpg

正如您所看到的,翻牌共享一個(gè)公共時(shí)鐘,但物理上放置在同一芯片的不同位置?;蛘咭云渌绞?,您可以說(shuō)啟動(dòng)時(shí)鐘路徑和捕獲時(shí)鐘路徑(請(qǐng)參閱靜態(tài)時(shí)序分析基礎(chǔ):第 1 部分“時(shí)序路徑”以定義啟動(dòng)和捕獲時(shí)鐘路徑)共享時(shí)鐘樹(shù)中的公共段,直到知道為“公共點(diǎn)”(在上圖中,您可以看到“公共點(diǎn)”被寫(xiě)為“到目前為止兩個(gè)觸發(fā)器公共的時(shí)鐘路徑”)。 2 個(gè)時(shí)鐘路徑與此不同。

我們知道,每個(gè)單元都有兩種類型的延遲作為其規(guī)范的一部分,“最大延遲”和“最小延遲”。在設(shè)計(jì)中有多種場(chǎng)景,我們使用特定單元的最大延遲或最小延遲。如時(shí)序分析時(shí)的最佳情況分析(BC)、最壞情況(WC)分析、OCV(片上變異)分析等。

讓我們考慮公共段的最大延遲和最小延遲為

最大延遲=1.2ns

最小延遲=1.0ns。

現(xiàn)在,如果在時(shí)序分析期間出現(xiàn)必須對(duì)一個(gè)時(shí)序路徑使用最大延遲而對(duì)另一時(shí)序路徑使用最小延遲的情況(例如在 OCV 分析期間),則必須對(duì)公共路徑使用 2 個(gè)不同的值。但實(shí)際上,同一組單元對(duì)于不同的時(shí)鐘路徑不會(huì)有不同的行為。

例如,對(duì)于設(shè)置檢查,它使用啟動(dòng)時(shí)鐘路徑的最大延遲(1.2ns + 延遲,因?yàn)閱?dòng)路徑中的其余電路)和捕獲時(shí)鐘路徑的最小延遲(1.0ns + 延遲,因?yàn)閱?dòng)路徑中的其余電路)。發(fā)射路徑中電路的其余部分。

然而,在物理設(shè)計(jì)中,時(shí)鐘樹(shù)公共部分上的單元無(wú)法同時(shí)實(shí)現(xiàn)其最大和最小延遲值。因此,公共點(diǎn)將存在單個(gè)延遲值,該延遲值將傳播到啟動(dòng)和捕獲時(shí)鐘路徑。這與我們上面描述的時(shí)序分析方法相沖突,因?yàn)槲覀冊(cè)诠颤c(diǎn)使用兩組延遲值。

因此,我們的時(shí)序報(bào)告包含人為引入的悲觀情緒,這種悲觀情緒源自我們對(duì)沿著時(shí)鐘網(wǎng)絡(luò)的這一公共部分的啟動(dòng)和捕獲路徑使用最大和最小延遲。這種悲觀主義的價(jià)值是時(shí)鐘網(wǎng)絡(luò)中公共點(diǎn)的最大和最小延遲之間的差異。

由于這種效應(yīng)(在本例中為 0.2 ns)而產(chǎn)生的悲觀量稱為“時(shí)鐘再收斂悲觀度”。

時(shí)鐘再收斂悲觀 =(最大時(shí)鐘延遲)-(最小時(shí)鐘延遲)

注意:上述情況對(duì)于保留檢查也是相同的。

類似類型的情況也可能出現(xiàn)在不同類型的電路中。讓我們討論其中之一。請(qǐng)看下圖。

wKgaomTRqX2AT_T3AAAhye4D9Hs224.jpg

饋入多路復(fù)用器的兩個(gè)時(shí)鐘路徑不能同時(shí)處于活動(dòng)狀態(tài),但分析可以考慮一次建立或保持檢查的較短和較長(zhǎng)路徑。這會(huì)導(dǎo)致不同的啟動(dòng)和捕獲時(shí)鐘路徑延遲以及隨之而來(lái)的悲觀情緒。

如何去除CRP?

這種不準(zhǔn)確性的自動(dòng)校正稱為時(shí)鐘再收斂悲觀消除 (CRPR)。默認(rèn)情況下,大多數(shù)工具(用于時(shí)序計(jì)算的EDA工具)禁用此功能(自動(dòng)校正)。您可以通過(guò)在時(shí)序分析期間設(shè)置一個(gè)/多個(gè)變量來(lái)啟用此功能。不同的工具對(duì)此有不同的變量。請(qǐng)參閱相應(yīng)工具的用戶指南或手冊(cè)。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 時(shí)鐘
    +關(guān)注

    關(guān)注

    11

    文章

    1999

    瀏覽量

    135217
  • 觸發(fā)器
    +關(guān)注

    關(guān)注

    14

    文章

    2065

    瀏覽量

    63524
  • 時(shí)序分析
    +關(guān)注

    關(guān)注

    2

    文章

    130

    瀏覽量

    24270
  • 靜態(tài)時(shí)序
    +關(guān)注

    關(guān)注

    0

    文章

    20

    瀏覽量

    7073

原文標(biāo)題:博文速遞:Clock Reconvergence Pessimism (CRP) basic

文章出處:【微信號(hào):IP與SoC設(shè)計(jì),微信公眾號(hào):IP與SoC設(shè)計(jì)】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    時(shí)序分析中的一些基本概念

    時(shí)序分析是FPGA設(shè)計(jì)中永恒的話題,也是FPGA開(kāi)發(fā)人員設(shè)計(jì)進(jìn)階的必由之路。慢慢來(lái),先介紹時(shí)序分析中的一些基本概念。
    發(fā)表于 10-21 09:28 ?5079次閱讀

    時(shí)序分析中的一些基本概念

    時(shí)序分析時(shí)FPGA設(shè)計(jì)中永恒的話題,也是FPGA開(kāi)發(fā)人員設(shè)計(jì)進(jìn)階的必由之路。慢慢來(lái),先介紹時(shí)序分析中的一些基本概念
    發(fā)表于 02-11 19:08 ?5159次閱讀
    <b class='flag-5'>時(shí)序</b><b class='flag-5'>分析</b>中的一些<b class='flag-5'>基本概念</b>

    時(shí)序分析基本概念——STA概述簡(jiǎn)析

    時(shí)序分析基本概念介紹——STA概述,動(dòng)態(tài)時(shí)序分析,主要是通過(guò)輸入向量作為激勵(lì),來(lái)驗(yàn)證整個(gè)設(shè)計(jì)的時(shí)序
    的頭像 發(fā)表于 12-14 17:01 ?3.1w次閱讀
    <b class='flag-5'>時(shí)序</b><b class='flag-5'>分析</b><b class='flag-5'>基本概念</b>——STA概述簡(jiǎn)析

    時(shí)序分析基本概念介紹——時(shí)序庫(kù)Lib,除了這些你還想知道什么?

    時(shí)序分析基本概念介紹——時(shí)序庫(kù)Lib。用于描述物理單元的時(shí)序和功耗信息的重要庫(kù)文件。lib庫(kù)是最基本的時(shí)
    的頭像 發(fā)表于 12-15 17:11 ?1.4w次閱讀
    <b class='flag-5'>時(shí)序</b><b class='flag-5'>分析</b><b class='flag-5'>基本概念</b>介紹——<b class='flag-5'>時(shí)序</b>庫(kù)Lib,除了這些你還想知道什么?

    詳細(xì)介紹時(shí)序基本概念Timing arc

    時(shí)序分析基本概念介紹——Timing Arc
    的頭像 發(fā)表于 01-02 09:29 ?2.6w次閱讀
    詳細(xì)介紹<b class='flag-5'>時(shí)序</b><b class='flag-5'>基本概念</b>Timing arc

    時(shí)序分析時(shí)序約束的基本概念詳細(xì)說(shuō)明

    時(shí)序分析時(shí)FPGA設(shè)計(jì)中永恒的話題,也是FPGA開(kāi)發(fā)人員設(shè)計(jì)進(jìn)階的必由之路。慢慢來(lái),先介紹時(shí)序分析中的一些基本概念。
    發(fā)表于 01-08 16:57 ?28次下載
    <b class='flag-5'>時(shí)序</b><b class='flag-5'>分析</b>和<b class='flag-5'>時(shí)序</b>約束的<b class='flag-5'>基本概念</b>詳細(xì)說(shuō)明

    FPGA設(shè)計(jì)中時(shí)序分析基本概念

    時(shí)序分析時(shí)FPGA設(shè)計(jì)中永恒的話題,也是FPGA開(kāi)發(fā)人員設(shè)計(jì)進(jìn)階的必由之路。慢慢來(lái),先介紹時(shí)序分析中的一些基本概念
    的頭像 發(fā)表于 03-18 11:07 ?4471次閱讀

    靜態(tài)時(shí)序分析基本概念和方法

    向量和動(dòng)態(tài)仿真 。本文將介紹靜態(tài)時(shí)序分析基本概念和方法,包括時(shí)序約束,時(shí)序路徑,時(shí)序裕量,se
    的頭像 發(fā)表于 06-28 09:38 ?2622次閱讀
    靜態(tài)<b class='flag-5'>時(shí)序</b><b class='flag-5'>分析</b>的<b class='flag-5'>基本概念</b>和方法

    介紹時(shí)序分析基本概念lookup table

    今天要介紹的時(shí)序分析基本概念是lookup table。中文全稱時(shí)序查找表。
    的頭像 發(fā)表于 07-03 14:30 ?2882次閱讀
    介紹<b class='flag-5'>時(shí)序</b><b class='flag-5'>分析</b>的<b class='flag-5'>基本概念</b>lookup table

    時(shí)序分析基本概念介紹&lt;Latency&gt;

    今天要介紹的時(shí)序分析基本概念是Latency, 時(shí)鐘傳播延遲。主要指從Clock源到時(shí)序組件Clock輸入端的延遲時(shí)間。
    的頭像 發(fā)表于 07-04 15:37 ?4846次閱讀
    <b class='flag-5'>時(shí)序</b><b class='flag-5'>分析</b><b class='flag-5'>基本概念</b>介紹&lt;Latency&gt;

    介紹時(shí)序分析基本概念MMMC

    今天我們要介紹的時(shí)序分析基本概念是MMMC分析(MCMM)。全稱是multi-mode, multi-corner, 多模式多端角分析模式。
    的頭像 發(fā)表于 07-04 15:40 ?4387次閱讀
    介紹<b class='flag-5'>時(shí)序</b><b class='flag-5'>分析</b><b class='flag-5'>基本概念</b>MMMC

    時(shí)序分析基本概念介紹&lt;Skew&gt;

    今天要介紹的時(shí)序分析基本概念是skew,我們稱為偏差。
    的頭像 發(fā)表于 07-05 10:29 ?5586次閱讀
    <b class='flag-5'>時(shí)序</b><b class='flag-5'>分析</b><b class='flag-5'>基本概念</b>介紹&lt;Skew&gt;

    時(shí)序分析Slew/Transition基本概念介紹

    今天要介紹的時(shí)序分析基本概念是Slew,信號(hào)轉(zhuǎn)換時(shí)間,也被稱為transition time。
    的頭像 發(fā)表于 07-05 14:50 ?5751次閱讀
    <b class='flag-5'>時(shí)序</b><b class='flag-5'>分析</b>Slew/Transition<b class='flag-5'>基本概念</b>介紹

    時(shí)序分析基本概念介紹—Timing Arc

    今天我們要介紹的時(shí)序基本概念是Timing arc,中文名時(shí)序弧。這是timing計(jì)算最基本的組成元素,在昨天的lib庫(kù)介紹中,大部分時(shí)序信息都以Timing arc呈現(xiàn)。
    的頭像 發(fā)表于 07-06 15:00 ?5929次閱讀
    <b class='flag-5'>時(shí)序</b><b class='flag-5'>分析</b><b class='flag-5'>基本概念</b>介紹—Timing Arc

    時(shí)序分析基本概念介紹&lt;ILM&gt;

    今天我們要介紹的時(shí)序分析基本概念是ILM, 全稱Interface Logic Model。是一種block的結(jié)構(gòu)模型。
    的頭像 發(fā)表于 07-07 17:26 ?4329次閱讀
    <b class='flag-5'>時(shí)序</b><b class='flag-5'>分析</b><b class='flag-5'>基本概念</b>介紹&lt;ILM&gt;