chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB設(shè)計中的疊層原則

凡億PCB ? 來源:凡億 ? 作者:凡億 ? 2023-11-13 07:50 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在進行多層PCB的設(shè)計時,PCB的層疊是其中一個非常重要的環(huán)節(jié),層疊的好壞對于產(chǎn)品的性能有直接的影響,下面我們將為大家梳理一下多層板層疊的一些基本原則。

首先,我們需要滿足信號層與地層相鄰疊放,在有相鄰地層的作用下可以有效的減小信號之間的串擾和電磁輻射,地層可用于提供電流回路和屏蔽信號層的電磁輻射,特別是在高頻高速的PCB設(shè)計中,在有相鄰地層的情況下也能避免信號跨分割的問題,所以在PCB設(shè)計時我們的重要信號也應(yīng)該放置在靠近地層的信號層中。

wKgZomVQFFaAWGExAADI8Px7IzQ903.png

第二點,在疊層時應(yīng)該要保持層疊的對稱性,層疊是否對稱關(guān)系到后期PCB板成品的彎曲度,如果層疊不對稱會導致板子成品出現(xiàn)翹曲的情況,從而進一步影響板子的貼片,可能會出現(xiàn)焊接不牢固,虛焊等情況。

wKgZomVQFFaAI44qAAAo4VE4pNU396.png

第三點,與元器件相鄰的層要設(shè)置為地平面,可以為器件提供屏蔽的作用,以及避免表底層信號出現(xiàn)跨分割情況(跨分割指的是一個信號的相鄰參考層經(jīng)過了多個平面)

wKgZomVQFFaAfuVlAADwbyxagsY703.png

第四點,電源層應(yīng)該盡可能的與地平面相鄰,構(gòu)成平面電容,從而降低電源平面阻抗

wKgZomVQFFaAINvkAAAcRsOe5TQ577.png

第五點,盡量不要出現(xiàn)相鄰的平行布線層,相鄰平行布線層間串擾會非常大,從而影響信號質(zhì)量,影響板子性能,如果在出現(xiàn)相鄰布線層的情況盡量一層走橫的,一層走豎的,或者增加這兩個層之間的厚度,把間距拉開也能有效解決串擾問題,比如我們常說的“假八層”設(shè)計。

wKgZomVQFFeANz15AAAeE9FaGRE221.png

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4402

    文章

    23858

    瀏覽量

    423703
  • PCB設(shè)計
    +關(guān)注

    關(guān)注

    396

    文章

    4920

    瀏覽量

    95073
  • 疊層
    +關(guān)注

    關(guān)注

    0

    文章

    30

    瀏覽量

    10302

原文標題:PCB設(shè)計中的疊層原則

文章出處:【微信號:FANYPCB,微信公眾號:凡億PCB】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    西門子PCB設(shè)計工具Z-planner Enterprise 2510版本的新增功能

    Z-planner Enterprise 是一款設(shè)計工具,專注于管理和優(yōu)化您的 PCB 。它能夠盡可能精確的輸出仿真
    的頭像 發(fā)表于 01-04 16:17 ?224次閱讀
    西門子<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計工具Z-planner Enterprise 2510版本的新增功能

    固態(tài)電容:小型化封裝,釋放PCB更多空間

    固態(tài)電容通過小型化封裝設(shè)計,顯著釋放PCB空間,同時保持高性能與可靠性,成為高密度電子系統(tǒng)的理想選擇。
    的頭像 發(fā)表于 12-05 16:15 ?641次閱讀

    電容是如何實現(xiàn)高頻噪聲抑制的?

    主題:求解電容的高頻秘訣:其工藝是如何實現(xiàn)極低ESL和高自諧振頻率的? 我們了解到超低ESR
    發(fā)表于 12-04 09:19

    從入門到精通:PCB設(shè)計必須遵守的5大核心原則

    一站式PCBA加工廠家今天為大家講講PCB設(shè)計需要遵守的原則有哪些?PCB設(shè)計必須遵守的原則。在PCB設(shè)計
    的頭像 發(fā)表于 11-13 09:21 ?789次閱讀

    貼片電感代理-電感的實際應(yīng)用

    電感,作為一種基于多層陶瓷或磁性材料制成的電感元件,以其小型化、高頻特性好、品質(zhì)因數(shù)高、散熱性能好及抗干擾能力強等優(yōu)勢,在消費電子、工業(yè)自動化及汽車電子等領(lǐng)域得到了廣泛應(yīng)用。以下將詳細闡述
    的頭像 發(fā)表于 08-22 17:38 ?855次閱讀
    貼片電感代理-<b class='flag-5'>疊</b><b class='flag-5'>層</b>電感的實際應(yīng)用

    如何為EMC設(shè)計選擇PCB結(jié)構(gòu)

    在設(shè)計電磁兼容性(EMC)表現(xiàn)優(yōu)異的 PCB 時,結(jié)構(gòu)的選擇是需要掌握的核心概念之一。
    的頭像 發(fā)表于 07-15 10:25 ?6499次閱讀
    如何為EMC設(shè)計選擇<b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>結(jié)構(gòu)

    Allegro Skill工藝輔助之導入模板

    PCB設(shè)計,導入模板能夠確保設(shè)計的標準化和規(guī)范化,避免因手動設(shè)置參數(shù)而可能出現(xiàn)的錯誤
    的頭像 發(fā)表于 07-10 17:10 ?3136次閱讀
    Allegro Skill工藝輔助之導入<b class='flag-5'>疊</b><b class='flag-5'>層</b>模板

    PCB設(shè)計避坑指南

    每次PCB設(shè)計最讓你頭疼的是什么?是密密麻麻的走線?還是讓人抓狂的EMI問題?問題的根源可能藏在你看不見的地方——PCB結(jié)構(gòu)。當你的設(shè)計從實驗室小批量轉(zhuǎn)到批量生產(chǎn)時,是否遇到過信號
    的頭像 發(fā)表于 06-25 07:36 ?2838次閱讀
    <b class='flag-5'>PCB</b><b class='flag-5'>疊</b><b class='flag-5'>層</b>設(shè)計避坑指南

    PCB設(shè)計避坑指南

    每次PCB設(shè)計最讓你頭疼的是什么?是密密麻麻的走線?還是讓人抓狂的EMI問題?問題的根源可能藏在你看不見的地方—— PCB結(jié)構(gòu) 。 當你的設(shè)計從實驗室小批量轉(zhuǎn)到批量生產(chǎn)時,是否遇到
    發(fā)表于 06-24 20:09

    高速PCB布局/布線的原則

    目錄:一、布線的一般原則1、PCB板知識2、5-5原則3、20H原則4、3W/4W/10W原則(W:Width)5、重疊電源與地線
    的頭像 發(fā)表于 05-28 19:34 ?2252次閱讀
    高速<b class='flag-5'>PCB</b>布局/布線的<b class='flag-5'>原則</b>

    原理圖和PCB設(shè)計的常見錯誤

    在電子設(shè)計領(lǐng)域,原理圖和PCB設(shè)計是產(chǎn)品開發(fā)的基石,但設(shè)計過程難免遇到各種問題,若不及時排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設(shè)計的常見錯誤,整理成一份實用的速
    的頭像 發(fā)表于 05-15 14:34 ?1168次閱讀

    捷多邦專家解讀:如何選擇最優(yōu)PCB方案?

    PCB設(shè)計,多層板的設(shè)計直接影響信號完整性、電源分配和EMC性能。合理的結(jié)構(gòu)不僅能提
    的頭像 發(fā)表于 05-11 10:58 ?752次閱讀

    Altium DesignerPCB設(shè)計規(guī)則設(shè)置

    在使用 Altium Designer 進行PCB設(shè)計時,除了電氣間距(Clearance)等基礎(chǔ)規(guī)則外, 導線寬度、阻焊、內(nèi)電連接、銅皮敷設(shè)等規(guī)則也同樣重要 。這些設(shè)置不僅影響布線效率,還決定了成品板的可制造性與可靠性。
    的頭像 發(fā)表于 04-17 13:54 ?8000次閱讀
    Altium Designer<b class='flag-5'>中</b><b class='flag-5'>PCB設(shè)計</b>規(guī)則設(shè)置

    PCB設(shè)計容易遇到的問題

    印制電路板(PCB)設(shè)計是電子產(chǎn)品開發(fā)的關(guān)鍵環(huán)節(jié),其質(zhì)量直接影響產(chǎn)品的性能和可靠性。下面將分享幾個PCB設(shè)計容易遇到的問題,提供其解決方案,希望對小伙伴們有所幫助。
    的頭像 發(fā)表于 04-15 16:20 ?1089次閱讀

    PCB】四電路板的PCB設(shè)計

    摘要 詳細介紹有關(guān)電路板的PCB設(shè)計過程以及應(yīng)注意的問題。在設(shè)計過程針對普通元器件及一些特殊元器件采用不同的布局原則;比較手工布線、自動布線及交互式 布線的優(yōu)點及不足之處;介紹PCB
    發(fā)表于 03-12 13:31