chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

專家訪談 | FPGA到底是啥?如何做好FPGA質(zhì)量控制與測(cè)試?

廣電計(jì)量 ? 2024-03-04 09:37 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

FPGA質(zhì)量控制與測(cè)試

隨著數(shù)字化、智能化裝備的爆發(fā)式發(fā)展,具備更高可靠性、更高集成性的FPGA產(chǎn)品,依靠自身的自定義編程設(shè)計(jì)、可重復(fù)性修訂等特性,成功取代了傳統(tǒng)堆疊化電子元器件設(shè)計(jì)方式,應(yīng)用到裝備的設(shè)計(jì)中去。未來電子信息領(lǐng)域,硬件裝備軟件化設(shè)計(jì)趨勢(shì)已不可逆轉(zhuǎn)??梢哉f,只要存在硬件,就必然有FPGA的身影。本期“專家訪談”欄目,邀請(qǐng)廣電計(jì)量軟件測(cè)試技術(shù)副總監(jiān)齊躍,深度解析FPGA質(zhì)量控制與測(cè)試,助力企業(yè)提升FPGA測(cè)試效率和設(shè)計(jì)質(zhì)量。

齊躍

廣電計(jì)量軟件測(cè)試技術(shù)副總監(jiān)

軟件/FPGA測(cè)評(píng)從業(yè)經(jīng)歷13年,兩項(xiàng)國(guó)家發(fā)明專利授權(quán)發(fā)明人,一項(xiàng)軟件著作權(quán)著作人。主要從事航空航天、特殊裝備等領(lǐng)域軟件及FPGA第三方及鑒定測(cè)評(píng),覆蓋導(dǎo)航定位、雷達(dá)、圖像處理、遙控遙測(cè)等專業(yè),具有豐富的FPGA軟件測(cè)評(píng)工作經(jīng)驗(yàn)。

FPGA軟件的主要應(yīng)用領(lǐng)域有哪些?

FPGA,全稱Field-Programmable Gate Array,翻譯成中文即現(xiàn)場(chǎng)可編程門陣列。它是一種主要以數(shù)字電路為主的集成芯片,屬于可編程器件中的一種。FPGA作為ASIC(專用集成電路)領(lǐng)域中的一種半定制電路而出現(xiàn),具有無限次重新編程的能力,通過對(duì)預(yù)制的門電路、觸發(fā)器和可編程布線資源重新配置,可以實(shí)現(xiàn)任意的邏輯功能,大大提高了集成電路的靈活性,既解決了定制電路缺乏靈活性的不足,又克服了原有可編程器件門電路數(shù)容量過小的缺點(diǎn)。

因此,F(xiàn)PGA的應(yīng)用方向非常廣泛,按照應(yīng)用領(lǐng)域來看,F(xiàn)PGA在高速通信、數(shù)據(jù)處理、工業(yè)控制、特殊裝備和航空航天等眾多領(lǐng)域都已經(jīng)得到了廣泛的應(yīng)用。

為什么對(duì)FPGA軟件進(jìn)行測(cè)評(píng)?

根據(jù)有關(guān)單位某產(chǎn)品試驗(yàn)鑒定工作要求中提出,“FPGA應(yīng)列入軟件清單進(jìn)行管理,列入軟件測(cè)試要求考核范圍,關(guān)鍵或重要FPGA要針對(duì)性開展代碼規(guī)則檢查、功能仿真、時(shí)序驗(yàn)證等測(cè)試”。所以根據(jù)上述文件要求所有設(shè)備中的FPGA軟件都要進(jìn)行內(nèi)部測(cè)試/第三方測(cè)評(píng)/鑒定測(cè)評(píng)。

FPGA軟件測(cè)試面臨哪些挑戰(zhàn)?

FPGA軟件包含進(jìn)行設(shè)計(jì)而產(chǎn)生的程序、文檔和數(shù)據(jù),同時(shí)包含與之相關(guān)的軟件特性和硬件特性。FPGA軟件測(cè)試需要考慮軟件代碼正確性、軟硬件接口協(xié)調(diào)性、時(shí)序性等方面的全面覆蓋。FPGA能夠穩(wěn)定、可靠地工作,不但功能需滿足要求,時(shí)序指標(biāo)、安全性指標(biāo)等均需滿足要求。

不同的FPGA芯片廠商、不同的運(yùn)行電壓和溫度情況下,F(xiàn)PGA的時(shí)序會(huì)有很大不同,經(jīng)常造成FPGA執(zhí)行時(shí)出現(xiàn)錯(cuò)誤。因此,F(xiàn)PGA測(cè)試需要在驗(yàn)證FPGA軟件特性的同時(shí),驗(yàn)證FPGA芯片硬件特性、電壓與溫度對(duì)時(shí)序的影響等環(huán)境特性是否滿足要求。因此,F(xiàn)PGA軟件測(cè)試包含對(duì)FPGA軟件特性、硬件特性及環(huán)境特性全方位的測(cè)試。

FPGA軟件測(cè)試的內(nèi)容及流程有哪些?

FPGA開發(fā)流程復(fù)雜,從前端設(shè)計(jì)代碼到最后生成配置位流文件,均有可能引入設(shè)計(jì)缺陷。因此,在安全關(guān)鍵領(lǐng)域,F(xiàn)PGA軟件的獨(dú)立測(cè)評(píng)流程涵蓋由RTL代碼生成位流文件的各關(guān)鍵節(jié)點(diǎn),從不同層次采用多種方法對(duì)軟件功能、接口、時(shí)序、和性能進(jìn)行確認(rèn)。

主要測(cè)試方法有:編碼規(guī)則檢查、跨時(shí)鐘檢查、功能仿真、門級(jí)仿真、時(shí)序仿真、功耗分析、邏輯等效性檢查等。測(cè)試過程主要包括:

1.首先根據(jù)軟件需求進(jìn)行測(cè)試需求分析,確保測(cè)試100%覆蓋軟件需求。

2.針對(duì)RTL級(jí)代碼進(jìn)行編碼規(guī)則檢查及功能仿真測(cè)試,驗(yàn)證FPGA前端設(shè)計(jì)的正確性。

3.針對(duì)邏輯綜合后的門級(jí)網(wǎng)表文件進(jìn)行邏輯等效性測(cè)試,驗(yàn)證邏輯綜合的可靠性、一致性。

4.針對(duì)布局布線后的布線網(wǎng)表進(jìn)行靜態(tài)時(shí)序分析及時(shí)序仿真測(cè)試,驗(yàn)證FPGA后端設(shè)計(jì)時(shí)序路徑是否收斂。

5.針對(duì)燒寫下載后的目標(biāo)設(shè)備開展板級(jí)實(shí)物測(cè)試,驗(yàn)證FPGA整機(jī)設(shè)備功能實(shí)現(xiàn)正確性。

6.使用專業(yè)工具對(duì)FPGA前端硬件描述設(shè)計(jì)與后端時(shí)序電路邏輯一致性進(jìn)行檢查。

如何提高FPGA測(cè)試的效率和準(zhǔn)確性?

1.采用自動(dòng)化測(cè)試工具:自動(dòng)化測(cè)試工具可以大幅提高測(cè)試效率,減少人為誤差。

2.優(yōu)化測(cè)試策略:根據(jù)FPGA的具體應(yīng)用場(chǎng)景和規(guī)格要求,制定針對(duì)性的測(cè)試策略,以提高測(cè)試的有效性和準(zhǔn)確性。

3.強(qiáng)化在板測(cè)試:在板測(cè)試可以更好地模擬實(shí)際工作情況,有助于發(fā)現(xiàn)潛在問題。

4.強(qiáng)化可靠性評(píng)估:通過改進(jìn)加速老化試驗(yàn)方法、引入更多實(shí)際工作場(chǎng)景下的應(yīng)力因子等方式,提高可靠性評(píng)估的準(zhǔn)確性。

5.強(qiáng)化仿真測(cè)試:采用更精確的仿真模型和更全面的場(chǎng)景覆蓋,提高仿真測(cè)試的有效性。

如何提高FPGA軟件設(shè)計(jì)質(zhì)量和可靠性?

FPGA質(zhì)量提升是一個(gè)涵蓋設(shè)計(jì)、驗(yàn)證、實(shí)施和測(cè)試全過程的系統(tǒng)工程,下面將詳細(xì)介紹幾個(gè)關(guān)鍵環(huán)節(jié):

1. 設(shè)計(jì)階段的質(zhì)量保證

模塊化設(shè)計(jì):采用模塊化的設(shè)計(jì)方法有助于提高代碼可讀性與重用性,并簡(jiǎn)化后期維護(hù)。每個(gè)模塊應(yīng)有明確的功能定義,遵循良好的設(shè)計(jì)原則。

資源優(yōu)化:根據(jù)具體應(yīng)用需求合理分配邏輯資源、內(nèi)存資源以及布線資源,通過算法優(yōu)化和架構(gòu)選擇來降低功耗并提升性能。

RTL設(shè)計(jì)規(guī)范:遵循行業(yè)標(biāo)準(zhǔn)和最佳實(shí)踐編寫HDL代碼,確保代碼風(fēng)格一致且易于綜合工具理解,避免潛在的時(shí)序問題。

2. 驗(yàn)證流程強(qiáng)化

功能仿真:在早期階段進(jìn)行詳盡的功能仿真驗(yàn)證,確保設(shè)計(jì)滿足規(guī)格要求,并覆蓋所有可能的狀態(tài)和邊界條件。

形式驗(yàn)證:利用形式化方法驗(yàn)證設(shè)計(jì)正確性,包括等價(jià)檢查、屬性檢查及模型檢查,以減少因傳統(tǒng)仿真遺漏而引入的問題。

靜態(tài)時(shí)序分析(STA):在布局布線后執(zhí)行嚴(yán)格的STA,確保設(shè)計(jì)達(dá)到指定的時(shí)序約束,防止由于時(shí)鐘偏斜、延時(shí)不匹配導(dǎo)致的功能失效。

3. 增強(qiáng)可靠性設(shè)計(jì)

冗余技術(shù):使用三模冗余(TMR)、糾錯(cuò)碼(ECC)或其他容錯(cuò)機(jī)制,提高系統(tǒng)的抗錯(cuò)誤能力。

內(nèi)建自測(cè)試(BIST):集成自測(cè)試電路,能夠在運(yùn)行過程中檢測(cè)硬件故障,增強(qiáng)產(chǎn)品的現(xiàn)場(chǎng)可靠性。

軟錯(cuò)誤防護(hù):針對(duì)輻射效應(yīng)和其他非永久性故障,采用適當(dāng)?shù)能涘e(cuò)誤率(SER)防護(hù)策略。

4. 硬件實(shí)現(xiàn)與簽核

綜合與優(yōu)化:選擇高性能的綜合工具,并對(duì)其進(jìn)行參數(shù)調(diào)整以獲得最優(yōu)布局布線結(jié)果,同時(shí)考慮資源利用率、速度和功率。

物理設(shè)計(jì)簽核:對(duì)完成布局布線后的設(shè)計(jì)進(jìn)行全面的物理設(shè)計(jì)簽核,包括DRC(設(shè)計(jì)規(guī)則檢查)、LVS(Layout Versus Schematic),確保設(shè)計(jì)符合工藝要求。

綜上所述,提升FPGA設(shè)計(jì)質(zhì)量涉及諸多方面,需要在整個(gè)開發(fā)周期中結(jié)合先進(jìn)的設(shè)計(jì)理念、嚴(yán)謹(jǐn)?shù)尿?yàn)證手段和科學(xué)的測(cè)試方法,才能最終打造出高可靠性的FPGA產(chǎn)品。

廣電計(jì)量具備哪些FPGA測(cè)試服務(wù)經(jīng)驗(yàn)?

廣電計(jì)量FPGA測(cè)試團(tuán)隊(duì)具有全面的裝備軟件測(cè)試資質(zhì),目前承接的項(xiàng)目包括商飛C919、載人航天、特殊裝備等領(lǐng)域數(shù)十項(xiàng)FPGA軟件測(cè)試項(xiàng)目,任務(wù)涵蓋了第三方驗(yàn)收測(cè)試、內(nèi)部測(cè)試、鑒定測(cè)試/定型測(cè)試,測(cè)試級(jí)別覆蓋單元測(cè)試、配置項(xiàng)測(cè)試和系統(tǒng)測(cè)試。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 集成電路
    +關(guān)注

    關(guān)注

    5452

    文章

    12558

    瀏覽量

    374288
  • 測(cè)試
    +關(guān)注

    關(guān)注

    9

    文章

    6171

    瀏覽量

    131276
  • FPGA測(cè)試
    +關(guān)注

    關(guān)注

    0

    文章

    3

    瀏覽量

    6929
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    請(qǐng)問Keil中的map文件到底是什么意思?

    Keil中的map文件到底是什么意思?里面是如何進(jìn)行相關(guān)執(zhí)行操作的
    發(fā)表于 11-25 06:59

    如何利用Verilog HDL在FPGA上實(shí)現(xiàn)SRAM的讀寫測(cè)試

    本篇將詳細(xì)介紹如何利用Verilog HDL在FPGA上實(shí)現(xiàn)SRAM的讀寫測(cè)試。SRAM是一種非易失性存儲(chǔ)器,具有高速讀取和寫入的特點(diǎn)。在FPGA中實(shí)現(xiàn)SRAM讀寫測(cè)試,包括設(shè)計(jì)SRA
    的頭像 發(fā)表于 10-22 17:21 ?4318次閱讀
    如何利用Verilog HDL在<b class='flag-5'>FPGA</b>上實(shí)現(xiàn)SRAM的讀寫<b class='flag-5'>測(cè)試</b>

    IEC 到底是什么?為什么它能影響全球?

    IEC 到底是什么?為什么它能影響全球?
    的頭像 發(fā)表于 09-04 17:07 ?3474次閱讀

    FPGA技術(shù)為什么越來越牛,這是有原因的

    ,它一直都被廣泛使用。但是,大部分人還不是太了解它,對(duì)它有很多疑問——FPGA到底是什么?為什么要使用它?相比CPU、GPU、ASIC(專用芯片),FPGA有什么
    的頭像 發(fā)表于 08-22 11:39 ?4833次閱讀
    <b class='flag-5'>FPGA</b>技術(shù)為什么越來越牛,這是有原因的

    電磁干擾“江湖三兄弟”:EMC、EMI、EMS 到底區(qū)別?

    電磁干擾“江湖三兄弟”:EMC、EMI、EMS 到底區(qū)別?
    的頭像 發(fā)表于 08-20 15:16 ?2599次閱讀
    電磁干擾“江湖三兄弟”:EMC、EMI、EMS <b class='flag-5'>到底</b>有<b class='flag-5'>啥</b>區(qū)別?

    炭黑含量測(cè)試儀:材料質(zhì)量控制的關(guān)鍵儀器

    在高分子材料的生產(chǎn)與研究中,炭黑作為一種重要的添加劑,被廣泛應(yīng)用于橡膠、塑料等領(lǐng)域。它不僅能夠增強(qiáng)材料的強(qiáng)度、耐磨性和耐候性,還能改善其加工性能。因此,準(zhǔn)確測(cè)定材料中的炭黑含量對(duì)于產(chǎn)品質(zhì)量控制和性能
    的頭像 發(fā)表于 06-16 10:24 ?529次閱讀
    炭黑含量<b class='flag-5'>測(cè)試</b>儀:材料<b class='flag-5'>質(zhì)量控制</b>的關(guān)鍵儀器

    FPGA調(diào)試方式之VIO/ILA的使用

    在Vivado中,VIO(Virtual Input/Output)是一種用于調(diào)試和測(cè)試FPGA設(shè)計(jì)的IP核,它允許設(shè)計(jì)者通過JTAG接口實(shí)時(shí)讀取和寫入FPGA內(nèi)部的寄存器,從而檢查設(shè)計(jì)的運(yùn)行狀態(tài)并修改其行為。VIO IP核提供
    的頭像 發(fā)表于 06-09 09:32 ?3875次閱讀
    <b class='flag-5'>FPGA</b>調(diào)試方式之VIO/ILA的使用

    智多晶FPGA設(shè)計(jì)工具HqFpga接入DeepSeek大模型

    在 AI 賦能工程設(shè)計(jì)的時(shí)代浪潮中,智多晶率先邁出關(guān)鍵一步——智多晶正式宣布旗下 FPGA 設(shè)計(jì)工具 HqFpga 接入 DeepSeek 大模型,并推出 FPGA 設(shè)計(jì)專屬 AI 助手——晶小助!這是
    的頭像 發(fā)表于 06-06 17:06 ?1510次閱讀

    AI視覺外觀檢測(cè)技術(shù)在NR功率電感質(zhì)量控制中的方案應(yīng)用

    正運(yùn)動(dòng)NR功率電感質(zhì)量控制方案應(yīng)用
    的頭像 發(fā)表于 06-06 11:36 ?777次閱讀
    AI視覺外觀檢測(cè)技術(shù)在NR功率電感<b class='flag-5'>質(zhì)量控制</b>中的方案應(yīng)用

    請(qǐng)問CY68013上位機(jī)發(fā)送的返回值到底代表什么意思?

    ,為0時(shí)代表發(fā)送失敗,剛開始一直沒問題,FPGA端接收也正常,上位機(jī)返回值也是1, 最后返回值一直是0,所以我一直認(rèn)為發(fā)送失敗了,但是今天在FPGA一端抓波形發(fā)現(xiàn),數(shù)據(jù)是發(fā)送過去了的,請(qǐng)問這個(gè)返回值到底是什么意思? 在
    發(fā)表于 05-22 07:16

    智能盒子到底是什么東西?昇騰310深度測(cè)評(píng):為何能成為行業(yè)新寵?

    讓人摸不著頭腦的“智能盒子”。各位搞技術(shù)、搞工程的朋友,咱們?cè)诠ぷ髦惺遣皇墙?jīng)常聽到“智能盒子”這個(gè)說法?每次聽到這個(gè)詞,我猜很多人心里都在犯嘀咕:這東西到底是個(gè)玩意兒?難道就是個(gè)裝了點(diǎn)智能軟件的普通盒子?它到底
    的頭像 發(fā)表于 04-27 10:46 ?1840次閱讀
    智能盒子<b class='flag-5'>到底是</b>什么東西?昇騰310深度測(cè)評(píng):為何能成為行業(yè)新寵?

    FPGA EDA軟件的位流驗(yàn)證

    位流驗(yàn)證,對(duì)于芯片研發(fā)是一個(gè)非常重要的測(cè)試手段,對(duì)于純軟件開發(fā)人員,最難理解的就是位流驗(yàn)證。在FPGA芯片研發(fā)中,位流驗(yàn)證是在做什么,在哪些階段需要做位流驗(yàn)證,如何做?都是問題。
    的頭像 發(fā)表于 04-25 09:42 ?2377次閱讀
    <b class='flag-5'>FPGA</b> EDA軟件的位流驗(yàn)證

    一文給你講透!DA板卡到底是什么?它和主板又有哪些不同?

    大家好,我是老王,在電子行業(yè)干了十幾年,今天我就用“大白話”給大家講講DA板卡到底是,它和咱們常說的“主板”有區(qū)別。文章里會(huì)穿插一些表格和實(shí)際案例,保證你讀完不僅能懂,還能跟朋友吹牛!
    的頭像 發(fā)表于 04-24 16:48 ?2241次閱讀
    一文給你講透!DA板卡<b class='flag-5'>到底是</b>什么?它和主板又有哪些不同?

    質(zhì)量量控制器在薄膜沉積工藝中的應(yīng)用

    的反復(fù)進(jìn)行,做出堆疊起來的導(dǎo)電或絕緣層。 用來鍍膜的這個(gè)設(shè)備就叫薄膜沉積設(shè)備,制造工藝按照其成膜方法可分為兩大類:物理氣相沉積(PVD)和化學(xué)氣相沉積(CVD)。 在沉積過程中進(jìn)行穩(wěn)定和精確的氣體控制 物理氣相沉積是Sensirion質(zhì)量
    發(fā)表于 04-16 14:25 ?1113次閱讀
    <b class='flag-5'>質(zhì)量</b>流<b class='flag-5'>量控制</b>器在薄膜沉積工藝中的應(yīng)用

    國(guó)產(chǎn)FPGA往事

    首先,這篇文章的后半部分,會(huì)有一個(gè)廣告:我去年和紫光同創(chuàng)原廠的技術(shù)專家寫了一本書——《國(guó)產(chǎn)FPGA權(quán)威開發(fā)指南》,我想送一些書給到熟悉的、曾經(jīng)熟悉的、或者還未熟悉的FPGA開發(fā)者同行,請(qǐng)各位開發(fā)者
    的頭像 發(fā)表于 04-14 09:53 ?783次閱讀
    國(guó)產(chǎn)<b class='flag-5'>FPGA</b>往事