chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCIe系統(tǒng)阻抗控制85還是100的驗(yàn)證

edadoc ? 來源:edadoc ? 作者:edadoc ? 2024-04-22 17:15 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

還記得上次的文章,PCIe阻抗控制,85ohm和100ohm哪個(gè)好?PCIE-阻抗-高速PCB,文章里面只講到目前的主要問題,但沒有給出具體怎么解決這個(gè)問題,今天我們就通過無源仿真的方式來聊聊上次那個(gè)問題的最終解決方案。

目前我們看到PCIe系統(tǒng)主要有以下幾種連接方式,也可以說主要的幾種拓?fù)浣Y(jié)構(gòu)。

1、沒有連接器,板內(nèi)芯片到芯片的PCIe總線互聯(lián),如下圖所示:

wKgaomYmKryAdM__AABmctwj6Do926.jpg

2、有一個(gè)標(biāo)準(zhǔn)的PCIe連接器,主板通過連接器到PCIe標(biāo)準(zhǔn)子卡(也叫Add-in卡),如下圖所示:

wKgZomYmKryAEdooAAEUKKKP1l8325.jpg

3、在上面2的基礎(chǔ)上,中間通過一個(gè)Riser卡互聯(lián),如下圖所示:

wKgaomYmKr2AJTWoAADpxD71XK8911.jpg

4、自定義的連接,遵循PCIe信號(hào)協(xié)議,兩塊或兩塊以上的板卡通過連接器或者線纜互聯(lián),如下圖所示:

wKgZomYmKr2AKeCjAAFQZSGR4qc009.jpg

通過連接器互聯(lián)

wKgaomYmKr2AEQwzAABtQh32Hjg252.jpg

通過線纜互聯(lián)

當(dāng)然還有其他不同的連接方式,我們今天主要以上次案例里面的兩塊板子通過背板連接器的方式來講,和上面第四種方式比較類似。下面我們按照子卡和底板通過標(biāo)準(zhǔn)的背板連接器來連接的方式進(jìn)行舉例仿真,同時(shí)也看能否還原案例中出問題板子的情況,如下圖為之前測(cè)試的結(jié)果。

wKgZomYmKr6AWEtNAAErEpqpmrU341.jpg

根據(jù)上文測(cè)試的結(jié)果,當(dāng)前子卡85ohm的阻抗要求,連接器阻抗100ohm的標(biāo)準(zhǔn),底板阻抗又是92ohm的測(cè)試結(jié)果,按照如下拓?fù)溥M(jìn)行仿真設(shè)置。

wKgaomYmKr6AEOYkAACj6Z1Cs_w665.jpg

仿真結(jié)果如下,底板阻抗稍微高了一點(diǎn),子卡阻抗差不多,相當(dāng)于有點(diǎn)正負(fù)偏差在里面,另外加了連接器的模型,連接器的阻抗確實(shí)是有點(diǎn)高,和實(shí)際測(cè)試也比較接近。

wKgZomYmKr-AYLdDAAEnKokkaW4953.jpg

可以看到此時(shí)由于阻抗的偏差比較大,回?fù)p已經(jīng)壓到協(xié)議要求的Spec了,基本上沒什么裕量了。

接著我們?cè)賮砜慈绻B接器和底板固定,只修改子卡的設(shè)計(jì),這樣把子卡的阻抗也按照92ohm來管控,拓?fù)淙缦滤荆?/span>

wKgaomYmKr-AIWOcAACfKqGav7I645.jpg

仿真結(jié)果如下所示:

wKgaomYmKsCAZB1oAAEwMU9vEck683.jpg

此時(shí)回?fù)p改善明顯,還有一定的裕量。

這篇文章由于模型的局限,我們只是簡(jiǎn)單驗(yàn)證了一下無源的性能,從無源回?fù)p和阻抗一致性兩個(gè)方面來看,確實(shí)優(yōu)化后整個(gè)系統(tǒng)有一定的改善,后面客戶改版后反饋確實(shí)是沒有再發(fā)生之前的問題,說明問題已經(jīng)得到了改善。

今日答題:從系統(tǒng)的角度來看,大家建議高速差分走線按照95甚至92ohm好,還是直接100ohm好?歡迎大家暢所欲言。

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 無源
    +關(guān)注

    關(guān)注

    0

    文章

    94

    瀏覽量

    15464
  • PCIe
    +關(guān)注

    關(guān)注

    16

    文章

    1474

    瀏覽量

    88888
  • 阻抗控制
    +關(guān)注

    關(guān)注

    1

    文章

    57

    瀏覽量

    11226
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    探索CDCDB803:PCIe時(shí)鐘緩沖的理想之選

    輸出,并且每個(gè)輸出的差分輸出端接電阻可通過編程設(shè)置為85Ω(默認(rèn))或100Ω。這為不同的應(yīng)用場(chǎng)景提供了靈活性,可適配不同阻抗要求的電路板。同時(shí),它具備
    的頭像 發(fā)表于 02-06 17:20 ?1593次閱讀

    JH7110 中的 PCIE 器件有什么用途?

    JH7110 中的 PCIE 器件有什么用途?以及如何? 我知道 USB 3.0 設(shè)備使用它們。這可能是通過 USB 設(shè)備的驅(qū)動(dòng)程序完成的。但是還有哪些設(shè)備使用 PCIE 總線呢?它是通過驅(qū)動(dòng)程序代碼完成的,還是以某種方式是用戶
    發(fā)表于 02-05 06:51

    銅厚對(duì)阻抗的影響在實(shí)際設(shè)計(jì)中如何驗(yàn)證?

    銅厚對(duì)阻抗的影響在實(shí)際設(shè)計(jì)中,主要通過仿真驗(yàn)證和實(shí)測(cè)驗(yàn)證相結(jié)合來確保準(zhǔn)確性。作為國內(nèi)領(lǐng)先的PCB測(cè)量?jī)x器、智能檢測(cè)設(shè)備等專業(yè)解決方案供應(yīng)商,班通科技自研推出了國內(nèi)首款國產(chǎn)替代手持式銅厚測(cè)試儀
    的頭像 發(fā)表于 01-29 11:56 ?484次閱讀
    銅厚對(duì)<b class='flag-5'>阻抗</b>的影響在實(shí)際設(shè)計(jì)中如何<b class='flag-5'>驗(yàn)證</b>?

    Amphenol HD Express?:滿足PCIe? Gen 6需求的高性能互連系統(tǒng)

    Express?互連系統(tǒng),專為滿足并超越PCIe? Gen 6高端85Ω架構(gòu)的電氣和機(jī)械要求而設(shè)計(jì),為電子工程師們帶來了新的解決方案。 文件下載: Amphenol TCS HD Express?互連
    的頭像 發(fā)表于 12-11 14:10 ?478次閱讀

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計(jì)43:如何上板驗(yàn)證?

    1 所示。 外部接口主要有訪問系統(tǒng)控制模塊的ctrl_axi 接口, 進(jìn)行數(shù)據(jù)傳輸?shù)?data_axi 接口, 與 PCIe 引腳連接的 PCIe 接口, 以及時(shí)鐘、 復(fù)位接口。 可選參數(shù)包括
    發(fā)表于 10-30 18:10

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計(jì)33:初始化功能驗(yàn)證與分析

    PCIe 初始化狀態(tài), 3 對(duì)應(yīng) NVMe 初始化狀態(tài), 4 對(duì)應(yīng)初始化錯(cuò)誤狀態(tài), 5 對(duì)應(yīng)初始化完成狀態(tài)。 圖1 系統(tǒng)初始化控制和狀態(tài)轉(zhuǎn)移仿真波形 復(fù)位釋放后, 在延時(shí) 20ms 后初始化狀態(tài)機(jī)值跳轉(zhuǎn)
    發(fā)表于 10-08 08:02

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計(jì)24: UVM 驗(yàn)證包設(shè)計(jì)

    。 Axi4_lite_agent 負(fù)責(zé)對(duì)接 AXI4-Lite 接口。 在 DUT 使用的三個(gè)接口中, AXI4-Lite接口用于連接系統(tǒng)控制模塊, 實(shí)現(xiàn)系統(tǒng)控制功能, 所以激勵(lì)的添加主要通過 AXI4-Lite接口。 在
    發(fā)表于 08-29 14:33

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計(jì)23:UVM驗(yàn)證平臺(tái)

    抽象為 PCIeTLP 事務(wù),因此為了方便的在事務(wù)層構(gòu)建復(fù)雜的測(cè)試用例,項(xiàng)目基于 UVM 搭建驗(yàn)證平臺(tái)進(jìn)行功能驗(yàn)證。圖1 驗(yàn)證平臺(tái)架構(gòu)圖在驗(yàn)證平臺(tái)中將
    發(fā)表于 08-26 09:49

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計(jì)之12:PCIe請(qǐng)求模塊設(shè)計(jì)(上)

    發(fā)送給下游設(shè)備,下游設(shè)備的反饋通過axis_rc接口以CPL或CPLD的形式傳回。門鈴寫請(qǐng)求由NVMe控制模塊發(fā)起,請(qǐng)求以PCIe存儲(chǔ)器寫請(qǐng)求TLP的格式從axis_rq接口交由PCIE硬核發(fā)送。 由于
    發(fā)表于 08-03 22:00

    NVMe高速傳輸之?dāng)[脫XDMA設(shè)計(jì)18:UVM驗(yàn)證平臺(tái)

    抽象為 PCIeTLP 事務(wù),因此為了方便的在事務(wù)層構(gòu)建復(fù)雜的測(cè)試用例,項(xiàng)目基于 UVM 搭建驗(yàn)證平臺(tái)進(jìn)行功能驗(yàn)證。圖1 驗(yàn)證平臺(tái)架構(gòu)圖在驗(yàn)證平臺(tái)中將
    發(fā)表于 07-31 16:39

    PCIe協(xié)議分析儀在數(shù)據(jù)中心中有何作用?

    PCIe協(xié)議分析儀在數(shù)據(jù)中心中扮演著至關(guān)重要的角色,它通過深度解析PCIe總線的物理層、鏈路層、事務(wù)層及應(yīng)用層協(xié)議,幫助運(yùn)維人員、硬件工程師和系統(tǒng)架構(gòu)師優(yōu)化性能、診斷故障、驗(yàn)證設(shè)計(jì)合規(guī)
    發(fā)表于 07-29 15:02

    PCIe協(xié)議分析儀能測(cè)試哪些設(shè)備?

    陣列的PCIe通信,驗(yàn)證數(shù)據(jù)一致性和錯(cuò)誤恢復(fù)機(jī)制。 應(yīng)用價(jià)值:保障企業(yè)級(jí)存儲(chǔ)系統(tǒng)在高壓環(huán)境下的可靠性。 三、網(wǎng)絡(luò)與通信設(shè)備 PCIe網(wǎng)卡 測(cè)試場(chǎng)景:監(jiān)測(cè)網(wǎng)絡(luò)接口卡(NIC)與主機(jī)的
    發(fā)表于 07-25 14:09

    100MΩ輸入阻抗示波器探頭技術(shù)特性及應(yīng)用解析

    本文介紹100MΩ輸入阻抗探頭的技術(shù)優(yōu)勢(shì)、參數(shù)及選型要點(diǎn),強(qiáng)調(diào)其對(duì)高阻抗電路和高壓測(cè)量的精準(zhǔn)性與可靠性。
    的頭像 發(fā)表于 07-15 17:41 ?1190次閱讀

    nvme IP開發(fā)之PCIe

    PCIe 體系結(jié)構(gòu) 常見的PCIe總線系統(tǒng)結(jié)構(gòu)如圖1所示,其中主要包含三種設(shè)備,分別是根復(fù)合體(RootComplex,RC)、Switch 和終端設(shè)備(EndPoint,EP)。 圖1 PC
    發(fā)表于 05-17 14:54