chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

深度論證-高速走線控制100歐姆阻抗一定是最好的選擇嗎?

edadoc ? 來源:edadoc ? 作者:edadoc ? 2024-05-13 17:03 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

高速先生成員--黃剛

對于高速差分信號到底需要控制多少歐姆的阻抗,高速先生相信大部分工程師首先都會看下例如信號的協(xié)議文檔或者芯片的文檔,看看里面有沒有推薦的控制阻抗值。例如像PCIE信號,在4.0之后的阻抗會明確要求按照85歐姆來控制,USB阻抗會要求控制90歐姆等。除了這一部分有明確的阻抗要求外,其他沒明確要求的高速信號你們會控多少歐姆阻抗呢?就好像為什么PCB的單端走線要控制50歐姆一樣,差分走線如果沒有明確協(xié)議規(guī)定,那就按100歐姆來控制。很多工程師其實都不一定很清楚的知道內(nèi)在的理論和原因,但是也會潛意識的控制100歐姆,可見100歐姆差分線這個觀念是多么的深入人心!

但是,深入人心歸深入人心,本文想探究的是:100歐姆真的是在任何產(chǎn)品中最好的阻抗選擇嗎?當(dāng)然,從反射的理論來說,如果從收發(fā)芯片的負(fù)載到PCB的每個地方鏈路的阻抗都完美的做到100歐姆的話,那高速線控100歐姆肯定是最好的選擇啦!意味著鏈路上的任何地方阻抗都匹配,完全沒有反射的存在,這還能不好嗎?wKgaomZB10WAcUAiAACBIxGfarI752.jpg

真實情況會怎么樣呢?為了能有說服力,本文舉2個真實項目的仿真案例,大家一起細(xì)品細(xì)品哈!

案例一:板內(nèi)芯片到芯片的25G信號仿真案例

wKgZomZB10aAGi0SAAGgZRnob4s410.jpg

在芯片到芯片的PCB鏈路中,除了PCB走線外,一定會存在一些阻抗不連續(xù)的結(jié)構(gòu),如上面的案例中,BGA兩端會存在過孔,接收端一般還會有交流耦合電容。有一定仿真經(jīng)驗的小伙伴們都知道,像BGA的過孔,電容這個位置的阻抗一般來說都很難做到100歐姆,大部分的case無論怎么優(yōu)化,都會低于100歐姆。這個時候我們來驗證如果這幾個阻抗不連續(xù)點的阻抗達(dá)不到100歐姆,例如做到比較理想的95歐姆左右的情況下,PCB走線分別按照100和降低到95歐姆控制時的無源仿真性能對比。

首先我們來看看芯片到芯片鏈路TDR阻抗的對比,也就是PCB走線選擇默認(rèn)的100歐姆和降低到95歐姆來控制時的差異。

wKgaomZB10aAMS0oAAEAgbqWOR4027.jpg

當(dāng)然從TDR阻抗來看,不能很直觀的看到差異,于是我們來看另外兩個更關(guān)鍵的指標(biāo),那就是插損和回?fù)p的指標(biāo)。

wKgZomZB10eAOPEzAADsnOUOSO0089.jpg

從插損的指標(biāo)看,在優(yōu)化好幾個不連續(xù)點后,雖然100歐姆走線的仿真性能也就很不錯了,但是從仿真結(jié)果能看到,95歐姆PCB走線的結(jié)果更有優(yōu)勢,無論是從回?fù)p還是插損的角度看,都是性能更好的一方。

案例二:經(jīng)過背板連接器的芯片到芯片的25G信號仿真案例

另外一個案例就是跨版的25G信號的case了,整個系統(tǒng)的連接關(guān)系如下所示:

wKgaomZB10eAHTvBAAEiSghSryI861.jpg

前面單板上的BGA過孔的阻抗就不再敘述了,這里要關(guān)注的是跨版連接的高速連接器這個地方。本案例中用到的這款高速背板連接器是某知名廠家的產(chǎn)品,是一款在這個速率下很通用,得到有效驗證的連接器。

wKgZomZB10iAYXp5AACLA-5-bkc010.jpg

這款連接器廠家的標(biāo)稱阻抗是多少呢?92歐姆,不是你們想象中的100歐姆哦。我們拿到其中的一對連接器信號的阻抗來看,的確也差不多。90歐姆出頭的樣子。

wKgZomZB10mAMf9FAACM3Lsw67U535.jpg

那我們還是一樣,這個系統(tǒng)的三塊互連的板子,我們分別把高速走線的阻抗按照100歐姆和降低到92歐姆來控制,看看性能的對比。

首先我們還是看看整個鏈路的TDR阻抗的對比,能明顯看到兩個連接器的低點,如下所示:

wKgaomZB10mAGgnnAACcylGEBTU207.jpg

那么插損和回?fù)p的性能對比又是怎么樣的呢?還是讓大家失望了,三塊板子控制92歐姆的走線還是會比100歐姆走線的性能來得好。

wKgZomZB10mAF3hPAADy1e_ev-M916.jpg

當(dāng)然,這中的理論有點復(fù)雜,這里就不展開來分析了。從設(shè)計的角度來看,如果沒明確的要求,硬件工程師或者設(shè)計工程師按照100歐姆來控制高速走線本身也沒太大的問題,我們很多case按照100歐姆的差分信號設(shè)計也是完全沒有問題。本文更多的可能是給大家一種另類的思路,去尋找一些更優(yōu)的設(shè)計方案。但是還是要弱弱的告示下哈,如果不經(jīng)過比較精確的仿真,還是不要隨便去嘗試,因為你并不知道多少才是好,只有仿真才能很好的把鏈路的性能給量化出來,設(shè)計的朋友請謹(jǐn)慎使用這招,用得不好還是很容易翻車的哦!

問題來了:

列舉下大家的產(chǎn)品在PCB設(shè)計中常見的阻抗不連續(xù)的地方,并簡單描述下你們的設(shè)計優(yōu)化方法?

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    53971

    瀏覽量

    465407
  • 阻抗
    +關(guān)注

    關(guān)注

    17

    文章

    988

    瀏覽量

    49182
  • PCB
    PCB
    +關(guān)注

    關(guān)注

    1

    文章

    2296

    瀏覽量

    13204
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    PCB加工中的“流膠”到底是怎么影響阻抗的?

    結(jié)果,我們起拿出來看看大家就知道了。 高速先生的貫風(fēng)格,先說結(jié)論,那就是測試發(fā)現(xiàn)50歐姆傳輸阻抗
    發(fā)表于 12-23 10:14

    相同PCB單板,相同信號的AC電容,為啥反焊盤不同?

    的數(shù)量,是影響阻抗的兩個主要因素。 在回答小劉的問題之前,我們可以看看當(dāng)前設(shè)計阻抗100歐姆
    發(fā)表于 12-23 09:24

    機(jī)房布線,上、下走,哪個好?

    在數(shù)據(jù)中心布線系統(tǒng)方式時,很多朋友比較關(guān)心的是上好,還是下走好?這個問題直都有討論,
    的頭像 發(fā)表于 12-15 11:21 ?500次閱讀
    機(jī)房布線,上<b class='flag-5'>走</b><b class='flag-5'>線</b>、下走<b class='flag-5'>線</b>,哪個好?

    PCB板雙面布局的DDR表底居然不

    的想法,所以前面的線長度和阻抗的優(yōu)化調(diào)整意見給到他們的時候,他們也能夠接受,并且表示贊同。當(dāng)我們提出最后項優(yōu)化方案后,他們就表示出了深深的不太理解了。 這
    發(fā)表于 12-11 10:43

    EXCUSE ME,表層的AC耦合電容和PCB內(nèi)層的高速會有串?dāng)_?

    就是沒串?dāng)_?。〉谴?dāng)_是沒了,只不過讓電容鏈路的信號質(zhì)量承擔(dān)了所有。 我們知道,電容結(jié)構(gòu)本身的焊盤比較寬,那么阻抗如果參考L2層那么近的話,阻抗
    發(fā)表于 12-10 10:00

    到底DDR能不能參考電源層???

    高速先生成員--黃剛 些通用的PCB設(shè)計經(jīng)驗以及高速信號理論,都告訴我們PCB上的信號最好都以地平面為參考,尤其是高速
    發(fā)表于 11-11 17:46

    單片機(jī)芯片選擇方案與論證

    選擇單片機(jī)芯片時需綜合考慮性能、成本、功耗、外設(shè)需求、開發(fā)支持等多方面因素。以下是系統(tǒng)的選擇方案和論證流程: 、選擇方案的核心步驟 1.
    的頭像 發(fā)表于 08-11 09:57 ?1197次閱讀

    PCB反焊盤的樣子越詭異,高速過孔的性能越好?

    高速先生成員--黃剛 隨著傳輸速率越來越高,在PCB設(shè)計上難做的地方早就不是的設(shè)計了,而是變成了過孔的設(shè)計。為什么怎么說呢,Chris給大家舉個栗子大家就知道了:你知道PCB板廠能夠給大家保證
    發(fā)表于 08-04 16:00

    別蒙我,PCB板上這幾對高速怎么看我都覺得樣!

    工程師,你們覺得下面兩對表層的高速,長度完全樣,性能會有區(qū)別嗎? 沒有過孔,就是表層的差分走,乍
    發(fā)表于 06-09 14:34

    PCB設(shè)計100

    (termination)與調(diào)整的拓樸。 4、差分布線方式是如何實現(xiàn)的? 差分對的布線有兩點要注意,是兩條的長度要盡量樣長,另
    發(fā)表于 05-21 17:21

    受控阻抗布線技術(shù)確保信號完整性

    核心要點受控阻抗布線通過匹配阻抗來防止信號失真,從而保持信號完整性。高速PCB設(shè)計中,元件與
    的頭像 發(fā)表于 04-25 20:16 ?1277次閱讀
    受控<b class='flag-5'>阻抗</b>布線技術(shù)確保信號完整性

    PCB制板廠加工問題很大啊,高速PCB傳輸阻抗直往上跑

    般都竄不高,越長,竄得越高!Chris給大家做個簡單的仿真看看哈,假設(shè)我們設(shè)置個內(nèi)層的傳輸疊層,使得差分線在線寬5mil,間距9mil的情況下滿足
    發(fā)表于 04-07 17:27

    文告訴你為什么不要隨便在高速旁邊鋪銅!

    1. 阻抗突變與信號反射 問題:高速信號依賴精確的阻抗控制(如50Ω或100Ω差分)。鄰近鋪銅
    發(fā)表于 04-07 10:52

    PCB Layout中的三種策略

    = 2.2*0.0101*50/2 = 0.556ps通過計算可以看出,直角線帶來的電容效應(yīng)是極其微小的。由于直角的線寬增加,該處的阻抗將減小,于是會產(chǎn)生
    發(fā)表于 03-13 11:35

    PCB,盲目拉線,拉了也是白拉!

    布置在阻抗控制層上,須避免其信號跨分割。 2、 布線竄擾控制 a) 3W原則釋義 之間的距離保持3倍線寬。是為了減少線間串?dāng)_,應(yīng)保證線
    發(fā)表于 03-06 13:53