據(jù)三星電子高層透露,其已研發(fā)出16層3D DRAM芯片。
在今年的IEEE IMW 2024活動中,三星DRAM業(yè)務的資深副總裁Lee指出,已有多家科技巨頭如三星成功制造出16層3D DRAM,其中美光更是發(fā)展至8層水平。
然而,他也強調,現(xiàn)階段三星正致力于探索3D DRAM及垂直堆疊單元陣列晶體管(VS-CAT)的可行性,暫無大量量產(chǎn)的計劃。值得注意的是,Lee曾在美光擔任過未來存儲芯片的研究工作,后于去年加入三星。
VS-CAT與傳統(tǒng)DRAM有所區(qū)別,其采用雙硅晶圓設計,外圍設備和邏輯/存儲單元獨立連接。若將外圍設備直接連接至單元層,會導致表面積過大。
因此,外圍設備通常在另一片晶圓上制造,再與存儲單元通過鍵合方式連接。預計3D DRAM將采用晶圓對晶圓(wafer-to-wafer)等混合鍵合技術進行生產(chǎn),此項技術已廣泛運用于NAND和CMOS圖像傳感器的制造過程。
此外,三星還計劃將背面供電網(wǎng)絡(BSPDN)技術引入3D DRAM領域。
同時,三星亦在研究垂直溝道晶體管(VCT)。VCT又稱4F2,較之先前的6F2技術,可大幅降低晶粒表面積,最高可達30%。據(jù)悉,原型產(chǎn)品有望于明年問世。
-
DRAM
+關注
關注
41文章
2401瀏覽量
189537 -
硅晶圓
+關注
關注
4文章
276瀏覽量
22192 -
三星
+關注
關注
1文章
1778瀏覽量
34422
發(fā)布評論請先 登錄
2D材料3D集成實現(xiàn)光電儲備池計算
MIT團隊提出一種垂直集成的BEOL堆疊架構
鎧俠公布3D DRAM 技術
Kioxia研發(fā)核心技術,助力高密度低功耗3D DRAM的實際應用
三星公布首批2納米芯片性能數(shù)據(jù)
【「AI芯片:科技探索與AGI愿景」閱讀體驗】+半導體芯片產(chǎn)業(yè)的前沿技術
突破堆疊瓶頸:三星電子擬于16層HBM導入混合鍵合技術
半導體存儲芯片核心解析
下一代高速芯片晶體管解制造問題解決了!
回收三星S21指紋排線 適用于三星系列指紋模組
無結場效應晶體管詳解
三星電子研發(fā)16層3D DRAM芯片及垂直堆疊單元晶體管
評論