chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

使用 AMD Versal AI 引擎釋放 DSP 計算的潛力

eeDesigner ? 2024-11-29 14:07 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

“Versal AI 引擎可以在降低功耗預(yù)算的情況下提高 DSP 計算密度,”高級產(chǎn)品營銷經(jīng)理 Udayan Sinha 表示。這種效率使 Versal AI 引擎能夠在嚴(yán)格的功耗預(yù)算內(nèi)處理最苛刻的 DSP 應(yīng)用。

AMD Versal AI 引擎使您能夠擴(kuò)展數(shù)字信號處理 (DSP) 計算和面向未來的設(shè)計,以適應(yīng)當(dāng)前和下一代計算密集型 DSP 應(yīng)用。借助 Versal AI 引擎,客戶可以期望以更低的功耗獲得高性能 DSP^1^以及更少的可編程邏輯資源。^2^

“Versal AI 引擎可以在降低功耗預(yù)算的情況下提高 DSP 計算密度,”高級產(chǎn)品營銷經(jīng)理 Udayan Sinha 表示。這種效率使 Versal AI 引擎能夠在嚴(yán)格的功耗預(yù)算內(nèi)處理最苛刻的 DSP 應(yīng)用。

可以從這些計算功能中受益的市場包括航空航天和國防、測試和測量、醫(yī)學(xué)成像/醫(yī)療保健,以及需要在 GSPS 吞吐量范圍內(nèi)運行高吞吐量、實時 DSP 的其他市場。

利用 AMD Vitis? 統(tǒng)一軟件平臺,Versal AI 引擎設(shè)計可通過基于 C 語言的設(shè)計流程進(jìn)行編程。對于喜歡基于模型的流程的工程師,可以使用 Vitis Model Composer(MathWorks Simulink 的插件)。此外,一系列 DSP 庫函數(shù)、API 和增強(qiáng)型 IP 內(nèi)核支持快速開發(fā)高性能 DSP 設(shè)計。^?^

訪問 AMD GitHub,查看我們的 Versal AI 引擎 GitHub 設(shè)計教程DSP 庫

從我們的網(wǎng)絡(luò)研討會系列開始,來自 AMD 的專家將介紹 Versal AI Engine 技術(shù),并演示如何使用它們來加速各種有價值的 DSP 算法。本網(wǎng)絡(luò)研討會系列的主題包括:

  • Versal ACAP 和 AI 引擎技術(shù)簡介
  • 使用 Versal AI 引擎加速多相通道選擇器設(shè)計
  • 使用 Versal AI 引擎加速 FFT 算法

如需了解 Versal AI 引擎在頭對頭 DSP 基準(zhǔn)測試中與傳統(tǒng) HDL 實現(xiàn)方案的表現(xiàn),[請聯(lián)系您的銷售代表進(jìn)行基準(zhǔn)測試設(shè)計]。

總之,Versal AI 引擎可以通過降低動態(tài)功耗和可編程邏輯資源來加速高性能 DSP 應(yīng)用。如果您當(dāng)前的 DSP 應(yīng)用由于資源或功耗限制而遇到潛在的擴(kuò)展問題,那么 Versal AI 引擎是解鎖您當(dāng)前和下一代 DSP 計算能力的理想解決方案。

  1. 基于 AMD 于 2024 年 2 月委托進(jìn)行的第三方基準(zhǔn)測試,在信號處理應(yīng)用 FIR 實現(xiàn)中,對帶有 Vitis 的 Vitis 的 AMD Versal 自適應(yīng) SoC 與使用 Vivado 軟件和 Vitis Model Composer Tool 2023.1 版的傳統(tǒng)可編程邏輯進(jìn)行了比較。3 個設(shè)計的結(jié)果平均。結(jié)果會因設(shè)計規(guī)格而異。(版本 034)
  2. 基于 AMD 于 2024 年 2 月委托第三方進(jìn)行的基準(zhǔn)測試,在信號處理應(yīng)用 FIR 實現(xiàn)中,在采用 AMD Vitis 的 AMD Versal 自適應(yīng) SoC 上進(jìn)行 AI 設(shè)計工具,與使用 Vivado 軟件和 Vitis Model Composer 工具(2023.1 版)的傳統(tǒng)可編程軟件實現(xiàn)。4 個設(shè)計的結(jié)果平均。結(jié)果會因設(shè)計規(guī)格而異。(版本 035
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • dsp
    dsp
    +關(guān)注

    關(guān)注

    559

    文章

    8220

    瀏覽量

    364255
  • amd
    amd
    +關(guān)注

    關(guān)注

    25

    文章

    5653

    瀏覽量

    139086
  • AI
    AI
    +關(guān)注

    關(guān)注

    90

    文章

    38303

    瀏覽量

    297373
  • Versal
    +關(guān)注

    關(guān)注

    1

    文章

    172

    瀏覽量

    8389
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    探索AMD XILINX Versal Prime Series VMK180評估套件,開啟硬件創(chuàng)新之旅

    探索AMD XILINX Versal Prime Series VMK180評估套件,開啟硬件創(chuàng)新之旅 在電子設(shè)計的領(lǐng)域中,快速實現(xiàn)原型設(shè)計并確保高性能是每一位工程師的追求。AMD XILINX
    的頭像 發(fā)表于 12-15 14:40 ?79次閱讀

    全新AMD Vitis統(tǒng)一軟件平臺2025.2版本發(fā)布

    AMD Vitis統(tǒng)一軟件平臺 2025.2 版現(xiàn)已推出,此版本為使用 AMD Versal AI Engine 的高性能 DSP 應(yīng)用提供
    的頭像 發(fā)表于 12-12 15:06 ?312次閱讀

    AMD Vitis AI 5.1測試版現(xiàn)已開放下載

    AMD Vitis AI 5.1全新發(fā)布——新增了對 AMD Versal AI Edge 系列神經(jīng)網(wǎng)絡(luò)處理單元( NPU )的支持。Vit
    的頭像 發(fā)表于 11-08 09:24 ?1027次閱讀

    AMD Vitis AI 5.1測試版發(fā)布

    AMD Vitis AI 5.1全新發(fā)布——新增了對 AMD Versal AI Edge 系列神經(jīng)網(wǎng)絡(luò)處理單元 (NPU) 的支持。Vit
    的頭像 發(fā)表于 10-31 12:46 ?528次閱讀

    AMD Versal自適應(yīng)SoC內(nèi)置自校準(zhǔn)的工作原理

    本文提供有關(guān) AMD Versal 自適應(yīng) SoC 內(nèi)置自校準(zhǔn) (BISC) 工作方式的詳細(xì)信息。此外還詳述了 Versal 的異步模式及其對 BISC 的影響。
    的頭像 發(fā)表于 10-21 08:18 ?3902次閱讀

    AMD 7nm Versal系列器件NoC的使用及注意事項

    AMD 7nm Versal系列器件引入了可編程片上網(wǎng)絡(luò)(NoC, Network on Chip),這是一個硬化的、高帶寬、低延遲互連結(jié)構(gòu),旨在實現(xiàn)可編程邏輯(PL)、處理系統(tǒng)(PS)、AI
    的頭像 發(fā)表于 09-19 15:15 ?2226次閱讀
    <b class='flag-5'>AMD</b> 7nm <b class='flag-5'>Versal</b>系列器件NoC的使用及注意事項

    新一代嵌入式開發(fā)平臺 AMD嵌入式軟件和工具2025.1版現(xiàn)已推出

    )文檔和板級支持包( BSP ) 適用于裸機(jī)環(huán)境的 AI 引擎計算圖 API(用于進(jìn)行 PS 控制),現(xiàn)可在采用 AI 引擎
    的頭像 發(fā)表于 08-20 09:15 ?3667次閱讀

    AMD Power Design Manager 2025.1現(xiàn)已推出

    AMD Power Design Manager 2025.1 版(PDM)現(xiàn)已推出——增加了對第二代 AMD Versal AI Edge 和 第二代
    的頭像 發(fā)表于 07-09 14:33 ?911次閱讀

    全新AMD Vitis統(tǒng)一軟件平臺2025.1版本發(fā)布

    全新 AMD Vitis 統(tǒng)一軟件平臺 2025.1 版正式上線!此最新版本為使用 AMD Versal AI 引擎的高性能
    的頭像 發(fā)表于 06-24 11:44 ?1493次閱讀

    基于AMD Versal器件實現(xiàn)PCIe5 DMA功能

    VersalAMD 7nm的SoC高端器件,不僅擁有比16nm性能更強(qiáng)的邏輯性能,并且其PS系統(tǒng)中的CPM PCIe也較上一代MPSoC PS硬核PCIe單元強(qiáng)大得多。本節(jié)將基于AMD官方開發(fā)板展示如何快速部署PCIe5x8
    的頭像 發(fā)表于 06-19 09:44 ?1498次閱讀
    基于<b class='flag-5'>AMD</b> <b class='flag-5'>Versal</b>器件實現(xiàn)PCIe5 DMA功能

    AMD第二代Versal AI Edge和Versal Prime系列加速量產(chǎn) 為嵌入式系統(tǒng)實現(xiàn)單芯片智能

    我們推出了 AMD 第二代 Versal AI Edge 系列和第二代 Versal Prime 系列,這兩款產(chǎn)品是對 Versal 產(chǎn)品組
    的頭像 發(fā)表于 06-11 09:59 ?1582次閱讀

    面向AI與機(jī)器學(xué)習(xí)應(yīng)用的開發(fā)平臺 AMD/Xilinx Versal? AI Edge VEK280

    AMD/Xilinx Versal? AI Edge VEK280評估套件是一款面向AI與機(jī)器學(xué)習(xí)應(yīng)用的開發(fā)平臺,專為邊緣計算場景優(yōu)化設(shè)計。
    的頭像 發(fā)表于 04-11 18:33 ?2075次閱讀
    面向<b class='flag-5'>AI</b>與機(jī)器學(xué)習(xí)應(yīng)用的開發(fā)平臺 <b class='flag-5'>AMD</b>/Xilinx <b class='flag-5'>Versal</b>? <b class='flag-5'>AI</b> Edge VEK280

    AMD Versal自適應(yīng)SoC器件Advanced Flow概覽(下)

    AMD Vivado Design Suite 2024.2 版本中,Advanced Flow 自動為所有 AMD Versal 自適應(yīng) SoC 器件啟用。請注意,Advanced Flow
    的頭像 發(fā)表于 01-23 09:33 ?1390次閱讀
    <b class='flag-5'>AMD</b> <b class='flag-5'>Versal</b>自適應(yīng)SoC器件Advanced Flow概覽(下)

    AMD Versal自適應(yīng)SoC器件Advanced Flow概覽(上)

    在最新發(fā)布的 AMD Vivado Design Suite 2024.2 中,引入的新特性之一是啟用了僅適用于 AMD Versal 自適應(yīng) SoC 器件的 Advanced Flow 布局布線
    的頭像 發(fā)表于 01-17 10:09 ?1204次閱讀
    <b class='flag-5'>AMD</b> <b class='flag-5'>Versal</b>自適應(yīng)SoC器件Advanced Flow概覽(上)

    使用AMD Vitis進(jìn)行嵌入式設(shè)計開發(fā)用戶指南

    Zynq MPSoC 和 AMD Alveo 數(shù)據(jù)中心加速器卡)為目標(biāo)的異構(gòu)嵌入式應(yīng)用。 Vitis 工具包括: C++ 編譯器、庫和本征函數(shù),適用于 AI 引擎和可編程邏輯( PL ) 適用于 Arm
    的頭像 發(fā)表于 01-08 09:33 ?2189次閱讀
    使用<b class='flag-5'>AMD</b> Vitis進(jìn)行嵌入式設(shè)計開發(fā)用戶指南