chinese直男口爆体育生外卖, 99久久er热在这里只有精品99, 又色又爽又黄18禁美女裸身无遮挡, gogogo高清免费观看日本电视,私密按摩师高清版在线,人妻视频毛茸茸,91论坛 兴趣闲谈,欧美 亚洲 精品 8区,国产精品久久久久精品免费

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Chiplet在先進(jìn)封裝中的重要性

SSDFans ? 來(lái)源:SSDFans ? 2024-12-10 11:04 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Chiplet標(biāo)志著半導(dǎo)體創(chuàng)新的新時(shí)代,封裝是這個(gè)設(shè)計(jì)事業(yè)的內(nèi)在組成部分。然而,雖然Chiplet和封裝技術(shù)攜手合作,重新定義了芯片集成的可能性,但這種技術(shù)合作并不是那么簡(jiǎn)單和直接。

芯片封裝中,裸芯片封裝在帶有電觸點(diǎn)的支撐盒中。外殼保護(hù)裸模免受物理傷害和腐蝕,并將芯片連接到PCB上。這種形式的芯片封裝已經(jīng)存在了幾十年。

但由于摩爾定律的放緩和單片集成電路制造成本的增加,該行業(yè)開(kāi)始采用先進(jìn)的封裝技術(shù),如硅中間層。先進(jìn)的封裝也增加了成本,通常只有服務(wù)于高性能計(jì)算(HPC)應(yīng)用的大型芯片才能負(fù)擔(dān)得起。

此外,先進(jìn)的封裝解決方案還會(huì)增加設(shè)計(jì)的復(fù)雜性。例如,中間體需要一塊額外的硅,這就限制了設(shè)計(jì)人員可以放在芯片上的空間。此外,硅中間層限制了系統(tǒng)級(jí)封裝(system-in-package,簡(jiǎn)稱SiP)的整體尺寸,從而降低了晶圓測(cè)試覆蓋率。這反過(guò)來(lái)又會(huì)影響良率,增加總擁有成本,并延長(zhǎng)生產(chǎn)周期。

Chiplet承諾更小的SiP占用空間和更低的功耗。換句話說(shuō),與先進(jìn)的封裝技術(shù)相比,Chiplet可以在使用標(biāo)準(zhǔn)封裝的情況下實(shí)現(xiàn)類似的帶寬、能率和延遲。

Chiplet將單片集成電路分成多個(gè)功能塊,將功能塊重新構(gòu)成單獨(dú)的Chiplet,然后在封裝級(jí)重新組裝它們。但是Chiplet之間必須通過(guò)密集、快速和高帶寬的連接進(jìn)行通信。這就是它與封裝微妙關(guān)系顯現(xiàn)出來(lái)的地方。

標(biāo)準(zhǔn)封裝還是高級(jí)封裝?

EliyanCEO Ramin Farjadrad表示,Chiplet消除了先進(jìn)封裝的缺點(diǎn)和局限性。Eliyan等公司正在展示標(biāo)準(zhǔn)封裝中的die-to-die實(shí)現(xiàn)。Farjadrad表示,這可以創(chuàng)建更大的SiP解決方案,以更低的成本和更高的良率實(shí)現(xiàn)更高的單功率性能。

Farjadrad開(kāi)發(fā)了BoW(bunch of wires)chiplet系統(tǒng),該系統(tǒng)后來(lái)被OCP采用作為互連標(biāo)準(zhǔn)。然而,現(xiàn)在業(yè)界正在圍繞UCIe接口進(jìn)行聯(lián)合,該接口旨在通過(guò)開(kāi)源設(shè)計(jì)標(biāo)準(zhǔn)化芯片之間的die-to-die互連。

UCIe聯(lián)盟將chiplet市場(chǎng)分為兩大類:標(biāo)準(zhǔn)的2D封裝技術(shù)和更先進(jìn)的2.5D封裝技術(shù),如晶圓基板上的芯片(CoWoS)和嵌入式多晶片互連橋接(EMIB)。高級(jí)封裝選項(xiàng),如CoWoS和EMIB,提供更高的帶寬和密度。

這證明了封裝在chiplet設(shè)計(jì)中的關(guān)鍵作用,以及它如何影響chiplet的性能。以英特爾最近在其年度活動(dòng)“創(chuàng)新2023”上展示的基于chiplet的UCIe連接測(cè)試芯片為例。該公司在英特爾3制程節(jié)點(diǎn)上制造芯片,并將其與在臺(tái)積電N3E節(jié)點(diǎn)上制造的Synopsys UCIe IPchiplet配對(duì)。這兩個(gè)chiplet通過(guò)英特爾的EMIB接口互連。

c7a0f1c6-b5bf-11ef-93f3-92fbcf53809c.png

Chiplet封裝生態(tài)系統(tǒng)

不出所料,半導(dǎo)體行業(yè)開(kāi)始看到封裝和chiplet交叉的舉措。首先,法拉第科技推出了2.5D/3D封裝服務(wù),聲稱可以促進(jìn)多源chiplet的無(wú)縫集成??偛课挥谂_(tái)灣新竹的法拉第正與晶圓廠和OSAT供應(yīng)商密切合作,以確保在提供這些服務(wù)的同時(shí)滿足產(chǎn)能、良率、質(zhì)量、可靠性和生產(chǎn)計(jì)劃要求。

其次,西門子EDA推出了一款面向多die架構(gòu)的DFT解決方案,可在單個(gè)器件中垂直連接die(3D IC)或并排連接die(2.5D)。Tessent多模軟件解決方案可以生成die-to-die的互連模式,并使用BSDL支持封裝級(jí)測(cè)試。

根據(jù)Yole Intelligence計(jì)算和軟件解決方案高級(jí)分析師John Lorenz的說(shuō)法,采用chiplet方法進(jìn)行IC設(shè)計(jì)的經(jīng)濟(jì)性與互連和封裝解決方案的成本和成熟度密切相關(guān)。然而,雖然接口和互連技術(shù)正在贏得人們的關(guān)注,但封裝在chiplet設(shè)計(jì)中的作用卻還沒(méi)受到應(yīng)有的關(guān)注。

這種情況可能會(huì)隨著UCIe標(biāo)準(zhǔn)的出現(xiàn)而改變,該標(biāo)準(zhǔn)旨在在封裝級(jí)別創(chuàng)建通用互連。它的目標(biāo)是為chiplet提供一個(gè)充滿活力的多供應(yīng)商生態(tài)系統(tǒng),因此半導(dǎo)體公司可以簡(jiǎn)單地從其他設(shè)計(jì)人員那里選擇chiplet,并以最少的設(shè)計(jì)和驗(yàn)證工作將其集成到自己的設(shè)計(jì)中。

歸根結(jié)底,chiplets將滿足標(biāo)準(zhǔn)封裝和先進(jìn)封裝解決方案的需求。在設(shè)計(jì)過(guò)程的早期階段,設(shè)計(jì)工程師必須為他們的chiplet確定最佳的封裝結(jié)構(gòu),以及die尺寸、襯底、凸距、功耗分析和熱模擬等。

但有一點(diǎn)是明確的:封裝技術(shù)與芯片設(shè)計(jì)的未來(lái)有著內(nèi)在的聯(lián)系。當(dāng)談到chiplet封裝時(shí),沒(méi)有放之四海而皆準(zhǔn)的解決方案。

原文鏈接:

https://www.eetimes.com/how-the-worlds-of-chiplets-and-packaging-intertwine/

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    339

    文章

    31194

    瀏覽量

    266317
  • chiplet
    +關(guān)注

    關(guān)注

    6

    文章

    499

    瀏覽量

    13643
  • 先進(jìn)封裝
    +關(guān)注

    關(guān)注

    2

    文章

    561

    瀏覽量

    1057

原文標(biāo)題:為什么先進(jìn)封裝需要Chiplet?

文章出處:【微信號(hào):SSDFans,微信公眾號(hào):SSDFans】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    高光譜視覺(jué)檢測(cè)光源的重要性

    高光譜視覺(jué)檢測(cè)光源的重要性
    的頭像 發(fā)表于 03-20 17:31 ?153次閱讀
    高光譜視覺(jué)檢測(cè)<b class='flag-5'>中</b>光源的<b class='flag-5'>重要性</b>

    提升可靠,防水透氣膜的多重功能的重要性

    提升可靠,防水透氣膜的多重功能的重要性
    的頭像 發(fā)表于 12-03 17:34 ?634次閱讀
    提升可靠<b class='flag-5'>性</b>,防水透氣膜的多重功能的<b class='flag-5'>重要性</b>

    Chiplet核心挑戰(zhàn)破解之道:瑞沃微先進(jìn)封裝技術(shù)新思路

    作為“后摩爾時(shí)代”的關(guān)鍵突破路徑,通過(guò)將多個(gè)不同工藝、不同功能的模塊化芯片,借助先進(jìn)封裝技術(shù)進(jìn)行系統(tǒng)級(jí)整合,成為實(shí)現(xiàn)高帶寬、低延遲、低功耗異構(gòu)計(jì)算的重要載體。然而
    的頭像 發(fā)表于 11-18 16:15 ?1231次閱讀
    <b class='flag-5'>Chiplet</b>核心挑戰(zhàn)破解之道:瑞沃微<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>技術(shù)新思路

    華宇電子分享在先進(jìn)封裝技術(shù)領(lǐng)域的最新成果

    11月6日,在第21屆中國(guó)(長(zhǎng)三角)汽車電子產(chǎn)業(yè)鏈高峰論壇上,公司發(fā)表了題為“華宇電子車規(guī)級(jí)芯片封裝技術(shù)解決方案新突破”的主題演講,分享公司在先進(jìn)封裝技術(shù)領(lǐng)域的最新成果及未來(lái)布局。
    的頭像 發(fā)表于 11-11 16:33 ?1488次閱讀

    Chiplet封裝設(shè)計(jì)的信號(hào)與電源完整挑戰(zhàn)

    隨著半導(dǎo)體工藝逐漸逼近物理極限,單純依靠制程微縮已難以滿足人工智能、高性能計(jì)算等領(lǐng)域?qū)λ懔εc能效的持續(xù)增長(zhǎng)需求。在此背景下,Chiplet作為一種“后摩爾時(shí)代”的異構(gòu)集成方案應(yīng)運(yùn)而生,它通過(guò)將不同工藝、功能的模塊化芯片進(jìn)行先進(jìn)封裝
    的頭像 發(fā)表于 11-02 10:02 ?1767次閱讀
    <b class='flag-5'>Chiplet</b><b class='flag-5'>封裝</b>設(shè)計(jì)<b class='flag-5'>中</b>的信號(hào)與電源完整<b class='flag-5'>性</b>挑戰(zhàn)

    Chiplet先進(jìn)封裝全生態(tài)首秀即將登場(chǎng)!匯聚產(chǎn)業(yè)鏈核心力量共探生態(tài)協(xié)同新路徑!

    隨著AI算力、高性能計(jì)算及光電融合技術(shù)的加速演進(jìn),Chiplet先進(jìn)封裝正成為全球半導(dǎo)體產(chǎn)業(yè)體系重構(gòu)的關(guān)鍵力量。 ? 2025年10月15–17日,灣芯展將在深圳會(huì)展中心(福田)隆重舉行。由硅芯
    的頭像 發(fā)表于 10-14 10:13 ?695次閱讀
    <b class='flag-5'>Chiplet</b>與<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>全生態(tài)首秀即將登場(chǎng)!匯聚產(chǎn)業(yè)鏈核心力量共探生態(tài)協(xié)同新路徑!

    氧濃度監(jiān)控在熱壓鍵合(TCB)工藝過(guò)程重要性

    隨著半導(dǎo)體產(chǎn)品高性能、輕薄化發(fā)展,封裝技術(shù)作為連接芯片與外界環(huán)境的橋梁,其重要性日益凸顯。在眾多封裝技術(shù),熱壓鍵合(Thermal Compression Bonding)工藝技術(shù)以
    的頭像 發(fā)表于 09-25 17:33 ?1448次閱讀
    氧濃度監(jiān)控在熱壓鍵合(TCB)工藝過(guò)程<b class='flag-5'>中</b>的<b class='flag-5'>重要性</b>

    錫膏粘度在電子組裝重要性及其應(yīng)用案例

    錫膏作為電子組裝工藝的核心材料,其粘度特性直接關(guān)系到焊接質(zhì)量和生產(chǎn)效率。粘度,這一物理性質(zhì),在錫膏的印刷、填充及焊接過(guò)程起著至關(guān)重要的作用。本文將深入探討錫膏粘度在電子組裝
    的頭像 發(fā)表于 09-23 11:55 ?659次閱讀
    錫膏粘度在電子組裝<b class='flag-5'>中</b>的<b class='flag-5'>重要性</b>及其應(yīng)用案例

    園區(qū)智能照明系統(tǒng)的重要性

    技術(shù)和自動(dòng)控制技術(shù),對(duì)傳統(tǒng)照明實(shí)現(xiàn)了徹底的范式革命。其重要性不僅體現(xiàn)在顯著的節(jié)能效益上,更在于它為園區(qū)運(yùn)營(yíng)管理所帶來(lái)的系統(tǒng)提升與戰(zhàn)略價(jià)值。 一、 提升安全保障與視覺(jué)環(huán)境 1. 增強(qiáng)公共安全:系統(tǒng)可根據(jù)季節(jié)、天氣
    的頭像 發(fā)表于 09-19 14:01 ?483次閱讀
    園區(qū)智能照明系統(tǒng)的<b class='flag-5'>重要性</b>

    詳解先進(jìn)封裝的混合鍵合技術(shù)

    在先進(jìn)封裝, Hybrid bonding( 混合鍵合)不僅可以增加I/O密度,提高信號(hào)完整,還可以實(shí)現(xiàn)低功耗、高帶寬的異構(gòu)集成。它是主要3D
    的頭像 發(fā)表于 09-17 16:05 ?2674次閱讀
    詳解<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b><b class='flag-5'>中</b>的混合鍵合技術(shù)

    120Ω的秘密:CAN總線終端電阻的重要性

    CAN總線作為一種廣泛應(yīng)用的工業(yè)通信協(xié)議,其終端電阻的作用不容忽視。本文將詳細(xì)探討CAN總線終端電阻的重要性及其在通信中的關(guān)鍵作用。CAN總線終端電阻的重要性CAN總線終端電阻顧名思義就是夾在總線
    的頭像 發(fā)表于 08-08 11:35 ?1433次閱讀
    120Ω的秘密:CAN總線終端電阻的<b class='flag-5'>重要性</b>

    先進(jìn)封裝的RDL技術(shù)是什么

    前面分享了先進(jìn)封裝的四要素一分鐘讓你明白什么是先進(jìn)封裝,今天分享一下先進(jìn)封裝四要素
    的頭像 發(fā)表于 07-09 11:17 ?5086次閱讀
    <b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b><b class='flag-5'>中</b>的RDL技術(shù)是什么

    先進(jìn)封裝的TSV分類及工藝流程

    前面分享了先進(jìn)封裝的四要素一分鐘讓你明白什么是先進(jìn)封裝,今天分享一下先進(jìn)封裝
    的頭像 發(fā)表于 07-08 14:32 ?4691次閱讀
    <b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b><b class='flag-5'>中</b>的TSV分類及工藝流程

    PCBA加工必看!BOM表的重要性大揭秘

    一站式PCBA加工廠家今天為大家講講PCBA加工BOM表的內(nèi)容和格式有什么要求?BOM表在PCBA加工重要性。在PCBA加工,BOM表(物料清單)扮演著至關(guān)
    的頭像 發(fā)表于 06-18 10:15 ?1364次閱讀

    Chiplet先進(jìn)封裝設(shè)計(jì)EDA工具面臨的挑戰(zhàn)

    Chiplet先進(jìn)封裝通常是互為補(bǔ)充的。Chiplet技術(shù)使得復(fù)雜芯片可以通過(guò)多個(gè)相對(duì)較小的模塊來(lái)實(shí)現(xiàn),而先進(jìn)
    的頭像 發(fā)表于 04-21 15:13 ?2199次閱讀
    <b class='flag-5'>Chiplet</b>與<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>設(shè)計(jì)<b class='flag-5'>中</b>EDA工具面臨的挑戰(zhàn)