該器件的高頻能力和極低抖動,是時鐘精度、高頻數(shù)據(jù)轉(zhuǎn)換器的絕佳方法,而不會降低信噪比。四個高頻時鐘輸出中的每一個,以及具有更大分頻器范圍的附加 LOGICLK 輸出,都與一個 SYSREF 輸出時鐘信號配對。JESD接口的SYSREF信號可以在內(nèi)部生成,也可以作為輸入傳入并重新時鐘到器件時鐘。對于數(shù)據(jù)轉(zhuǎn)換器時鐘應(yīng)用,時鐘抖動小于數(shù)據(jù)轉(zhuǎn)換器的孔徑抖動至關(guān)重要。在必須對四個以上數(shù)據(jù)轉(zhuǎn)換器進(jìn)行時鐘的應(yīng)用中,可以使用多個器件開發(fā)各種級聯(lián)架構(gòu)來分配所需的所有高頻時鐘和 SYSREF 信號。該器件具有低抖動和本底噪聲,與超低噪聲參考時鐘源相結(jié)合,是時鐘數(shù)據(jù)轉(zhuǎn)換器的典范選擇,尤其是在采樣高于 3GHz 時。
*附件:lmx1204.pdf
特性
- 300MHz至12.8GHz輸出頻率
- 超低噪音
- 6GHz輸出時本底噪聲為–161dBc/Hz
- 1/f 噪聲為 –154dBc/Hz,6GHz 輸出,10kHz 失調(diào)
- 5fs抖動(12kHz至20MHz)
- <30fs附加抖動(DC至fCLK)
- 4 個高頻時鐘,具有相應(yīng)的 SYSREF 輸出
- 支持 ÷1(緩沖模式)、÷2、3、4、5、6、7 和 8 的共享分隔器
- 基于共享PLL的乘法器,支持x1(濾波器模式)、x2、x3和x4
- LOGICLK 和相應(yīng)的 SYSREF 輸出
- 在單獨的分庫上
- ÷1、2、4 預(yù)分隔器
- ÷1(旁路)、2、...、1023 柱分隔器
- 8 個可編程輸出功率級別
- 同步 SYSREF 時鐘輸出
- 508 次延遲步進(jìn)調(diào)整,每次小于 2.5ps,頻率在 12.8GHz 時
- 發(fā)生器和中繼器模式
- SYSREFREQ 引腳的窗口功能,用于優(yōu)化時序
- SYNC 功能到所有分部和多個設(shè)備
- 2.5V工作電壓
- –40oC 至 85oC 工作溫度
參數(shù)

方框圖

?1. 產(chǎn)品概述?
LMX1204 是德州儀器(TI)推出的高性能時鐘芯片,支持 ?300MHz 至 12.8GHz? 輸出頻率,具備超低噪聲特性(噪聲基底低至 -161dBc/Hz @6GHz),適用于高精度時鐘分配和同步應(yīng)用。核心功能包括:
- ?4路高頻時鐘輸出?,支持緩沖(×1)、分頻(÷2-8)和倍頻(×1-4)模式。
- ? 獨立邏輯時鐘輸出(LOGICLK) ?,分頻范圍可達(dá) ÷1-1023。
- ?集成 SYSREF 生成器/中繼器?,支持 JESD204B/C 協(xié)議,延遲步進(jìn)精度 <2.5ps @12.8GHz。
?2. 關(guān)鍵特性?
- ?超低抖動?:5fs RMS(12kHz-20MHz),30fs 附加抖動(DC-fCLK)。
- ?多模式支持?:
- ?緩沖模式?:直通輸入時鐘,噪聲基底優(yōu)化。
- ?分頻模式?:支持整數(shù)分頻(÷2-8),部分分頻支持50%占空比。
- ?倍頻模式?:PLL 架構(gòu)支持 ×1(濾波模式)、×2/×3/×4 倍頻,集成校準(zhǔn)和鎖相檢測。
- ?靈活接口?:
?3. 應(yīng)用場景?
- ?測試測量?:示波器、無線設(shè)備測試儀、寬帶數(shù)字化儀。
- ?航空航天與國防?:雷達(dá)、電子戰(zhàn)、相控陣天線波束成形。
- ?數(shù)據(jù)轉(zhuǎn)換器時鐘?:為高速 ADC/DAC 提供低抖動時鐘。
?4. 功能模塊詳解?
- ?時鐘路徑?:
- 主時鐘通道共享分頻/倍頻器,LOGICLK 通道獨立分頻。
- 輸出驅(qū)動支持可編程功率(8級)和格式(CML 默認(rèn))。
- ?SYSREF 子系統(tǒng)?:
- ?生成器模式?:內(nèi)部可編程分頻(÷2-4095),支持連續(xù)脈沖或脈沖串(1-16個脈沖)。
- ?中繼模式?:直接轉(zhuǎn)發(fā)外部 SYSREFREQ 信號,支持窗口化捕獲優(yōu)化時序。
- ?同步功能?:通過 SYNC 引腳實現(xiàn)多器件分頻器相位對齊。
?5. 電氣特性?
- 工作電壓:2.5V ±4%(2.4V-2.6V)。
- 溫度范圍:-40°C 至 +85°C。
- 功耗:全功能啟用時典型電流 1050mA,支持按需關(guān)閉未用模塊以節(jié)能。
?6. 封裝與設(shè)計支持?
- ? 40 引腳 VQFN 封裝(6mm×6mm) ?,帶裸露焊盤(DAP)增強散熱。
- 提供 TICS Pro 配置工具和 PLLatinum 相位噪聲仿真軟件支持。
?7. 典型應(yīng)用示例?
- ?6GHz 時鐘生成?:以 3GHz 輸入經(jīng) ×2 倍頻實現(xiàn),實測相位噪聲在 1MHz 偏移處為 -154dBc/Hz。
- ?多器件同步?:通過 SYSREF 延遲校準(zhǔn)和 SYNC 功能,實現(xiàn)多芯片時鐘相位一致性。
該文檔全面覆蓋了 LMX1204 的硬件設(shè)計、寄存器配置及系統(tǒng)集成要點,適用于高頻、低抖動要求的時鐘架構(gòu)設(shè)計。
-
接口
+關(guān)注
關(guān)注
33文章
9588瀏覽量
157584 -
緩沖器
+關(guān)注
關(guān)注
6文章
2236瀏覽量
49033 -
分頻器
+關(guān)注
關(guān)注
43文章
537瀏覽量
53720 -
數(shù)據(jù)轉(zhuǎn)換器
+關(guān)注
關(guān)注
1文章
401瀏覽量
30749 -
時鐘信號
+關(guān)注
關(guān)注
4文章
509瀏覽量
30075
發(fā)布評論請先 登錄
Texas Instruments LMX1205 JESD緩沖器/乘法器/除法器數(shù)據(jù)手冊
德州儀器LMX1214射頻緩沖器與分頻器技術(shù)解析
?LMX1205 低噪聲高頻JESD緩沖器/乘法器/分頻器技術(shù)文檔摘要
LMX1204低噪聲高頻JESD緩沖器/倍頻器/分頻器技術(shù)解析
?LMX1214 低噪聲高頻緩沖器與分頻器技術(shù)文檔總結(jié)
LMX1204高性能JESD緩沖器/乘法器/分頻器技術(shù)解析與應(yīng)用指南
?LMX1204 低噪聲高頻 JESD 緩沖器/乘法器/分頻器技術(shù)文檔總結(jié)
評論